时隙分配电路
S5T8555
介绍
该S5T8555是每个信道时隙分配电路( TSAC )
产生8位的接收和发射时隙为4 1片
编解码器。
每个帧同步脉冲可以被独立地分配
到一个时隙中的64个时隙的帧
20-CERDIP
特点
单, 5V操作
低功耗: 5mW的
控制四个1编解码器芯片
独立的发送和接收帧同步
通道单向模式
每帧64个时隙
兼容S5T8554B / 7B编解码器
TTL和CMOS兼容
订购信息
设备
S5T8555X01-L0B0
包
20CERDIP
工作温度
20°C
至125℃
1
时隙分配电路
S5T8555
PIN DISCRIPTION
针无
3
1
18
16
4
2
19
17
5
6
7
8
9
10
11
12
13
符号
FS
X
0
FS
X
1
FS
X
2
FS
X
3
FS
R
0
FS
R
1
FS
R
2
FS
R
3
TS
X
D
C
CLK
C
CS
模式
GND
BCLK
XSY
C
描述
发送帧同步输出通常是低的,并且去高电平有效的8个周期
BCLK的时,一个有效的发送时隙分配制成。
接收帧同步输出通常是低的,并且去高电平有效的8个周期
BCLK的时候有效接收时隙分配进行。
该引脚在任何活动的发送时隙拉低。 ( N沟道开漏)
输入一个8位串行控制字。 X是第一位移入。
的时钟输入控制接口。
低电平有效的片选控制接口。
模式1 =打开或V
CC
模式2 = GND
地
该位时钟输入( 2.048兆赫)
在发送时隙输出同步脉冲输入。必须是同步的BCLK 。
RSY
C
/ CH2接收时隙同步脉冲输入。必须是同步的BCLK 。在模式1
该输入是接收时隙0的同步脉冲, RSY
C
,它必须是同步
与BCLK 。在模式2中,这是CH2的输入的信道选择字的MSB 。
CH1
CH0
V
CC
的输入通道选择字的NSB (下一个显著位)。
通道选择字的输入为LSB (最后一个显著位) ,它定义
帧同步输出受以下控制字。
电源引脚。 5V
±
5%
14
15
20
3
时隙分配电路
S5T8555
介绍
该S5T8555是每个信道时隙分配电路( TSAC )
产生8位的接收和发射时隙为4 1片
编解码器。
每个帧同步脉冲可以被独立地分配
到一个时隙中的64个时隙的帧
20-CERDIP
特点
单, 5V操作
低功耗: 5mW的
控制四个1编解码器芯片
独立的发送和接收帧同步
通道单向模式
每帧64个时隙
兼容S5T8554B / 7B编解码器
TTL和CMOS兼容
订购信息
设备
S5T8555X01-L0B0
包
20CERDIP
工作温度
20°C
至125℃
1
时隙分配电路
S5T8555
PIN DISCRIPTION
针无
3
1
18
16
4
2
19
17
5
6
7
8
9
10
11
12
13
符号
FS
X
0
FS
X
1
FS
X
2
FS
X
3
FS
R
0
FS
R
1
FS
R
2
FS
R
3
TS
X
D
C
CLK
C
CS
模式
GND
BCLK
XSY
C
描述
发送帧同步输出通常是低的,并且去高电平有效的8个周期
BCLK的时,一个有效的发送时隙分配制成。
接收帧同步输出通常是低的,并且去高电平有效的8个周期
BCLK的时候有效接收时隙分配进行。
该引脚在任何活动的发送时隙拉低。 ( N沟道开漏)
输入一个8位串行控制字。 X是第一位移入。
的时钟输入控制接口。
低电平有效的片选控制接口。
模式1 =打开或V
CC
模式2 = GND
地
该位时钟输入( 2.048兆赫)
在发送时隙输出同步脉冲输入。必须是同步的BCLK 。
RSY
C
/ CH2接收时隙同步脉冲输入。必须是同步的BCLK 。在模式1
该输入是接收时隙0的同步脉冲, RSY
C
,它必须是同步
与BCLK 。在模式2中,这是CH2的输入的信道选择字的MSB 。
CH1
CH0
V
CC
的输入通道选择字的NSB (下一个显著位)。
通道选择字的输入为LSB (最后一个显著位) ,它定义
帧同步输出受以下控制字。
电源引脚。 5V
±
5%
14
15
20
3