1编解码器芯片
S5T8554B/7B
介绍
16-CERDIP
该S5T8554B / 7B是单芯片PCM编码器和解码器
( PCM编解码器)和PCM线路滤波器。这些器件提供所有
要求的功能的接口的全双工语音电话电路
用时分多址(TDM )系统。
这些设备被设计成执行发送的编码和
接收解码以及发射和接收滤波
功能PCM系统。它们意在将要使用的
模拟终止PCM线或树干。
这些设备提供的模拟信号的带通滤波
之前的编码和解码后。这些设备组合
进行语音的编码和解码和呼叫进行音
以及信令和监控信息。
16-DIP-300A
8DIP300
特点
完整的编解码器和过滤系统
达到或超过AT&T D3 / D4和CCITT规范
μ律:
S5T8554B , A律: S5T8557B
片上自动调零,采样和保持,以及精密基准电压源
低功耗: 60mW的(工作) ,为3mW (待机)
5V操作
TTL或CMOS兼容
自动断电
订购信息
设备
S5T8554B02-L0B0
S5T8557B02-L0B0
S5T8554B01-D0B0
S5T8557B01-D0B0
S5T8554B01-S0B0
S5T8557B01-S0B0
包
16-CERDIP
16-DIP-300A
16-SOP-BD300
工作温度
25°C
至125℃
25°C
至+ 70°C
25°C
至+ 70°C
1
S5T8554B/7B
1编解码器芯片
引脚配置
V
BB
GNDA
VF
R
O
V
CC
FS
R
D
R
BCLK
R
/ CLKSEL
MCLK
R
/ PDN
1
2
3
4
5
6
7
8
16 VF
X
I
+
15 VF
X
I
-
14 GS
X
13 TS
X
12 FS
X
S
11 D
X
10 BCLK
X
9
MCLK
X
S5T8554B/7B
KT8554/7
PIN DISCRIPTION
针无
1
2
3
4
5
6
7
符号
V
BB
GNDA
VF
R
O
V
CC
FS
R
D
R
BLCK
R
/
CLKSEL
MCLK
R
/
PDN
MCLK
X
BLCK
X
D
X
FS
X
TS
X
GS
X
VF
X
I
VF
X
I
+
V
BB
=
5V ±
5%
模拟地。
接收功放的模拟输出。
V
CC
= +5 V
±
5%
接收帧同步脉冲。 8kHz的脉冲串
PCM数据输入。
它选择为1.536MHz / 1.544MHz或2.048MHz的对主时钟的逻辑输入
在正常操作和BCLK
X
同时用于发射和接收的方向。
或者直接输入时钟可有很大差异为60kHz至2.048MHz的。
当MCLK
R
连接不断的高,设备断电。
通常连接一直保持为低电平, MCLK
X
选择所有DAC时机。
或者直接为1.536MHz / 1.544MHz或2.048MHz的时钟输入可用。
必须为1.536MHz / 1.544MHz或2.048MHz的。
可能各不相同,从路64kHz至2.048MHz的,但BCLK
X
外部捆绑有MCLK
X
in
正常操作。
PCM数据输出。
TX帧同步脉冲。 8kHz的脉冲序列。
编码器时隙期间从高电平变为低电平。开漏输出。
在TX输入放大器的模拟输出。用于设置通过外部电阻增益。
反相的TX模拟信号的输入级。
在TX模拟信号的非反相输入级。
描述
8
9
10
11
12
13
14
15
16
2
1编解码器芯片
S5T8554B/7B
介绍
16-CERDIP
该S5T8554B / 7B是单芯片PCM编码器和解码器
( PCM编解码器)和PCM线路滤波器。这些器件提供所有
要求的功能的接口的全双工语音电话电路
用时分多址(TDM )系统。
这些设备被设计成执行发送的编码和
接收解码以及发射和接收滤波
功能PCM系统。它们意在将要使用的
模拟终止PCM线或树干。
这些设备提供的模拟信号的带通滤波
之前的编码和解码后。这些设备组合
进行语音的编码和解码和呼叫进行音
以及信令和监控信息。
16-DIP-300A
8DIP300
特点
完整的编解码器和过滤系统
达到或超过AT&T D3 / D4和CCITT规范
μ律:
S5T8554B , A律: S5T8557B
片上自动调零,采样和保持,以及精密基准电压源
低功耗: 60mW的(工作) ,为3mW (待机)
5V操作
TTL或CMOS兼容
自动断电
订购信息
设备
S5T8554B02-L0B0
S5T8557B02-L0B0
S5T8554B01-D0B0
S5T8557B01-D0B0
S5T8554B01-S0B0
S5T8557B01-S0B0
包
16-CERDIP
16-DIP-300A
16-SOP-BD300
工作温度
25°C
至125℃
25°C
至+ 70°C
25°C
至+ 70°C
1
S5T8554B/7B
1编解码器芯片
引脚配置
V
BB
GNDA
VF
R
O
V
CC
FS
R
D
R
BCLK
R
/ CLKSEL
MCLK
R
/ PDN
1
2
3
4
5
6
7
8
16 VF
X
I
+
15 VF
X
I
-
14 GS
X
13 TS
X
12 FS
X
S
11 D
X
10 BCLK
X
9
MCLK
X
S5T8554B/7B
KT8554/7
PIN DISCRIPTION
针无
1
2
3
4
5
6
7
符号
V
BB
GNDA
VF
R
O
V
CC
FS
R
D
R
BLCK
R
/
CLKSEL
MCLK
R
/
PDN
MCLK
X
BLCK
X
D
X
FS
X
TS
X
GS
X
VF
X
I
VF
X
I
+
V
BB
=
5V ±
5%
模拟地。
接收功放的模拟输出。
V
CC
= +5 V
±
5%
接收帧同步脉冲。 8kHz的脉冲串
PCM数据输入。
它选择为1.536MHz / 1.544MHz或2.048MHz的对主时钟的逻辑输入
在正常操作和BCLK
X
同时用于发射和接收的方向。
或者直接输入时钟可有很大差异为60kHz至2.048MHz的。
当MCLK
R
连接不断的高,设备断电。
通常连接一直保持为低电平, MCLK
X
选择所有DAC时机。
或者直接为1.536MHz / 1.544MHz或2.048MHz的时钟输入可用。
必须为1.536MHz / 1.544MHz或2.048MHz的。
可能各不相同,从路64kHz至2.048MHz的,但BCLK
X
外部捆绑有MCLK
X
in
正常操作。
PCM数据输出。
TX帧同步脉冲。 8kHz的脉冲序列。
编码器时隙期间从高电平变为低电平。开漏输出。
在TX输入放大器的模拟输出。用于设置通过外部电阻增益。
反相的TX模拟信号的输入级。
在TX模拟信号的非反相输入级。
描述
8
9
10
11
12
13
14
15
16
2