BSW rv0.1-0417 - N01
S3C24A0 RISC微处理器
初步产品概述
1
引言(初步)
1.1架构概述
该S3C24A0是一个16位/ 32位RISC微处理器,它被设计成提供一种经济有效的,低功率,并
用于移动电话和通用应用高性能的微控制器的解决方案。以提供足够的H / W
为2.5G & 3G通信服务的性能, S3C24A0采用双32位的总线体系结构和
包括很多强大的硬件加速器的动态视频处理,串行通信等。
对于实时视频会议,优化MPEG4 H / W编码器/解码器集成。为了降低总
系统成本,提高整体功能,在S3C24A0还包括以下几部分组成:独立的16KB
指令和16KB数据Cache , MMU虚拟内存管理, LCD控制器( TFT ) ,摄像头
接口方面, MPEG - 4 ME , MC , DCTQ , NAND Flash的引导装载程序,系统管理器(电源管理&等) ,
SDRAM控制器, 2通道UART , 4路DMA , 4通道定时器,通用I / O端口, IIC - BUS接口, USB主机, SD主机
&多媒体卡接口,记忆棒接口, PLL时钟发生器&等。 S3C24A0可以使用
作为功能最强大的应用处理器的移动电话。对于这种应用, S3C24A0具有调制解调器
接口与各种调制解调器芯片通信。
该S3C24A0采用了ARM926EJ - S内核开发的,先进的0.13微米CMOS标准单元和存储器
执行者。其低功耗,简单,优雅和全静态设计方案特别适合于对成本敏感
和功耗敏感的应用。此外, S3C24A0采用的事实标准总线架构 - 的AMBA
(高级微控制器总线架构) 。
其中一个S3C24A0的突出特点是它的CPU核心,一个16位/ 32位ARM926EJ -S RISC处理器设计
由ARM公司的ARM926EJ -S是一款单芯片MCU和Java功能的微处理器。在ARM926EJ -S也
实现了MMU的AMBA总线和哈佛高速缓存架构,具有独立的16KB指令和
16KB数据缓存,每个缓存有一个8字线的长度。
通过提供一套完整的通用系统外设,该S3C24A0最大限度地降低整个系统的成本和
无需配置额外的组件。
1.2产品特点
本节总结了S3C24A0的特点。图1-1是S3C24A0的整体框图。
1.2.1微处理器和整体结构
SOC(系统级芯片),用于移动电话和通用嵌入式应用。
16位/ 32位RISC架构和强大的指令集和ARM926EJ -S CPU内核。
ARM公司的Jazelle Java技术
增强ARM架构的MMU ,支持WINCE, Symbian和Linux的
指令缓存,数据缓存,写缓冲和物理地址TAG RAM来减少主要作用
内存带宽和延迟性能
1-3
初步产品信息描述了正在开发中的产品,
为此全特征数据和相关的勘误表尚未公布。
规格书中信息如有变更,恕不另行通知。