实
时间
时钟
8bitリアルタイムクロックモジュール
RTC-65271
●水晶振動子内蔵で無調整、高精度
● ATコンパチブル·コンピュータ対応
●電池交換可½な電池ホルダ搭載
●电源切替回路内蔵によりRTC ·拡张RAM共に自动バック
アップ可½
●うるう年自動判別サマータイム選択機½
●拡张の4K字节S·拉姆内蔵
·ページレジスタ1字节
32byte×128page
●ノンマルチプレクスバスの採用によりCPUバスに直結可½
●電池(BR1225)はオプション対応も可½(別梱包)
原 寸 大
■仕様(特性)
絶対最大定格
項目
電 源 電 圧
入 力 電 圧
保 存 温 度
ハンダ付け条件
記号
V
DD
V
IN
T
英镑
T
SOL
条件
V
DD
-GND
0.3
入力端子
単品での保存
リード部
40
V
DD
+0.3
+85
℃
分钟。
马克斯。
+7.0
V
単½
■端子接続図
28 27 26 25 24 23 22 21 20 19 18 17 16 15
号
ピン端子
号
ピン端子
1 A
0
2 A
1
3 TMODE
5 STBY
6 D
0
7 D
1
28 A
2
27 A
3
26 VDD
24 A
4
23 A
5
22 NC
21 IRQ
20 RESET
19 RD
18 NC
17 WR
16 XRAM
15 RTC
4 TCLOCK 25 SQW
260℃以下×10秒以内×2回以下
(パッケージ温度は150℃)
1 2 3 4 5 6 7 8 9 10 11 12 13 14
8 D
2
9 D
3
10 D
4
11 D
5
12 D
6
13 D
7
14 GND
動½条件
項目
電 源 電 圧
動 ½ 温 度
記号
V
DD
T
OPR
条件
分钟。
4.75
10
典型值。
5.0
马克斯。
5.5
+70
単½
V
℃
NC :内部接続されていません
周波数特性
項目
周 波 数 精 度
周波数温度特性
周波数電圧特性
エ ー ジ ン グ
f
V
fa
記号
f/f
O
条件
Ta=25℃,V
DD
=5V
Ta=1070℃,V
DD
=5V
25℃基準
TA =一定,V
DD
=3V
5V基準
Ta=25℃,V
DD
=5V,初年度
马克斯。
5±20
+10
120
±5
±5
PPM
単½
■外½寸法図
PPM / V
PPM / °
(単½:mm)
E
電気的特性
項目
入 力 電 圧
V
IL
入力漏れ電流
出 力 電 圧
電源消費電流
バッテリーバックアップ
時電流
スタンバイ時電流
I
I
V
OH
V
OL
I
DD
I
BAT
I
STBY
RESET , RD , WR , RTC ,
XRAM ,D
0
D
7
,A
0
A
5
V
DD
=5V,I
负载
=
4mA
V
DD
=5V,I
负载
=4mA
無負荷時
Ta=25℃
STBY = GND
0.5
2.4
0.4
15
1.0
2
mA
μA
0.3
0.8
±1
μA
V
2.54
。
(V
DD
= 5V ±10 % ,TA = -10 + 70℃ )
14.6
記号
V
IH
条件
分钟。
2.2
典型值。
马克斯。
V
DD
+0.3
単½
V
RTC65271
36.8max.
5201C
15.24
9.0max.
0.75
3.3
15.2418.0
75
实
时间
时钟
■アドレスマップ
RTC部アドレスマップ
间接寻址REG 。
RTC数据寄存器
间接
地址
00
14字节
RTC
00
0D
0E
00
01
02
03
04
05
06
07
08
09
0A
0B
0C
0D
14字节
实时时钟
第二
第二个报警
分钟
分钟报警
小时
小时报警
星期几
月日
MONTH
YEAR
寄存器A
寄存器B
寄存器C
寄存器D
系数RAMデータ読み出し
XRAM
00
128页
32个字节
扩展RAM
1F
00页
PAGE 7F
01
02
50个字节
用户RAM
3F
3F
20 XRAM页寄存器
21
3F
作者ALIASES
页寄存器
■バスタイミング
項目
サイクル時間
パルス幅RD / WRの“L”区间
信号立ち上がり/立ち下がり时间CS , RD , WR
(V
DD
=5V±10%、GND=0V、Ta=10+70℃)
■タイミングチャート
記 号
t
CYC
t
RWL
t
R
,t
F
t
AH
t
ARS
t
AWS
t
CRS
t
CWS
t
CH
t
DHR
t
DHW
t
DDR
t
DSW
分钟。
395
325
20
50
0
50
0
20
10
0
20
200
马克斯。
DC
30
単½
t
CYC
A
0
A
5
RTC
XRAM
WR
t
AWS
アドレス保持時間
RD前のアドレスセットアップ时间
WR前のアドレスセットアップ时间
RD前のチップセレクトセットアップ时间
WR前のチップセレクトセットアップ时间
RD , WR后のチップセレクトホールド时间
t
F
t
CWS
t
F
有效
t
R
t
R
t
CH
t
AH
t
DHW
ns
数据总线
WRITE (D
0
D
7
)
数据
数据总线
READ (D
0
D
7
)
数据
t
RWL
t
DSW
有效
有效
t
ARS
t
CRS
t
DDR
t
RWL
t
CH
t
DHR
t
AH
リードデータ保持時間
ライトデータ保持時間
RDピンを内蔵発振器に接続し
ライトデータセットアップ時間
100
240
RD
■回路構成図
TCLOCK
选择器
分频器链
13抽头选择
DV
0
DV =
2
SQW
RESET
IRQ
OSC
开/关
POK
VPP
CE
R
I E
NG
DI
ES
XT
E
R
定期INTR / SQ WAVE选择器
TMODE
V
DD
动力
开关
REFERENSCE
RS0‐RS3
注册
A,B , C,D
D
E
C
O
D
E
R
4
10
1
3
时钟
CAL ↑
STBY
D
0
―D
7
RD
WR
A
0
―A
5
RTC
XRAM
A0―A4
数据/控制
公共汽车
接口
时钟,日历和闹钟
注册
1列译码器, 8
50个字节的用户内存
endar
更新
3
1行解码器, 8
扩展RAM页寄存器
1列译码器, 128
扩展RAM
4096字节
1行解码器, 32
76