R2062系列
3线接口实时时钟芯片,带有备用电池切换功能
NO.EA-178-070910
概要
的R2062是由三根信号线,CE ,SCLK和SIO连接到CPU的CMOS实时时钟IC和
配置为执行时间和日历数据的串行传输到CPU。另外,备用电池
切换电路和一个电压检测器。周期性中断电路被配置为生成中断信号
具有六个可选择的中断,从0.5秒至1个月。 2.报警中断电路产生
中断在预设时间信号。作为上述振荡电路在恒定电压驱动时,波动
振荡器的频率,由于电源电压变小,所述时间保持电流小(典型值0.4μA在3V ) 。该
振荡停止检测电路,可以用来判断在这样的事件的内部数据的有效性作为上电;该
电源电压监视电路被配置为记录在电源电压以下两个可选择的供应量减少
电压监测阈值设置。 32.768kHz时钟输出功能(CMOS输出)意在输出
子时钟脉冲为外部微机。振荡调整电路是为了调整时间
以高精度计数通过在石英晶体单元的振荡频率校正偏差。电池
备切换功能是一个主电源和备用之间的自动切换电路
电池二次电池。由于包这些IC是FFP12 ( 2.0x2.0x1.0 : R2062Kxx )和
SSOP16 ( 5.0x6.4x1.25 : R2062Sxx (初步) ) ,集成电路上板高密度安装成为可能。
特点
最小计时电源电压典型值。 0.75V (最大1.00V ) ; VDD引脚
低功耗
典型值。 0.4μA (最大1.0μA )在V
DD
=3V
内置的备份切换电路(可以用于二次电池,或双电层电容器)
三个信号线(CE ,SCLK和SIO )需要连接到CPU。 ·····
为1MHz (最大时钟频率(与V
CC
= 3V) )
时间计数器(计数小时,分钟和秒)和日历计数器(计算年,月,
天,周) ( BCD格式)
中断电路被配置为产生中断信号(与中断的范围从0.5秒到1
月)的CPU和具有一个中断标志和中断停止
2报警中断电路( Alarm_W的一星期,小时和分钟报警设置和ALARM_D为小时
分钟报警设置)
内置有延迟电压检测器
与上电标志,证明电源开始从0V
32 - kHz时钟输出引脚( CMOS输出“ H”电平总是等于VCC )。
电源电压监视电路的两个电源电压监视阈值设置
自动识别闰年至2099年
可选择12小时和24小时模式设置
内置振荡稳定电容( CG和CD )
高精度的振荡调整电路
CMOS工艺
包装FFP12 ( 2.0毫米X 2.0毫米X 1.0毫米: R2062Kxx , SSOP16 ( 5.0毫米X 6.4毫米X 1.25毫米:
R2062Sxx(Preliminary)),
1
R2062系列
选购指南
在R2062xxx系列,输出电压和选项可以被指定。
零件编号被指定如下:
R2062K01-E2
←部分
数
↑↑ ↑
R2062abb-cc
CODE
指定的包。
a
bb
cc
K: FFP12
S: SSOP16 (初步)
的电压检测器设定等等序号
指定的录音类型。只有E2是可用的。
描述
产品型号
R2062K01-E2
R2062K02-E2
(初步)
包
FFP12
FFP12
-V
DET1
(切换阈值)时
2.70(Typ.)
2.90(Typ.)
P. 6
P. 7
直流电气
特征
3
R2062系列
引脚说明
针
R2062Kxx R2062Sxx
( FFP12 ) ( SSOP16 )
符号
CE
项
芯片使能
输入
描述
CE引脚用于与CPU的接口。应
要高举允许访问的CPU 。采用了
下拉电阻。应保持低电平或开路时,
CPU断电。允许的最大输入电压
5.5伏,无论电源电压。
SCLK引脚用于输入时钟脉冲同步
输入和数据输出,以及从SIO端子。
允许的5.5伏的最大输入电压,无论
电源电压。
SIO端子是用于旨在用于输入或输出数据
读或写操作同步与SCLK引脚。
INTR引脚用来输出报警中断
( Alarm_W的)和报警中断( Alarm_D的)和输出
周期中断信号给CPU的信号。在禁用
上电从0V 。 NCH 。开漏输出。
CLKOUT引脚用来输出32.768kHz的时钟
脉冲。 CMOS输出。 “ H”电平总是等于VCC。
供应电源IC 。
12
7
2
4
SCLK
串行
时钟输入
1
5
SIO
9
10
INTR
串行
输入/
产量
打断
产量
3
3
CLKOUT
5
16
VCC
6
15
VDD
32kHz
时钟
产量
主
电池
输入
积极
动力
供应
输入
VCC电源
供应
监测
结果
产量
噪音
旁路引脚
振荡
电路的输入
振荡
电路
产量
负
动力
SUP供应
输入
No
连接
VDD端子连接到电源。连接
电容高达VDD和VSS之间的0.1μF 。在
使用二次电池,在连接的情况下
二次电池该引脚是可能的。
同时监测VCC电源,若电压
等于或大于-V下
DET1
时,该输出电平为“L” 。当
VDCC
变为“ L”时, SW1关闭。当VCC等于
到+ V
DET1
以上时, SW 1导通。经过T延迟传递,
VDCC
输出变为关断,或“H” 。 N沟道开漏
输出。
为了稳定内部参考,连接一个电容器
就像这个引脚和VSS之间0.1uF的。
在OSCIN和OSCOUT引脚用于连接
32.768kHz的石英晶体单元(与所有其他振荡
内置在R2062系列电路组件)。
4
2
VDCC
10
7
8
9
13
12
CIN
OSCIN
OSCOUT
11
8
VSS
VSS引脚接地。
-
1,6,11,
14
NC
4
R2062系列
绝对最大额定值
(V
SS
=0V)
符号
项
V
CC
电源电压1
V
DD
电源电压2
V
I
输入电压1
输入电压2
输入电压3
V
O
输出电压1
输出电压2
I
OUT
最大输出电流
P
D
功耗
TOPT
工作温度
TSTG
储存温度
引脚名称
VCC
VDD
CE, SCLK
SIO
CIN
INTR ,
VDCC
SIO , CLKOUT
VDD
TOPT = 25
描述
-0.3到+6.5
-0.3到+6.5
-0.3到+6.5
-0.3到V
CC
+0.3
-0.3到V
DD
+0.3
-0.3到+6.5
-0.3到V
CC
+0.3
10
300
-40至+85
-55到+125
单位
V
V
V
V
V
V
V
mA
mW
°C
°C
推荐工作条件
符号
Vaccess
项
电源电压
引脚名称
VCC电源
电压接口
与CPU
(V
SS
= 0V , TOPT = -40至+ 85°C )
敏
典型值。
马克斯。
单位
-V
DET1
5.5
V
*1)
0.75
1.00
V
V
CLK
5.5
INTR ,
VDCC
*1) -V
DET1
在Vaccess规格为设计保证。
* 2 ) CGout连接OSCIN和VSS之间, CDout连接OSCOUT和VSS之间。
R2062系列采用OSCIN和VSS之间的电容, OSCOUT和VSS之间。
然后,通常, CGout和CDout是没有必要的。
* 3 )石英晶体单元: CL = 6-8pF , R1 = 30KΩ
f
XT
V
PUP
最小计时
电压
CGout,CDout=0pF
*2), *3)
振荡频率
上拉电压
32.768
千赫
V
5