添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第171页 > PX1041A
PX1041A
PCI Express的独立X4 PHY
版本01 - 2007年6月21日
目标数据表
1.概述
该PX1041A是一款高性能,低功耗,四通道PCI Express电气
物理层(PHY ),该处理水平低的PCI Express协议和信令。该
PX1041A的PCI Express PHY兼容的
PCI Express基本特定网络阳离子,
牧师1.0A ,
修订版1.1 。
该PX1041A包括功能,如时钟和数据
恢复(CDR) ,数据序列化和反序列化, 8b / 10b编码,模拟缓冲器
弹性缓冲器和接收器检测,并提供优越的性能的介质
访问控制(MAC)层的设备。
该PX1041A是2.5 Gbit / s的PCI Express的PHY与4
×
8位数据PXPIPE接口。其
PXPIPE接口是用于在PCI Express (管)的PHY接口的超集
特定网络阳离子,增强和调整片外应用推出了
源用于发射和接收数据的同步时钟。 4
×
8位数据接口
工作在250 MHz的SSTL I类为2.5 V或1.8 V信号的SSTL信号是
随着FPGA产品提供的I / O接口兼容。
该PX1041A的PCI Express PHY支持高级电源管理功能。该
PX1041AI是为工业级温度范围( -40
°C
+85
°C).
2.特点
2.1 PCI Express接口
I
I
I
I
I
I
I
I
I
I
I
I
I
符合
PCI Express基本特定网络阳离子1.0A和1.1
四个PCI Express的2.5 Gbit / s的通道
从串行数据流的数据和时钟恢复
串行器及解串器(SerDes )
接收器检测
8B / 10B编解码,弹性缓冲器和字对齐
支持符合传输模式的直接差异控制使用
支持通道极性反转
低抖动和误码率( BER)的
支持PCI Express侧并联环路
支持PXPIPE侧并联环路
支持接收通道至通道偏移校正(可选)
支持通道逆转(可选)
2.2 PHY / MAC接口
I
基于Intel PHY接口的PCI Express架构V2.0 ( PIPE )
I
适用于片外额外的同步时钟信号( PXPIPE )
恩智浦半导体
PX1041A
PCI Express的独立X4 PHY
I
PIPE模式可选
I
4
×
8位并行数据接口,用于发送和接收,在250兆赫
I
SSTL I类为2.5 V或1.8 V信号,而不选择引脚
2.3 JTAG接口
I
JTAG ( IEEE 1149.1 )边界扫描接口
I
内置自测试( BIST )控制器测试SerDes和I / O的速度块
I
3.3 V CMOS信号
2.4电源管理
I
消散在L0正常模式< 1 W
I
L0 , L0S , L1 , L2和支持电源管理
2.5时钟
I
100 MHz的外部参考时钟
±300
PPM宽容
I
支持扩频时钟,以降低EMI
I
片内基准时钟终止
2.6其他
I
LFBGA208无铅封装
I
工作环境温度
N
PX1041A商业范围: 0
°C
+70
°C
N
PX1041AI工业范围:
40 °C
+85
°C
I
ESD保护电压为人体模型( HBM ) :2000 V
3.快速参考数据
表1中。
V
DDD1
V
DDD2
V
DDD3
V
DD
V
DDA1
V
DDA2
f
CLK ( REF)
T
AMB
快速参考数据
条件
用于JTAG I / O
为SSTL_18 I / O
为SSTL_2 I / O
数字电源电压3
电源电压
模拟电源电压1
模拟电源电压2
参考时钟频率
环境温度
操作
广告
产业
[1]
没有选择引脚需要。
[1]
[1]
符号参数
数字电源电压1
数字供电电压2
3.0
1.7
2.3
1.15
1.15
1.15
3.0
99.97
0
40
典型值
3.3
1.8
2.5
1.2
1.2
1.2
3.3
100
-
-
最大
3.6
1.9
2.7
1.25
1.25
1.25
3.6
100.03
+70
+85
单位
V
V
V
V
V
V
V
兆赫
°C
°C
对于核心
对于高速
串行I / O和PVT
对于串行
对于串行
PX1041A_1
NXP B.V. 2007年保留所有权利。
目标数据表
版本01 - 2007年6月21日
2 36
恩智浦半导体
PX1041A
PCI Express的独立X4 PHY
4.订购信息
表2中。
订购信息
焊接工艺
无铅(锡银铜
焊球化合物)
无铅(锡银铜
焊球化合物)
名字
PX1041A-EL1/G
PX1041AI-EL1/G
LFBGA208
LFBGA208
描述
VERSION
塑料低廓线连接NE-间距球栅阵列封装; SOT631-4
208球;体15
×
15
×
1 mm
塑料低廓线连接NE-间距球栅阵列封装; SOT631-4
208球;体15
×
15
×
1 mm
类型编号
5.打标
表3中。
LINE
A
B
C
无铅封装标记
记号
PX1041A-EL1/G
PX1041AI-EL1/G
[1]
xxxxxxx
2PGyyww
扩散批号
制造代码:
2 =网站推广
P =装配现场
G =无铅
YY =年份代码
WW =星期代码
[1]
工业级温度范围。
描述
全基本型号
PX1041A_1
NXP B.V. 2007年保留所有权利。
目标数据表
版本01 - 2007年6月21日
3 36
恩智浦半导体
PX1041A
PCI Express的独立X4 PHY
6.框图
L0_RXDATA [7 :0]的
L0_TXDATA [7 :0]的
L1_RXDATA [7 :0]的
L2_RXDATA [7 :0]的
Ln_TxData0
Ln_TxData1
8b/10b
ENCODE
并行
TO
串行
注册
8
10b/8b
解码
的PCI Express PHY
LANE 0
卜FF器
10
串行
TO
并行
数据
恢复
电路
时钟恢复
电路PLL
K28.5
发现
LANE 1
LANE 2
LANE 3
250兆赫
时钟
TX I / O
RX I / O
在2.5 Gbit / s的比特流
CLK
发电机
REFCLK I / O
L0_TX_P
L0_TX_N
L0_RX_P
REFCLK_P
REFCLK_N
L1_TX_P
L1_TX_N
L1_RX_P
L1_RX_N
L2_TX_P
L2_TX_N
L2_RX_P
L2_RX_N
L3_TX_P
L3_TX_N
L3_RXDATA [7 :0]的
002aac432
L1_TXDATA [7 :0]的
L2_TXDATA [7 :0]的
L3_TXDATA [7 :0]的
PCI Express的MAC
RESET_N
RXCLK
TXCLK
PX1041A图1框图
PX1041A_1
NXP B.V. 2007年保留所有权利。
目标数据表
版本01 - 2007年6月21日
L3_RX_P
L3_RX_N
L0_RX_N
4 36
恩智浦半导体
PX1041A
PCI Express的独立X4 PHY
7.管脚信息
7.1钢钉
球A1
索引区
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
002aac433
2
3
4
5
6
7
8
9
10 12 14 16
11 13 15 17
PX1041A-EL1/G
PX1041AI-EL1/G
透明的顶视图
图2.引脚CON组fi guration的LFBGA208
PX1041A_1
NXP B.V. 2007年保留所有权利。
目标数据表
版本01 - 2007年6月21日
5 36
查看更多PX1041APDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    PX1041A
    -
    -
    -
    -
    终端采购配单精选

查询更多PX1041A供应信息

深圳市碧威特网络技术有限公司
 复制成功!