PTN3331
高速差分线路驱动器
版本01 - 2002年8月6日
产品数据
1.描述
该PTN3331是实现电特性的差分线路驱动器
的低电压差分信号( LVDS)达到或超过要求
在ANSI的
TIA / EIA- 644标准。
LVDS是用来在达到较高的数据速率
通常使用的介质。 LVDS克服了实现转换率的限制和
以前的差分信号技术的EMI限制。该PTN3331工作
在3.3伏的电源水平和电流模式输出驱动器。输出驱动器将
提供至少247毫伏到100
当启用时加载。
该设备的预期应用是用于点至点的基带传输
率在约100受控阻抗媒体
.
最大速率
和距离的数据传输取决于的衰减特性
选择的媒体和噪音耦合到环境中。
该PTN3331的设计能使其在的整个工业温度范围
40 °C
+85
°C.
2.特点
s
达到或超过ANSI的要求
TIA / EIA- 644标准
s
低电压差分为350毫伏跨越100输出电压信令
负载
s
300 PS的最大通道间输出偏斜
s
500 ps的典型输出电压的上升时间和下降时间
s
100毫瓦的功耗,典型频率为200 MHz
s
禁用或V时,驱动高阻抗
CC
= 0 V
s
宽容的5伏输入,低电压TTL ( LVTTL )逻辑输入电平
s
引脚兼容, AM26LS31和SN65LVDS31 。
3.应用
s
低电压,低EMI ,高速差分信号
s
点至点的高速数据传输
s
高性能的交换机和路由器。
飞利浦半导体
PTN3331
高速差分线路驱动器
6.管脚信息
6.1钢钉
1A
1Y
1Z
G
2Z
2Y
2A
GND
1
2
3
16 V
CC
15 4A
14 4Y
1A
1Y
1Z
G
2Z
2Y
2A
GND
1
2
3
16 V
CC
15 4A
14 4Y
PTN3331DH
PTN3331D
4
5
6
7
8
13 4Z
12 G
11 3Z
10 3Y
9
3A
4
5
6
7
8
13 4Z
12 G
11 3Z
10 3Y
9
3A
002aaa025
002aaa018
图2. TSSOP16引脚CON组fi guration 。
图3. SO16引脚CON组fi guration 。
6.2引脚说明
表2:
符号
1A
1Y
1Z
G
2Z
2Y
2A
GND
3A
3Y
3Z
G
4Z
4Y
4A
V
CC
引脚说明
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
描述
LVTTL输入
LVDS的非反相输出
LVDS输出反相
使能(高电平有效)
LVDS输出反相
LVDS的非反相输出
LVTTL输入
地
LVTTL输入
LVDS的非反相输出
LVDS输出反相
使能(低电平有效)
LVDS输出反相
LVDS的非反相输出
LVTTL输入
供应
9397 750 08339
皇家飞利浦电子有限公司2002年版权所有。
产品数据
版本01 - 2002年8月6日
3 14
飞利浦半导体
PTN3331
高速差分线路驱动器
7.功能描述
7.1功能表
表3:
功能表
H =高电平; L =低电平; X =无关; Z =高阻抗。
输入
A
H
L
H
L
X
开放
开放
使
G
H
H
X
X
L
H
X
G
X
X
L
L
H
X
L
输出
Y
H
L
H
L
Z
L
L
Z
L
H
L
H
Z
H
H
8.极限值
表4:
极限值
按照绝对最大额定值系统( IEC 60134 ) 。
符号
V
CC
V
I
T
AMB
T
j
T
英镑
参数
电源电压
输入电压
短路持续时间
工作环境温度范围
工作结温
存储温度范围
ESD
[1]
民
0.5
0.5
40
40
65
>2
最大
4.0
V
CC
+ 0.5
+85
+150
+150
-
单位
V
V
美国证券交易委员会
°C
°C
°C
kV
连续
超过绝对最大额定值值可能会导致设备过早损坏。
绝对最大额定值的压力额定值只和功能的设备操作不暗示。
9.推荐工作条件
表5:
符号
V
CC
V
IH
V
IL
推荐工作条件
参数
电源电压
高电平输入电压
低电平输入电压
民
3
2
-
喃
3.3
-
-
最大
3.6
-
0.8
单位
V
V
V
9397 750 08339
皇家飞利浦电子有限公司2002年版权所有。
产品数据
版本01 - 2002年8月6日
4 14
PTN3331
高速差分线路驱动器
版本01 - 2002年8月6日
产品数据
1.描述
该PTN3331是实现电特性的差分线路驱动器
的低电压差分信号( LVDS)达到或超过要求
在ANSI的
TIA / EIA- 644标准。
LVDS是用来在达到较高的数据速率
通常使用的介质。 LVDS克服了实现转换率的限制和
以前的差分信号技术的EMI限制。该PTN3331工作
在3.3伏的电源水平和电流模式输出驱动器。输出驱动器将
提供至少247毫伏到100
当启用时加载。
该设备的预期应用是用于点至点的基带传输
率在约100受控阻抗媒体
.
最大速率
和距离的数据传输取决于的衰减特性
选择的媒体和噪音耦合到环境中。
该PTN3331的设计能使其在的整个工业温度范围
40 °C
+85
°C.
2.特点
s
达到或超过ANSI的要求
TIA / EIA- 644标准
s
低电压差分为350毫伏跨越100输出电压信令
负载
s
300 PS的最大通道间输出偏斜
s
500 ps的典型输出电压的上升时间和下降时间
s
100毫瓦的功耗,典型频率为200 MHz
s
禁用或V时,驱动高阻抗
CC
= 0 V
s
宽容的5伏输入,低电压TTL ( LVTTL )逻辑输入电平
s
引脚兼容, AM26LS31和SN65LVDS31 。
3.应用
s
低电压,低EMI ,高速差分信号
s
点至点的高速数据传输
s
高性能的交换机和路由器。
飞利浦半导体
PTN3331
高速差分线路驱动器
6.管脚信息
6.1钢钉
1A
1Y
1Z
G
2Z
2Y
2A
GND
1
2
3
16 V
CC
15 4A
14 4Y
1A
1Y
1Z
G
2Z
2Y
2A
GND
1
2
3
16 V
CC
15 4A
14 4Y
PTN3331DH
PTN3331D
4
5
6
7
8
13 4Z
12 G
11 3Z
10 3Y
9
3A
4
5
6
7
8
13 4Z
12 G
11 3Z
10 3Y
9
3A
002aaa025
002aaa018
图2. TSSOP16引脚CON组fi guration 。
图3. SO16引脚CON组fi guration 。
6.2引脚说明
表2:
符号
1A
1Y
1Z
G
2Z
2Y
2A
GND
3A
3Y
3Z
G
4Z
4Y
4A
V
CC
引脚说明
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
描述
LVTTL输入
LVDS的非反相输出
LVDS输出反相
使能(高电平有效)
LVDS输出反相
LVDS的非反相输出
LVTTL输入
地
LVTTL输入
LVDS的非反相输出
LVDS输出反相
使能(低电平有效)
LVDS输出反相
LVDS的非反相输出
LVTTL输入
供应
9397 750 08339
皇家飞利浦电子有限公司2002年版权所有。
产品数据
版本01 - 2002年8月6日
3 14
飞利浦半导体
PTN3331
高速差分线路驱动器
7.功能描述
7.1功能表
表3:
功能表
H =高电平; L =低电平; X =无关; Z =高阻抗。
输入
A
H
L
H
L
X
开放
开放
使
G
H
H
X
X
L
H
X
G
X
X
L
L
H
X
L
输出
Y
H
L
H
L
Z
L
L
Z
L
H
L
H
Z
H
H
8.极限值
表4:
极限值
按照绝对最大额定值系统( IEC 60134 ) 。
符号
V
CC
V
I
T
AMB
T
j
T
英镑
参数
电源电压
输入电压
短路持续时间
工作环境温度范围
工作结温
存储温度范围
ESD
[1]
民
0.5
0.5
40
40
65
>2
最大
4.0
V
CC
+ 0.5
+85
+150
+150
-
单位
V
V
美国证券交易委员会
°C
°C
°C
kV
连续
超过绝对最大额定值值可能会导致设备过早损坏。
绝对最大额定值的压力额定值只和功能的设备操作不暗示。
9.推荐工作条件
表5:
符号
V
CC
V
IH
V
IL
推荐工作条件
参数
电源电压
高电平输入电压
低电平输入电压
民
3
2
-
喃
3.3
-
-
最大
3.6
-
0.8
单位
V
V
V
9397 750 08339
皇家飞利浦电子有限公司2002年版权所有。
产品数据
版本01 - 2002年8月6日
4 14