PLL601-01
低相位噪声PLL时钟乘法器
特点
低相位噪声XO
从输入晶振或时钟在10-27MHz 。
集成的晶体负载电容:没有外部
负载电容要求。
输出时钟频率高达160MHz 。
低相位噪声( -125dBc / Hz的@ 1kHz时) 。
输出使能功能。
低抖动( RMS) : ( ACCUM ) 7.2ps (期) , 11.2ps
先进的低功耗亚微米CMOS工艺。
工作电压为3.3V 。
采用16引脚SOIC和TSSOP封装。
引脚配置
CLK
REFEN
VDD
VDD
VDD
XOUT
S1^
XIN
1
2
16
15
GND
GND
GND
REFOUT
OE-
S0^
S3^
S2^
PLL 601-01
3
4
5
6
7
8
14
13
12
11
10
9
描述
注: ^表示内部上拉。
该PLL601-01是一种低成本,高性能和
低相位噪声时钟合成器。采用相位
Link的专有模拟和数字锁相环
环技术,该IC可产生高达一
160MHz的输出。
框图
S3
S2
S1
S0
基于ROM
乘
VCO
分频器
参考
分频器
相
比较
收费
泵
环
滤波器
VCO
CLK
OE
XIN
XOUT
XTAL
OSC
REFEN
REFOUT
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转04年9月3日第1页
PLL601-01
低相位噪声PLL时钟乘法器
引脚说明
名字
CLK
REFEN
VDD
XOUT
S1
XIN
S2
S3
S0
OE
REFOUT
GND
数
1
2
3,4,5
6
7
8
9
10
11
12
13
14,15,16
TYPE
O
I
P
O
I
I
I
I
I
I
O
P
描述
时钟输出。等于输入频率乘以所选的乘数。
参考时钟使能。低时,它会禁用REFOUT 。当高,它
使REFOUT 。
电源。
晶振输出。
乘数选择引脚1确定CLK输出。具有内部上拉。
晶体的输入被连接到10-27MHz基本平行模式crys-
TAL (C
L
= 15pF的) 。片上负载电容:无需外部电容要求。
乘数选择引脚2确定CLK输出。具有内部上拉。
乘数选择引脚3.确定CLK输出。具有内部上拉。
倍频器选择引脚0确定CLK输出。具有内部上拉。
输出使能。三态CLK和REFOUT时低。具有内部上拉。
缓冲晶体振荡器的时钟输出。受控于REFEN 。
地面上。
倍频器选择表
S3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
S2
0
0
0
0
1
1
1
1
0
0
0
1
1
1
1
S1
0
0
1
1
0
0
1
1
0
1
1
0
0
1
1
S0
0
1
0
1
0
1
0
1
0
0
1
0
1
0
1
CLK
TEST
输入×11
输入×1
输入×3
输入×4
输入×5
输入×6
输入×8
输入×7
输入×2
输入×9
输入×8
输入×10
输入×12
输入×16
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转04年9月3日第2页
PLL601-01
低相位噪声PLL时钟乘法器
电气规格
1.绝对最大额定值
参数
电源电压
输入电压, DC
输出电压,直流
储存温度
工作环境温度*
结温
焊接温度(焊接, 10秒)
ESD保护,人体模型
符号
V
DD
V
I
V
O
T
S
T
A
T
J
分钟。
-0.5
-0.5
-65
-40
马克斯。
4.6
V
DD
+0.5
V
DD
+0.5
150
85
125
260
2
单位
V
V
V
°C
°C
°C
°C
kV
超出长时间最大额定值所指明的限制条件下的曝光装置的可能会造成永久性的损坏
装置,并影响了产品的可靠性。这些条件代表了一个额定值,以及设备在这些功能操作或任何其他CON-
ditions上述本说明书中提到的操作限制是不是暗示。
*
注意:
工作温度是由设计,所有部件(商业和工业)保证,但测试的唯一的商业档次。
2. AC规格
参数
输入频率
输出频率
输出上升时间
输出下降时间
占空比
条件
基本的并联谐振
在3.3V
0.8V至2.0V空载
2.0V到0.8V的空载
@ 50% V
DD
分钟。
10
典型值。
马克斯。
27
160
1.5
1.5
55
单位
兆赫
兆赫
ns
ns
%
45
50
3.直流规范
参数
工作电压
输入高电压
输入低电压
输入高电压
输入低电压
输出高电压
输出低电压
输出高电压,在
CMOS电平
工作电源电流
短路电流
输入电容
符号
V
DD
V
IH
V
IL
V
IH
V
IL
V
OH
V
OL
V
OH
I
DD
I
S
C
IN
条件
分钟。
2.97
2
典型值。
马克斯。
3.63
0.8
单位
V
V
V
V
V
V
V
V
对于XIN引脚
对于XIN引脚
I
OH
= -25mA
I
OL
= 25毫安
I
OH
= -8mA
空载
OE ,选择引脚
(V
DD
/2)
+
1
2.4
V
DD
/2
V
DD
/2
(V
DD
/2)
1
0.4
V
DD
-0.4
35
±50
5
mA
mA
pF
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转04年9月3日第3页
PLL601-01
低相位噪声PLL时钟乘法器
4.晶体规格
参数
晶体谐振器频率
晶体负载电容
等级
符号
F
XIN
C
L
( XTAL )
条件
水货基本模式
分钟。
10
典型值。
马克斯。
27
单位
兆赫
pF
15
5.抖动规范
参数
马克斯。绝对抖动,峰 - 峰
马克斯。抖动,周期循环
相位噪声,相对于运营商, 125MHz的( X5 )
相位噪声,相对于运营商, 125MHz的( X5 )
相位噪声,相对于运营商, 125MHz的( X5 )
相位噪声,相对于运营商, 125MHz的( X5 )
条件
短期
100 Hz的偏移
为1kHz偏移
在10KHz偏移
在100kHz偏移
分钟。
典型值。
±100
马克斯。
60
单位
ps
ps
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
105
125
130
125
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转04年9月3日第4页
PLL601-01
低相位噪声PLL时钟乘法器
包装信息
16引脚窄体SOIC , TSSOP (毫米)
SOIC
符号
A
A1
B
C
D
E
H
L
e
分钟。
1.35
0.10
0.33
0.19
9.80
3.80
5.80
0.40
1.27 BSC
马克斯。
1.75
0.25
0.51
0.25
10.00
4.00
6.20
1.27
0.45
分钟。
-
0.05
0.19
0.09
4.90
4.30
TSSOP
马克斯。
1.20
0.15
0.30
0.20
5.10
4.50
6.40 BSC
0.75
0.65 BSC
A1
B
A
C
L
e
D
E
H
订购信息
对于部分订购,请联系我们的销售部:
47745弗里蒙特大道,弗里蒙特,CA 94538 , USA
联系电话: ( 510 ) 492-0990传真: ( 510 ) 492-0991
产品型号
此设备的顺序号是以下的组合:
设备数量,包装类型和工作温度范围
PLL601-01 S·C
产品型号
温度
C =商业
I = INDUSTRAL
套餐类型
S = SOIC
O = TSSOP
订单号
PLL601-01OC
PLL601-01OC-R
PLL601-01SC
PLL601-01SC-R
记号
P601-01OC
P601-01OC
P601-01SC
P601-01SC
封装选项
16-Pin
16-Pin
16-Pin
16-Pin
TSSOP (管)
TSSOP (磁带&卷轴)
SOIC (管)
SOIC (带&卷)
PhaseLink公司保留在任何时候更改其产品或规格,或两者兼而有之,恕不另行通知。信息进一
nished由Phaselink被认为是准确和可靠。然而, PhaseLink使得有关所述的准确性无担保或保证
信息,不应承担任何损失或对本产品的使用或依赖造成任何性质的破坏。
生命支持政策:
PhaseLink的产品不得用于未经EX-生命支持设备或系统中的关键组件
记者写PhaseLink公司总裁批准。
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转04年9月3日第5页
PLL601-01
低相位噪声PLL时钟乘法器
特点
低相位噪声XO
从输入晶振或时钟在10-27MHz 。
集成的晶体负载电容:没有外部
负载电容要求。
输出时钟频率高达160MHz 。
低相位噪声( -125dBc / Hz的@ 1kHz时) 。
输出使能功能。
低抖动( RMS) : ( ACCUM ) 7.2ps (期) , 11.2ps
先进的低功耗亚微米CMOS工艺。
工作电压为3.3V 。
采用16引脚SOIC和TSSOP封装。
引脚配置
CLK
REFEN
VDD
VDD
VDD
XOUT
S1^
XIN
1
2
16
15
GND
GND
GND
REFOUT
OE-
S0^
S3^
S2^
PLL 601-01
3
4
5
6
7
8
14
13
12
11
10
9
描述
注: ^表示内部上拉。
该PLL601-01是一种低成本,高性能和
低相位噪声时钟合成器。采用相位
Link的专有模拟和数字锁相环
环技术,该IC可产生高达一
160MHz的输出。
框图
S3
S2
S1
S0
基于ROM
乘
VCO
分频器
参考
分频器
相
比较
收费
泵
环
滤波器
VCO
CLK
OE
XIN
XOUT
XTAL
OSC
REFEN
REFOUT
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转04年9月3日第1页
PLL601-01
低相位噪声PLL时钟乘法器
引脚说明
名字
CLK
REFEN
VDD
XOUT
S1
XIN
S2
S3
S0
OE
REFOUT
GND
数
1
2
3,4,5
6
7
8
9
10
11
12
13
14,15,16
TYPE
O
I
P
O
I
I
I
I
I
I
O
P
描述
时钟输出。等于输入频率乘以所选的乘数。
参考时钟使能。低时,它会禁用REFOUT 。当高,它
使REFOUT 。
电源。
晶振输出。
乘数选择引脚1确定CLK输出。具有内部上拉。
晶体的输入被连接到10-27MHz基本平行模式crys-
TAL (C
L
= 15pF的) 。片上负载电容:无需外部电容要求。
乘数选择引脚2确定CLK输出。具有内部上拉。
乘数选择引脚3.确定CLK输出。具有内部上拉。
倍频器选择引脚0确定CLK输出。具有内部上拉。
输出使能。三态CLK和REFOUT时低。具有内部上拉。
缓冲晶体振荡器的时钟输出。受控于REFEN 。
地面上。
倍频器选择表
S3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
S2
0
0
0
0
1
1
1
1
0
0
0
1
1
1
1
S1
0
0
1
1
0
0
1
1
0
1
1
0
0
1
1
S0
0
1
0
1
0
1
0
1
0
0
1
0
1
0
1
CLK
TEST
输入×11
输入×1
输入×3
输入×4
输入×5
输入×6
输入×8
输入×7
输入×2
输入×9
输入×8
输入×10
输入×12
输入×16
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转04年9月3日第2页
PLL601-01
低相位噪声PLL时钟乘法器
电气规格
1.绝对最大额定值
参数
电源电压
输入电压, DC
输出电压,直流
储存温度
工作环境温度*
结温
焊接温度(焊接, 10秒)
ESD保护,人体模型
符号
V
DD
V
I
V
O
T
S
T
A
T
J
分钟。
-0.5
-0.5
-65
-40
马克斯。
4.6
V
DD
+0.5
V
DD
+0.5
150
85
125
260
2
单位
V
V
V
°C
°C
°C
°C
kV
超出长时间最大额定值所指明的限制条件下的曝光装置的可能会造成永久性的损坏
装置,并影响了产品的可靠性。这些条件代表了一个额定值,以及设备在这些功能操作或任何其他CON-
ditions上述本说明书中提到的操作限制是不是暗示。
*
注意:
工作温度是由设计,所有部件(商业和工业)保证,但测试的唯一的商业档次。
2. AC规格
参数
输入频率
输出频率
输出上升时间
输出下降时间
占空比
条件
基本的并联谐振
在3.3V
0.8V至2.0V空载
2.0V到0.8V的空载
@ 50% V
DD
分钟。
10
典型值。
马克斯。
27
160
1.5
1.5
55
单位
兆赫
兆赫
ns
ns
%
45
50
3.直流规范
参数
工作电压
输入高电压
输入低电压
输入高电压
输入低电压
输出高电压
输出低电压
输出高电压,在
CMOS电平
工作电源电流
短路电流
输入电容
符号
V
DD
V
IH
V
IL
V
IH
V
IL
V
OH
V
OL
V
OH
I
DD
I
S
C
IN
条件
分钟。
2.97
2
典型值。
马克斯。
3.63
0.8
单位
V
V
V
V
V
V
V
V
对于XIN引脚
对于XIN引脚
I
OH
= -25mA
I
OL
= 25毫安
I
OH
= -8mA
空载
OE ,选择引脚
(V
DD
/2)
+
1
2.4
V
DD
/2
V
DD
/2
(V
DD
/2)
1
0.4
V
DD
-0.4
35
±50
5
mA
mA
pF
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转04年9月3日第3页
PLL601-01
低相位噪声PLL时钟乘法器
4.晶体规格
参数
晶体谐振器频率
晶体负载电容
等级
符号
F
XIN
C
L
( XTAL )
条件
水货基本模式
分钟。
10
典型值。
马克斯。
27
单位
兆赫
pF
15
5.抖动规范
参数
马克斯。绝对抖动,峰 - 峰
马克斯。抖动,周期循环
相位噪声,相对于运营商, 125MHz的( X5 )
相位噪声,相对于运营商, 125MHz的( X5 )
相位噪声,相对于运营商, 125MHz的( X5 )
相位噪声,相对于运营商, 125MHz的( X5 )
条件
短期
100 Hz的偏移
为1kHz偏移
在10KHz偏移
在100kHz偏移
分钟。
典型值。
±100
马克斯。
60
单位
ps
ps
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
105
125
130
125
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转04年9月3日第4页
PLL601-01
低相位噪声PLL时钟乘法器
包装信息
16引脚窄体SOIC , TSSOP (毫米)
SOIC
符号
A
A1
B
C
D
E
H
L
e
分钟。
1.35
0.10
0.33
0.19
9.80
3.80
5.80
0.40
1.27 BSC
马克斯。
1.75
0.25
0.51
0.25
10.00
4.00
6.20
1.27
0.45
分钟。
-
0.05
0.19
0.09
4.90
4.30
TSSOP
马克斯。
1.20
0.15
0.30
0.20
5.10
4.50
6.40 BSC
0.75
0.65 BSC
A1
B
A
C
L
e
D
E
H
订购信息
对于部分订购,请联系我们的销售部:
47745弗里蒙特大道,弗里蒙特,CA 94538 , USA
联系电话: ( 510 ) 492-0990传真: ( 510 ) 492-0991
产品型号
此设备的顺序号是以下的组合:
设备数量,包装类型和工作温度范围
PLL601-01 S·C
产品型号
温度
C =商业
I = INDUSTRAL
套餐类型
S = SOIC
O = TSSOP
订单号
PLL601-01OC
PLL601-01OC-R
PLL601-01SC
PLL601-01SC-R
记号
P601-01OC
P601-01OC
P601-01SC
P601-01SC
封装选项
16-Pin
16-Pin
16-Pin
16-Pin
TSSOP (管)
TSSOP (磁带&卷轴)
SOIC (管)
SOIC (带&卷)
PhaseLink公司保留在任何时候更改其产品或规格,或两者兼而有之,恕不另行通知。信息进一
nished由Phaselink被认为是准确和可靠。然而, PhaseLink使得有关所述的准确性无担保或保证
信息,不应承担任何损失或对本产品的使用或依赖造成任何性质的破坏。
生命支持政策:
PhaseLink的产品不得用于未经EX-生命支持设备或系统中的关键组件
记者写PhaseLink公司总裁批准。
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转04年9月3日第5页