初步
PLL502-21
384MHz - 768MHz低相位噪声PECL VCXO ( 12 - 24MHz晶振)
特点
低相位噪声输出为384MHz到
768MHz范围( -130 dBc的在10kHz偏移量) 。
PECL输出。
12 24MHz的晶振输入。
集成的晶体负载电容:没有外部
负载电容要求。
输出使能选择。
拉宽范围( +/- 180 ppm)
工作电压为3.3V 。
采用16引脚TSSOP和SOIC封装。
引脚配置
VDD
VDD
XIN
XOUT
OE
VIN
GND
1
2
16
15
VDD
GND_BUF
CLKBAR
VDD_BUF
CLK
GND_BUF
GND
GND
PLL 502-21
3
4
5
6
7
8
14
13
12
11
10
9
描述
该PLL502-21是单片低抖动和低
相位噪声( -130dBc / Hz的@ 10kHz的偏移量) VCXO IC
与PECL输出,支持384MHz至768MHz输出
范围内。它允许输出频率的控制
与输入电压(VIN) ,使用低成本的晶体。
该芯片提供一个可牵引的输出的频率
F
XIN
X 32,这使得PLL502-21适用于广泛
的应用范围,包括622.08MHz的供
SONET 。
GND
F
OUT
= F
XIN
x 32
OE (引脚5 )
0(默认)
1
输出状态
输出启用
三州
引脚5 :逻辑状态为PECL电平定义。
框图
VCO
分频器
参考
分频器
相
比较
收费
泵
环
滤波器
VCO
CLKBAR
CLK
XIN
XOUT
XTAL
OSC
变容二极管
OE
VIN
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
转01年8月10日第1页
初步
PLL502-21
384MHz - 768MHz低相位噪声PECL VCXO ( 12 - 24MHz晶振)
引脚说明
名字
VDD
XIN
XOUT
OE
VIN
GND
GND_BUF
CLK
VDD_BUF
CLKB
数
1,2,16
3
4
5
6
7,8,9,10
11,15
12
13
14
TYPE
P
I
I
I
I
P
P
O
P
O
晶振输入引脚。
晶振输出引脚。
输出使能输入引脚。禁用(三态)输出低电平时。国内
上拉使能输出默认如果针不连接到低。
频率控制电压输入引脚。
GND电源连接器。
输出缓冲器GND连接。
真正的时钟输出引脚。
+输出缓冲器3.3V电源供应器。
互补时钟输出引脚。
描述
+ 3.3V电源连接器。
电气规格
1.绝对最大额定值
参数
电源电压
输入电压, DC
输出电压,直流
储存温度
工作环境温度
结温
焊接温度(焊接, 10秒)
输入静电放电电压保护
符号
V
DD
V
I
V
O
T
S
T
A
T
J
V
SS
-
0.5
V
SS
-
0.5
-65
0
分钟。
马克斯。
7
V
DD
+
0.5
V
DD
+
0.5
150
70
125
260
2
单位
V
V
V
°C
°C
°C
°C
kV
超出长时间最大额定值所指明的限制条件下的曝光装置的可能会造成永久性的损坏
装置,并影响了产品的可靠性。这些条件表示在这些或任何其它的应力只等级,并且该器件的功能性操作
上述本说明书中提到的操作限制条件是不是暗示。
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
转01年8月10日第2页
初步
PLL502-21
384MHz - 768MHz低相位噪声PECL VCXO ( 12 - 24MHz晶振)
2.水晶规格
参数
晶体谐振器
频率
水晶装载评级
水晶Pullability
推荐ESR
符号
F
XIN
C
L
( XTAL )
C
0
/C
1 ( XTAL )
R
E
AT切割
条件
基本平行
模式
分钟。
12
典型值。
马克斯。
24
单位
兆赫
pF
待定
250
30
AT切割
-
3.电压控制晶体振荡器
参数
VCXO稳定时间*
输出频率合成
错误
符号
T
VCXOSTB
条件
从电源有效
(除非另有说明
频率表)
分钟。
典型值。
10
马克斯。
单位
ms
±30
PPM
VCXO的调谐范围
CLK输出pullability
线性
VCXO的调谐特性
F
XIN
= 12 - 24MHz的;
XTAL
0
/C
1
& LT ; 250
0V
≤
VCON
≤
3.3V
380
±190
5
115
10
PPM
PPM
%
PPM / V
注意:
带星号( * )的参数代表的名义特征数据,并没有生产测试,以任何特定的限制。
4.通用电气规格
参数
电源电流,动态
(与加载输出)
工作电压
输出时钟占空比
短路电流
符号
I
DD
V
DD
@ VDD - 1.3V ( PECL )
PECL
3.13
45
50
±50
条件
分钟。
典型值。
马克斯。
80
3.47
55
单位
mA
V
%
mA
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
转01年8月10日第3页
初步
PLL502-21
384MHz - 768MHz低相位噪声PECL VCXO ( 12 - 24MHz晶振)
5.抖动和相位噪声指标
参数
周期抖动均方根
累计RMS抖动
相位噪声与载波
相位噪声与载波
相位噪声与载波
相位噪声与载波
条件
与去耦电容
之间VDD和GND 。
与去耦电容
之间VDD和GND 。过度
10,000次。
622MHz @ 100Hz的偏移
622MHz @ 1kHz时的偏移
622MHz @ 10kHz的偏移
622MHz @ 100kHz的偏移
分钟。
典型值。
7
11
-80
-109
-130
-132
马克斯。
单位
ps
ps
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
转01年8月10日第4页
初步
PLL502-21
384MHz - 768MHz低相位噪声PECL VCXO ( 12 - 24MHz晶振)
6. PECL电气特性
参数
输出高电压
输出低电压
符号
V
OH
V
OL
条件
R
L
= 50
到(Ⅴ
DD
– 2V)
(见图)
分钟。
V
DD
– 1.025
V
DD
– 1.620
马克斯。
单位
V
V
7. PECL开关特性
参数
时钟上升时间
时钟下降时间
符号
t
r
t
f
条件
在20 /80% - PECL电
@二十○分之八十零% - PECL
分钟。
典型值。
0.6
0.5
马克斯。
1.5
1.5
单位
ns
ns
PECL电平测试电路
OUT
VDD
OUT
PECL输出偏斜
50
2.0V
50%
50
OUT
OUT
t
SKEW
PECL Transistion时间波形
占空比
45 - 55%
55 - 45%
OUT
80%
50%
20%
OUT
t
R
t
F
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
转01年8月10日第5页