PLL500-17B/27B/37B
低功耗CMOS输出VCXO系列( 17MHz至为130MHz )
特点
VCXO输出为17MHz至为130MHz范围
-
PLL500-17B : 17MHz至36MHz的
-
PLL500-27B : 27MHz时为65MHz的
-
PLL500-37B : 65MHz的要为130MHz
低相位噪声( -142 dBc的@ 10kHz的偏移量) 。
CMOS输出OE三态控制。
可选的输出驱动器(标准或高驱动器) 。
-
标准:在TTL电平8毫安驱动能力。
-
高:在TTL电平24毫安驱动能力。
根本晶振输入。
集成高线性可变电容器。
+/- 150 ppm的拉动范围,最高5 %的线性度。
低抖动( RMS) : 2.5PS周期抖动。
2.5 3.3V工作电压。
采用8引脚SOIC或死亡。
引脚配置
XIN
OE-
VIN
GND
1
8
XOUT
DS =
VDD *
CLK
P500-x7B
2
3
4
7
6
5
^ :表示内部上拉
芯片焊盘布局
32万
(812,986)
8
1
XIN
XOUT
DRIVSEL ^ 7
39万
描述
该PLL500-17B / 27B / 37B是一种低成本,高性
formance ,低相位噪声和高线性VCXO
家庭的17为130MHz范围内,提供较少
超过-130dBc在10kHz偏移。在非常低的抖动(2.5
ps的RMS周期抖动),使得这些芯片非常适合
需要电压控制频率的应用
源。集成电路的设计为接受fundamen-
TAL谐振模式晶体。
2
OE-
VDD 6
3 VCON
4 GND
CLK 5
死ID :
PLL500-17B : C500A0505-05P
Y
X
PLL500-27B : C500A0505-05Q
PLL500-37B : C500A0505-05R
(0,0)
注: ^表示内部上拉
频带
产品编号
PLL500-17B
PLL500-27B
PLL500-37B
倍增器
无PLL
无PLL
无PLL
频率
17 - 36 MHz的
27 - 65 MHz的
65 - 130兆赫
DIE规格
名字
价值
SIZE
背面
焊盘尺寸
厚度
39 ×32万
GND
80微米×80微米
10 MIL
框图
XIN
XOUT
XTAL
OSC
变容二极管
OE
VCON
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转05年12月21日第1页
PLL500-17B/27B/37B
低功耗CMOS输出VCXO系列( 17MHz至为130MHz )
PIN和PAD描述
名字
XIN
OE
VCON
GND
CLK
VDD
DRIVSEL
XOUT
针#
1
2
3
4
5
6
7
8
死托位置
X( μm)的
94.183
94.157
94.183
94.193
715.472
715.307
715.472
476.906
Y(微米)
768.599
605.029
331.756
140.379
203.866
455.726
626.716
888.881
TYPE
I
I
I
P
O
P
I
I
描述
晶振输入引脚。
输出使能输入引脚。禁止输出低电平时。国内
上拉使能输出默认情况下,如果脚没有连接低。
频率控制电压输入引脚。
接地引脚。
输出时钟引脚。
VDD电源引脚。
输出驱动器选择引脚。如果设置为“0”的高驱动器。如果设置低射
为'1' 。内部上拉。
晶振输出引脚。参考时钟输入。
电气规格
1.绝对最大额定值
参数
电源电压
输入电压, DC
输出电压,直流
储存温度
工作环境温度*
结温
焊接温度(焊接, 10秒)
ESD保护,人体模型
符号
V
DD
V
I
V
O
T
S
T
A
T
J
分钟。
-0.5
-0.5
-65
-40
马克斯。
4.6
V
DD
+0.5
V
DD
+0.5
150
85
125
260
2
单位
V
V
V
°C
°C
°C
°C
kV
超出长时间最大额定值所指明的限制条件下的曝光装置的可能会造成永久性的损坏
装置,并影响了产品的可靠性。这些条件表示在这些或任何其它的应力只等级,并且该器件的功能性操作
上述本说明书中提到的操作限制条件是不是暗示。
*
注意:
工作温度是由设计,所有部件(商业和工业)保证,但测试的唯一的商业档次。
2.交流电气规格
参数
输入晶体频率
符号
条件
PLL500-17B
PLL500-27B
PLL500-47B
0.8V 2.0V ,10 pF负载
0.3V 3.0V与15 pF负载
测量@ 1.4V
分钟。
17
27
65
典型值。
马克斯。
36
65
130
单位
兆赫
输出时钟的上升/下降时间
输出时钟占空比
短路电流
45
0.8
2.5
50
±50
ns
55
%
mA
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转05年12月21日第2页
PLL500-17B/27B/37B
低功耗CMOS输出VCXO系列( 17MHz至为130MHz )
3.电压控制晶体振荡器
参数
VCXO稳定时间*
VCXO的调谐范围
CLK输出pullability
VCXO的调谐特性
拉线性范围
电源抑制
VCON引脚输入阻抗
VCON调制带宽
PWSRR
符号
T
VCXOSTB
条件
从电源有效
F
XIN
= 12 - 25MHz的;
XTAL
0
/C
1
& LT ; 250
0V
≤
VCON
≤
3.3V
VCON=1.65V,
±1.65V
分钟。
典型值。
马克斯。
10
单位
ms
PPM
PPM
PPM / V
%
PPM
k
千赫
300
±150
100
5
频率变化
VDD的变化为+/- 10 %
0V
≤
VCON
≤
3.3V , -3dB
-1
2000
45
+1
注意:
初步规格仍然待表征。带星号(*)的参数表示的标称特性数据,并且不
生产测试,以任何特定的限制。
4.抖动和相位噪声指标
参数
周期抖动均方根值
( 1西格玛 - 10,000个样本)
相位噪声与载波
相位噪声与载波
相位噪声与载波
相位噪声与载波
相位噪声与载波
条件
与去耦电容
之间VDD和GND 。
@ 100Hz的偏移
@ 1kHz时偏移
@为10KHz偏移
@ 100kHz的偏移
@ 1MHz的偏移
分钟。
典型值。
2.5
-100
-125
-142
-150
-150
马克斯。
单位
ps
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转05年12月21日第3页
PLL500-17B/27B/37B
低功耗CMOS输出VCXO系列( 17MHz至为130MHz )
5.直流规范
参数
电源电流,动态,
与加载输出
符号
I
DD
条件
F
XIN
= 27MHz时,输出为15pF的负载
F
XIN
= 35MHz时,输出为15pF的负载
F
XIN
= 78MHz的, 15pF的负载输出
PLL500-17B
PLL500-27B
PLL500-37B标准驱动最多
100MHz
PLL500-37B高驱动
I
OH
= -8mA
I
OL
= 8毫安
I
OH
= -4mA
标准驱动的TTL电平
高驱动的TTL电平
分钟。
典型值。
2.8
4.2
7.2
马克斯。
4
6
9
30
20
15
单位
mA
pF
pF
pF
pF
V
V
V
V
允许输出负载
电容
工作电压
输出高电压
输出低电压
输出高电压,在
CMOS电平
输出驱动电流
短路电流
VCXO控制电压
C
L
(输出)
V
DD
V
OH
V
OL
2.25
2.4
V
DD
– 0.4
8
24
0
9.5
27
±50
10
3.63
0.4
mA
mA
V
VCON
V
DD
6.水晶规格
参数
水晶装载评级( VCON = 1.65V )
最大持续驱动电平
操作驱动电平
最大C0为PLL500-17B
最大C0为PLL500-27B
最大C0为PLL500-37B
C0/C1
ESR
符号
C
L
( XTAL )
分钟。
典型值。
8.5
马克斯。
200
单位
pF
W
W
pF
-
50
5
3.5
2.5
250
30
R
S
注意:
所述晶体必须是这样的,它提出了一个C负载时上面指定的振荡(并联谐振)的标称频率。
如果晶体需要更多的负载是在额定频率,额外的负载必须从外部补充。
然而,这可能会降低拉范围。
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转05年12月21日第4页
PLL500-17B/27B/37B
低功耗CMOS输出VCXO系列( 17MHz至为130MHz )
包装信息
8L SOIC
(单位:mm )
符号
A
A1
A2
B
C
D
E
H
L
e
尺寸以毫米
分钟。
马克斯。
1.35
1.75
0.10
0.25
1.25
1.50
0.33
0.53
0.19
0.27
4.80
5.00
3.80
4.00
5.80
6.20
0.40
0.89
1.27 BSC
E
H
D
A2 A
A1
e
b
C
L
订购信息
对于部分订购,请联系我们的销售部:
47745弗里蒙特大道,弗里蒙特,CA 94538 , USA
联系电话: ( 510 ) 492-0990传真: ( 510 ) 492-0991
产品型号
此设备的顺序号是以下的组合:
设备数量,包装类型和工作温度范围
PLL500 - X7B X X X X
产品型号
无=管
R =卷带式
无=师范大学包装
L =绿色包装
套餐类型
S = SSOP
温度
C =商业
I =工业
订单号
PLL500-X7BDC
PLL500-X7BSC
PLL500-X7BSC-R
PLL500-X7BSCL
PLL500-X7BSCL-R
记号
P500-X7BDC
P500-X7BSC
P500-X7BSC
P500-X7BSCL
P500-X7BSCL
封装选项
模具(华夫格包)
8引脚SOIC (管)
8引脚SOIC (卷带式)
8引脚SOIC (管),绿色
8引脚SOIC (卷带式),绿色
PhaseLink公司保留在任何时候更改其产品或规格,或两者兼而有之,恕不另行通知。信息进一
nished由Phaselink被认为是准确和可靠。然而, PhaseLink使得有关所述的准确性无担保或保证
信息,不应承担任何损失或对本产品的使用或依赖造成任何性质的破坏。
生命支持政策:
PhaseLink的产品不授权不前生命支持设备或系统中的关键组件
记者写PhaseLink公司总裁批准。
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转05年12月21日第5页
PLL500-17B/27B/37B
低功耗CMOS输出VCXO系列( 17MHz至为130MHz )
特点
VCXO输出为17MHz至为130MHz范围
-
PLL500-17B : 17MHz至36MHz的
-
PLL500-27B : 27MHz时为65MHz的
-
PLL500-37B : 65MHz的要为130MHz
低相位噪声( -142 dBc的@ 10kHz的偏移量) 。
CMOS输出OE三态控制。
可选的输出驱动器(标准或高驱动器) 。
-
标准:在TTL电平8毫安驱动能力。
-
高:在TTL电平24毫安驱动能力。
根本晶振输入。
集成高线性可变电容器。
+/- 150 ppm的拉动范围,最高5 %的线性度。
低抖动( RMS) : 2.5PS周期抖动。
2.5 3.3V工作电压。
采用8引脚SOIC或死亡。
引脚配置
XIN
OE-
VIN
GND
1
8
XOUT
DS =
VDD *
CLK
P500-x7B
2
3
4
7
6
5
^ :表示内部上拉
芯片焊盘布局
32万
(812,986)
8
1
XIN
XOUT
DRIVSEL ^ 7
39万
描述
该PLL500-17B / 27B / 37B是一种低成本,高性
formance ,低相位噪声和高线性VCXO
家庭的17为130MHz范围内,提供较少
超过-130dBc在10kHz偏移。在非常低的抖动(2.5
ps的RMS周期抖动),使得这些芯片非常适合
需要电压控制频率的应用
源。集成电路的设计为接受fundamen-
TAL谐振模式晶体。
2
OE-
VDD 6
3 VCON
4 GND
CLK 5
死ID :
PLL500-17B : C500A0505-05P
Y
X
PLL500-27B : C500A0505-05Q
PLL500-37B : C500A0505-05R
(0,0)
注: ^表示内部上拉
频带
产品编号
PLL500-17B
PLL500-27B
PLL500-37B
倍增器
无PLL
无PLL
无PLL
频率
17 - 36 MHz的
27 - 65 MHz的
65 - 130兆赫
DIE规格
名字
价值
SIZE
背面
焊盘尺寸
厚度
39 ×32万
GND
80微米×80微米
10 MIL
框图
XIN
XOUT
XTAL
OSC
变容二极管
OE
VCON
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转05年12月21日第1页
PLL500-17B/27B/37B
低功耗CMOS输出VCXO系列( 17MHz至为130MHz )
PIN和PAD描述
名字
XIN
OE
VCON
GND
CLK
VDD
DRIVSEL
XOUT
针#
1
2
3
4
5
6
7
8
死托位置
X( μm)的
94.183
94.157
94.183
94.193
715.472
715.307
715.472
476.906
Y(微米)
768.599
605.029
331.756
140.379
203.866
455.726
626.716
888.881
TYPE
I
I
I
P
O
P
I
I
描述
晶振输入引脚。
输出使能输入引脚。禁止输出低电平时。国内
上拉使能输出默认情况下,如果脚没有连接低。
频率控制电压输入引脚。
接地引脚。
输出时钟引脚。
VDD电源引脚。
输出驱动器选择引脚。如果设置为“0”的高驱动器。如果设置低射
为'1' 。内部上拉。
晶振输出引脚。参考时钟输入。
电气规格
1.绝对最大额定值
参数
电源电压
输入电压, DC
输出电压,直流
储存温度
工作环境温度*
结温
焊接温度(焊接, 10秒)
ESD保护,人体模型
符号
V
DD
V
I
V
O
T
S
T
A
T
J
分钟。
-0.5
-0.5
-65
-40
马克斯。
4.6
V
DD
+0.5
V
DD
+0.5
150
85
125
260
2
单位
V
V
V
°C
°C
°C
°C
kV
超出长时间最大额定值所指明的限制条件下的曝光装置的可能会造成永久性的损坏
装置,并影响了产品的可靠性。这些条件表示在这些或任何其它的应力只等级,并且该器件的功能性操作
上述本说明书中提到的操作限制条件是不是暗示。
*
注意:
工作温度是由设计,所有部件(商业和工业)保证,但测试的唯一的商业档次。
2.交流电气规格
参数
输入晶体频率
符号
条件
PLL500-17B
PLL500-27B
PLL500-47B
0.8V 2.0V ,10 pF负载
0.3V 3.0V与15 pF负载
测量@ 1.4V
分钟。
17
27
65
典型值。
马克斯。
36
65
130
单位
兆赫
输出时钟的上升/下降时间
输出时钟占空比
短路电流
45
0.8
2.5
50
±50
ns
55
%
mA
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转05年12月21日第2页
PLL500-17B/27B/37B
低功耗CMOS输出VCXO系列( 17MHz至为130MHz )
3.电压控制晶体振荡器
参数
VCXO稳定时间*
VCXO的调谐范围
CLK输出pullability
VCXO的调谐特性
拉线性范围
电源抑制
VCON引脚输入阻抗
VCON调制带宽
PWSRR
符号
T
VCXOSTB
条件
从电源有效
F
XIN
= 12 - 25MHz的;
XTAL
0
/C
1
& LT ; 250
0V
≤
VCON
≤
3.3V
VCON=1.65V,
±1.65V
分钟。
典型值。
马克斯。
10
单位
ms
PPM
PPM
PPM / V
%
PPM
k
千赫
300
±150
100
5
频率变化
VDD的变化为+/- 10 %
0V
≤
VCON
≤
3.3V , -3dB
-1
2000
45
+1
注意:
初步规格仍然待表征。带星号(*)的参数表示的标称特性数据,并且不
生产测试,以任何特定的限制。
4.抖动和相位噪声指标
参数
周期抖动均方根值
( 1西格玛 - 10,000个样本)
相位噪声与载波
相位噪声与载波
相位噪声与载波
相位噪声与载波
相位噪声与载波
条件
与去耦电容
之间VDD和GND 。
@ 100Hz的偏移
@ 1kHz时偏移
@为10KHz偏移
@ 100kHz的偏移
@ 1MHz的偏移
分钟。
典型值。
2.5
-100
-125
-142
-150
-150
马克斯。
单位
ps
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转05年12月21日第3页
PLL500-17B/27B/37B
低功耗CMOS输出VCXO系列( 17MHz至为130MHz )
5.直流规范
参数
电源电流,动态,
与加载输出
符号
I
DD
条件
F
XIN
= 27MHz时,输出为15pF的负载
F
XIN
= 35MHz时,输出为15pF的负载
F
XIN
= 78MHz的, 15pF的负载输出
PLL500-17B
PLL500-27B
PLL500-37B标准驱动最多
100MHz
PLL500-37B高驱动
I
OH
= -8mA
I
OL
= 8毫安
I
OH
= -4mA
标准驱动的TTL电平
高驱动的TTL电平
分钟。
典型值。
2.8
4.2
7.2
马克斯。
4
6
9
30
20
15
单位
mA
pF
pF
pF
pF
V
V
V
V
允许输出负载
电容
工作电压
输出高电压
输出低电压
输出高电压,在
CMOS电平
输出驱动电流
短路电流
VCXO控制电压
C
L
(输出)
V
DD
V
OH
V
OL
2.25
2.4
V
DD
– 0.4
8
24
0
9.5
27
±50
10
3.63
0.4
mA
mA
V
VCON
V
DD
6.水晶规格
参数
水晶装载评级( VCON = 1.65V )
最大持续驱动电平
操作驱动电平
最大C0为PLL500-17B
最大C0为PLL500-27B
最大C0为PLL500-37B
C0/C1
ESR
符号
C
L
( XTAL )
分钟。
典型值。
8.5
马克斯。
200
单位
pF
W
W
pF
-
50
5
3.5
2.5
250
30
R
S
注意:
所述晶体必须是这样的,它提出了一个C负载时上面指定的振荡(并联谐振)的标称频率。
如果晶体需要更多的负载是在额定频率,额外的负载必须从外部补充。
然而,这可能会降低拉范围。
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转05年12月21日第4页
PLL500-17B/27B/37B
低功耗CMOS输出VCXO系列( 17MHz至为130MHz )
包装信息
8L SOIC
(单位:mm )
符号
A
A1
A2
B
C
D
E
H
L
e
尺寸以毫米
分钟。
马克斯。
1.35
1.75
0.10
0.25
1.25
1.50
0.33
0.53
0.19
0.27
4.80
5.00
3.80
4.00
5.80
6.20
0.40
0.89
1.27 BSC
E
H
D
A2 A
A1
e
b
C
L
订购信息
对于部分订购,请联系我们的销售部:
47745弗里蒙特大道,弗里蒙特,CA 94538 , USA
联系电话: ( 510 ) 492-0990传真: ( 510 ) 492-0991
产品型号
此设备的顺序号是以下的组合:
设备数量,包装类型和工作温度范围
PLL500 - X7B X X X X
产品型号
无=管
R =卷带式
无=师范大学包装
L =绿色包装
套餐类型
S = SSOP
温度
C =商业
I =工业
订单号
PLL500-X7BDC
PLL500-X7BSC
PLL500-X7BSC-R
PLL500-X7BSCL
PLL500-X7BSCL-R
记号
P500-X7BDC
P500-X7BSC
P500-X7BSC
P500-X7BSCL
P500-X7BSCL
封装选项
模具(华夫格包)
8引脚SOIC (管)
8引脚SOIC (卷带式)
8引脚SOIC (管),绿色
8引脚SOIC (卷带式),绿色
PhaseLink公司保留在任何时候更改其产品或规格,或两者兼而有之,恕不另行通知。信息进一
nished由Phaselink被认为是准确和可靠。然而, PhaseLink使得有关所述的准确性无担保或保证
信息,不应承担任何损失或对本产品的使用或依赖造成任何性质的破坏。
生命支持政策:
PhaseLink的产品不授权不前生命支持设备或系统中的关键组件
记者写PhaseLink公司总裁批准。
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转05年12月21日第5页