飞利浦半导体可编程逻辑器件
产品speci fi cation
可编程逻辑宏
PML
PLHS501/PLHS501I
特点
可编程宏逻辑器件
全连通
TTL兼容
SNAP开发系统:
–
支持第三方原理图输入
格式
–
宏库
–
设计灵活的网表格式
可移植性
–
逻辑,定时和故障模拟
引脚配置
A包装
( 52引脚PLCC )
I
17
I
16
I
15
I
14
I
13
I
12
I
11
I
10
I
9
7
V
CC
8
I
18
9
I
19
10
I
20
11
I
21
12
I
22
13
I
23
14
B
4
15
B
5
16
B
6
17
B
7
18
O
0
19
GND 20
21 22 23 24 25 26 27 28 29 30 31 32 33
6
5
4
3
2
1
I
8
I
7
I
6
I
5
46 V
CC
45 I
4
44 I
3
43 I
2
42 I
1
41 I
0
40 B
3
39 B
2
38 B
1
37 B
0
36 X
7
35 X
6
34 GND
52 51 50 49 48 47
每个内部NAND功能延迟= 6.5ns
(典型值)
可测试在未编程状态
安全保险丝允许保护
专利设计
结构
O
1
O
2
O
3
O
4
O
5
O
6
O
7
X
0
X
1
X
2
X
3
X
4
X
5
与非门基础架构
–
72折返NAND条款
136输入范围的逻辑术语
44额外的逻辑术语
24个专用输入(I
0
– I
23
)
8个双向I / O的个人三态
ENABLE :
–
4高电平有效(B
4
– B
7
)
–
4低电平有效(B
0
– B
3
)
描述
该PLHS501是一个高密度的双极性
可编程宏逻辑器件。 PML
集成了一个可编程的NAND
结构。在NAND架构是一种
实现任何逻辑的有效方法
功能。捕捉软件开发
系统提供了一个用户友好的环境
设计输入。 SNAP省去
为PLHS501详细了解
体系结构,并使其透明的
用户。 PLHS501也支持了
飞利浦半导体SNAP软件
开发系统。
该PLHS501非常适合广泛的
微处理器支持功能,其中包括
总线接口和控制应用。
该PLHS501也被处理,以工业
在延长的要求进行操作
-40 ° C至+ 85° C和温度范围
4.5V至5.5V的电源电压。
架构
该PLHS501的核心是可编程
72与非门熔丝阵列。的输出
每个栅折回到其自身和所有其他
与非门。以这种方式,完全连接
所有逻辑功能的实现
PLHS501 。任何逻辑功能,可以创建
该装置的不浪费在纤芯内
宝贵的I / O引脚。此外,一个速度
优点是通过实现获得
一个快速的内部核心内多层次的逻辑
没有从我承担任何延误/ O
缓冲区。
16个专用的输出:
–
4高电平有效输出
O
0
, O
1
与常见的三态启用
O
2
, O
3
与常见的三态启用
–
4低电平有效输出:
O
4
, O
5
与常见的三态启用
O
6
, O
7
与常见的三态启用
–
8异或输出:
X
0
, X
1
与常见的三态启用
X
2
, X
3
与常见的三态启用
X
4
, X
5
与常见的三态启用
X
6
, X
7
与常见的三态启用
PML是飞利浦半导体公司的商标。
1993年10月22日
1
853–1207 11164
飞利浦半导体可编程逻辑器件
产品speci fi cation
可编程逻辑宏
PML
PLHS501/PLHS501I
订购信息
描述
52引脚塑料有引线芯片载体
52引脚塑料有引线芯片载体
工作条件
商业级温度范围
±5%
电源
工业温度范围
±10%
电源
订货编号
PLHS501A
PLHS501IA
图号
0397E
0397E
设计开发工具
卡
捕捉软件开发系统
提供了设计所需的工具
与PML 。 SNAP提供以下功能:
SNAP运行在IBM
PC / XT , PC / AT ,
PS / 2 ,或任何兼容的系统与DOS
2.1或更高版本。最低系统
配置SNAP是640K字节的RAM
和一个硬盘。
SNAP提供了原始的PML功能
第三方原理图设计库
包。自定义宏功能库
所用原理图或公式的形式来定义。
在完成设计后,软件
编译设计语法和
完整性。完全仿真可
进行了使用不同的仿真工具
可用。
编程数据以生成
JEDEC格式。使用设备
编程接口的SNAP ( DPI )模块,
JEDEC的fusemap从主机发送
电脑对器件编程器。
设计安全性
该PLHS501有一个可编程的安全性
熔丝,用于控制对数据的访问
在该装置编程。通过使用该
可编程功能,外观设计专利
在该设备中实现不能复制
或检索。
原理图输入网表生成的
第三方原理图设计软件包
如的OrCAD / SDT III
和
FutureNet
.
标准TTL功能的宏库
和用户定义的函数
布尔方程项
状态方程入口
语法和设计表项的检查
模拟器包括逻辑模拟,故障
仿真和时序仿真。
编程/软件
支持
请参阅第9
(软件开发)
和第10
(第三方编程器/
软件支持)
此数据手册中
附加信息。
FutureNet是FutureNet公司的注册商标。
的OrCAD / SDT是OrCAD的, Inc.的商标。
IBM是国际商业机器公司的注册商标。
1993年10月22日
2