使用ULTRA37000 FOR
所有新设计
PLDC20G10B
PLDC20G10
CMOS通用24引脚可再编程
逻辑器件
特点
快速
- 商业:吨
PD
= 15纳秒,T
CO
= 10纳秒,T
S
= 12 ns的
- 军事:吨
PD
= 20纳秒,T
CO
= 15纳秒,T
S
- 15纳秒
低功耗
— I
CC
最大:70毫安,商业
— I
CC
最大:100毫安,军事
商用和军用温度范围
用户可编程的输出单元格
- 可选择注册或组合操作
- 输出极性控制
- 输出使能引脚从13或源可选
产品期限
通用架构来取代标准逻辑
功能包括: 20L10 , 20L8 , 20R8 , 20R6 , 20R4 ,
12L10 , 14L8 , 16L6 , 18L4 , 20L2和20V8
八个方面的产品和每个输出1 OE乘积项
CMOS EPROM技术的可重编程
高可靠性
- 使用成熟的技术, EPROM
- 全面交流和直流测试
- 安全功能可防止逻辑模式复制
—
±10%
电源电压和更高的噪声
免疫
功能说明
赛普拉斯PLD器件是高速电编程
的可编程逻辑器件。这些器件采用的总和 - -产品
(与或)结构提供用户编程的能力
定制逻辑功能的独特要求。
在未编程状态与门通过连接
EPROM单元既真实,每个输入的补充。
通过有选择地进行编程的EPROM单元,与门可
连接到无论是真或补充或断开连接
来自真实和补充投入。
I
6
I
5
I
4
I
3
I
2
CP / I
1
逻辑框图
V
SS
12
I
11
I
10
I
9
I
8
I
7
可编程
和阵列
8
8
8
OE
产量
CELL
产量
CELL
8
OE
产量
CELL
8
OE
产量
CELL
8
OE
产量
CELL
8
OE
8
OE
8
OE
产量
CELL
8
OE
产量
CELL
产量
CELL
产量
CELL
产量
CELL
13
I / OE
14
I / O
9
15
I / O
8
16
I / O
7
17
I / O
6
18
I / O
5
19
I / O
4
20
I / O
3
21
I / O
2
22
I / O
1
23
I / O
0
24
V
CC
销刀豆网络gurations
LCC
顶视图
NC
I
I
CP / I
V
CC
I / O 0
I / O 1
STD PLCC
顶视图
I
I
I
CP / I
V CC
I/O0
I/O1
JEDEC PLCC
顶视图
I
I
CP / I
NC
V CC
I/O0
I / O 1
4 3 2 1 2827 26
I / O
2
I / O
3
I / O
4
I / O
5
I / O
6
I / O
7
NC
I
I
I
NC
I
I
I
5
6
7
8
9
10
11
[1]
I
I
I
I
I
I
NC
5
6
7
8
9
10
11
4 3 2 1 282726
25
24
23
PLDC20G10 22
PLDC20G10B
21
20
19
12131415161718
V SS
I / OE
I/O9
I/O8
NC
4 3 2 1 2827 26
NC
I / O
2
I / O
3
I / O
4
I / O
5
I / O
6
I / O
7
NC
I
I
NC
I
I
NC
5
6
7
8
9
10
11
25
24
23
PLDC20G10
PLDC20G10B 22
21
20
121314 1516 1718 19
V
SS
I / OE
I / O 9
I / O 8
I
I
I
25
24
23
CG7C323–A
CG7C323B -A 22
21
20
121314 1516 1718 19
VSS
NC
I / OE
I / O 9
I / O 8
I
I
I / O
2
I / O
3
I / O
4
NC
I / O
5
I / O
6
I / O
7
注意:
1. CG7C323是打包在JEDEC兼容的28引脚PLCC封装引脚排列的PLDC20G10 。引脚功能和引脚顺序都相同PLCC引脚。该
不同的是在“无连接”或NC引脚的位置。
赛普拉斯半导体公司
文件编号: 38-03010修订版**
I
I
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2004年4月20日
使用ULTRA37000 FOR
所有新设计
选购指南
I
CC
(MA )
通用
产品型号
20G10B–15
20G10B–20
20G10B–25
20G10–25
20G10–30
20G10–35
20G10–40
55
80
55
80
35
40
COM / IND
70
70
100
100
25
30
30
35
米尔
t
PD
(纳秒)
COM / IND
15
20
20
25
15
20
米尔
t
S
(纳秒)
COM / IND
12
12
15
18
米尔
PLDC20G10B
PLDC20G10
t
CO
(纳秒)
COM / IND
10
12
15
20
25
25
15
15
米尔
功能说明
赛普拉斯PLDC20G10采用了先进的0.8微米CMOS
技术和经过验证的EPROM单元的可编程
元素。这种技术和存在的先天优势
能编程和擦除每个单元提高可靠性
和电路的可测试性。这不仅降低了负担
顾客来测试和处理的废品。
预载功能允许已注册的输出预置
在测试过程中的任何图案。预压是很重要的测试
赛普拉斯PLD器件的功能。
配置表,并在
图1
通过
8.
共有8
不同的配置是可能的,具有两个最
在常见的显示
科幻gure 3
和
图5中。
默认或外部器件了
编程状态注册/激活/ LOW / 11脚OE 。该
整个可编程输出单元示于下一部分。
该体系结构有点' C1'控制注册/组合
选项。在这两种组合或注册配置,
输出可以作为一个I / O管脚,或如果未输出时,如
仅输入。任何未使用的输入应接地。在
登记或者组合配置,输出
该寄存器被反馈到数组中。这允许创建
控制状态机通过提供下一个状态。该
寄存器从管脚1时钟源信号的寄存器
上电时至Q输出低电平和Q输出高电平初始化。
在这两种组合和注册结构中,
源的输出的使能信号可以被单独地选择
与建筑有点“ C2 ” 。可以产生的OE信号
在阵列内,或从外部操作环境(引脚13)。引脚13
允许直接控制输出的,因此具有更快
启用/禁用时间。
每个输出单元可被配置为输出极性。该
输出可以是高电平或低电平有效。此选项
由建筑有点' C0 '控制。
随着这种增加的功能密度,赛普拉斯
PLDC20G10通过使用提供了更低的功耗运行
CMOS技术,提高可测试性与寄存器
预紧功能。
20G10功能描述
该PLDC20G10是一个通用的24引脚器件,可以
编程逻辑功能,包括但不限于
于: 20L10 , 20L8 , 20R8 , 20R6 , 20R4 , 12L10 , 14L8 , 16L6 , 18L4 ,
20L2和20V8 。因此, PLDC20G10提供显著
设计,库存和编程灵活性通过专用
24引脚器件。它是在一个24引脚300mil的成型DIP执行
和一个300密耳窗CERDIP 。它提供了多达22个输入和
10输出。当窗CERDIP暴露于UV光,
在20G10被删除,然后可以重新编程。
可编程输出单元提供的功能
个别地定义每个输出的结构。每
10个输出单元可与寄存或组合配置
natorial输出高电平或低电平有效输出,
产品期限或13引脚产生输出使。三种架构设计师用手工
tecture位确定中所示的配置
文件编号: 38-03010修订版**
第14页2
使用ULTRA37000 FOR
所有新设计
组合输出配置
[2]
C
2
= 0
C
1
= 1
C
0
= 0
PLDC20G10B
PLDC20G10
C
2
= 0
C
1
= 1
C
0
= 1
图5.乘积项OE /低电平有效
C
2
= 1
C
1
= 1
C
0
= 0
图6.乘积项OE /主动高
C
2
= 1
C
1
= 1
C
0
= 1
引脚13
引脚13
图7. 13脚OE /低电平有效
图8.引脚13 OE /主动高
注意:
2.双向I / O配置是可能的,只有当选择了组合输出选项
文件编号: 38-03010修订版**
第14页4
使用ULTRA37000 FOR
所有新设计
最大额定值
(以上其中有用寿命可能受到损害。对于用户指南 -
线,没有测试。 )
存储温度................................. -65 ° C至+ 150°C
环境温度与
电源应用............................................. -55 ° C至+ 125°C
电源电压对地电位............... -0.5V至+ 7.0V
直流电压应用到输出的
在高Z状态.............................................. 。 -0.5V至+ 7.0V
直流输入电压............................................ -3.0V至+ 7.0V
输出电流为输出( LOW ) ............................. 16毫安
PLDC20G10B
PLDC20G10
DC电压编程
PLDC20G10B和CG7C323B -A ............................... 13.0V
PLDC20G10和CG7C323 -A .................................... 14.0V
闩锁电流.............................................. ....... >200毫安
静电放电电压.............................................. >500V
(每MIL -STD -883方法8015 )
工作范围
范围
广告
军事
[3]
产业
环境温度
0
°
C至+75
°
C
–55
°
C至+ 125
°
C
–40
°
C至+ 85
°
C
V
CC
5V
±10%
5V
±10%
5V
±10%
电气特性
在整个工作范围(除非另有说明)
[4]
参数
V
OH
V
OL
V
IH
V
IL
I
IX
I
SC
I
CC
描述
输出高电压
输出低电压
输入高电平
输入低电平
输入漏电流
电源电流
V
CC
=最小值,
V
IN
= V
IH
或V
IL
V
CC
=最小值,
V
IN
= V
IH
或V
IL
测试条件
I
OH
= -3.2毫安
I
OH
= -2毫安
I
OL
= 24毫安
I
OL
= 12毫安
Com'l /工业
军事
Com'l /工业
军事
2.0
0.8
–10
0.5V
[6, 7]
Com'l / IND- 15 , -20
Com'l / IND- 25 , -35
军事-20 , -25
军事-30 , -40
I
OZ
输出漏电流
V
CC
=最大,V
SS
≤
V
OUT
≤
V
CC
–100
+10
–90
70
55
100
80
100
V
V
A
mA
mA
mA
mA
mA
A
0.5
V
分钟。
2.4
马克斯。
单位
V
保证输入逻辑高电压所有输入
[5]
保证输入逻辑低电压所有输入
[5]
V
SS
≤
V
IN
≤
V
CC
0
≤
V
IN
≤
V
CC
V
CC
=最大,
I
OUT
= 0毫安
未编程器件
输出短路电流V
CC
=最大,V
OUT
=
电容
[7]
参数
C
IN
C
OUT
描述
输入电容
输出电容
测试条件
T
A
= 25
°
C,F = 1兆赫
V
IN
= 2.0V, V
CC
= 5.0V
马克斯。
10
10
单位
pF
pF
注意事项:
3. T
A
是外壳温度的「即时」 。
4.请参见本规范A组分组测试信息的最后一页。
5.这是相对于设备接地的绝对值。由于系统或测试噪音的过冲都包括在内。
6.不超过一个输出应在同一时间进行测试。短路的持续时间应不超过一秒。 V
OUT
= 0.5V已被选定为避免
造成地面测试降解试验的问题。
7.测试开始后任何设计或工艺变化,可能会影响这些参数。
文件编号: 38-03010修订版**
第14页5
使用ULTRA37000 FOR
所有新设计
PLDC20G10B
PLDC20G10
CMOS通用24引脚可再编程
逻辑器件
特点
快速
- 商业:吨
PD
= 15纳秒,T
CO
= 10纳秒,T
S
= 12 ns的
- 军事:吨
PD
= 20纳秒,T
CO
= 15纳秒,T
S
- 15纳秒
低功耗
— I
CC
最大:70毫安,商业
— I
CC
最大:100毫安,军事
商用和军用温度范围
用户可编程的输出单元格
- 可选择注册或组合操作
- 输出极性控制
- 输出使能引脚从13或源可选
产品期限
通用架构来取代标准逻辑
功能包括: 20L10 , 20L8 , 20R8 , 20R6 , 20R4 ,
12L10 , 14L8 , 16L6 , 18L4 , 20L2和20V8
八个方面的产品和每个输出1 OE乘积项
CMOS EPROM技术的可重编程
高可靠性
- 使用成熟的技术, EPROM
- 全面交流和直流测试
- 安全功能可防止逻辑模式复制
—
±10%
电源电压和更高的噪声
免疫
功能说明
赛普拉斯PLD器件是高速电编程
的可编程逻辑器件。这些器件采用的总和 - -产品
(与或)结构提供用户编程的能力
定制逻辑功能的独特要求。
在未编程状态与门通过连接
EPROM单元既真实,每个输入的补充。
通过有选择地进行编程的EPROM单元,与门可
连接到无论是真或补充或断开连接
来自真实和补充投入。
I
6
I
5
I
4
I
3
I
2
CP / I
1
逻辑框图
V
SS
12
I
11
I
10
I
9
I
8
I
7
可编程
和阵列
8
8
8
OE
产量
CELL
产量
CELL
8
OE
产量
CELL
8
OE
产量
CELL
8
OE
产量
CELL
8
OE
8
OE
8
OE
产量
CELL
8
OE
产量
CELL
产量
CELL
产量
CELL
产量
CELL
13
I / OE
14
I / O
9
15
I / O
8
16
I / O
7
17
I / O
6
18
I / O
5
19
I / O
4
20
I / O
3
21
I / O
2
22
I / O
1
23
I / O
0
24
V
CC
销刀豆网络gurations
LCC
顶视图
NC
I
I
CP / I
V
CC
I / O 0
I / O 1
STD PLCC
顶视图
I
I
I
CP / I
V CC
I/O0
I/O1
JEDEC PLCC
顶视图
I
I
CP / I
NC
V CC
I/O0
I / O 1
4 3 2 1 2827 26
I / O
2
I / O
3
I / O
4
I / O
5
I / O
6
I / O
7
NC
I
I
I
NC
I
I
I
5
6
7
8
9
10
11
[1]
I
I
I
I
I
I
NC
5
6
7
8
9
10
11
4 3 2 1 282726
25
24
23
PLDC20G10 22
PLDC20G10B
21
20
19
12131415161718
V SS
I / OE
I/O9
I/O8
NC
4 3 2 1 2827 26
NC
I / O
2
I / O
3
I / O
4
I / O
5
I / O
6
I / O
7
NC
I
I
NC
I
I
NC
5
6
7
8
9
10
11
25
24
23
PLDC20G10
PLDC20G10B 22
21
20
121314 1516 1718 19
V
SS
I / OE
I / O 9
I / O 8
I
I
I
25
24
23
CG7C323–A
CG7C323B -A 22
21
20
121314 1516 1718 19
VSS
NC
I / OE
I / O 9
I / O 8
I
I
I / O
2
I / O
3
I / O
4
NC
I / O
5
I / O
6
I / O
7
注意:
1. CG7C323是打包在JEDEC兼容的28引脚PLCC封装引脚排列的PLDC20G10 。引脚功能和引脚顺序都相同PLCC引脚。该
不同的是在“无连接”或NC引脚的位置。
赛普拉斯半导体公司
文件编号: 38-03010修订版**
I
I
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2004年4月20日
使用ULTRA37000 FOR
所有新设计
选购指南
I
CC
(MA )
通用
产品型号
20G10B–15
20G10B–20
20G10B–25
20G10–25
20G10–30
20G10–35
20G10–40
55
80
55
80
35
40
COM / IND
70
70
100
100
25
30
30
35
米尔
t
PD
(纳秒)
COM / IND
15
20
20
25
15
20
米尔
t
S
(纳秒)
COM / IND
12
12
15
18
米尔
PLDC20G10B
PLDC20G10
t
CO
(纳秒)
COM / IND
10
12
15
20
25
25
15
15
米尔
功能说明
赛普拉斯PLDC20G10采用了先进的0.8微米CMOS
技术和经过验证的EPROM单元的可编程
元素。这种技术和存在的先天优势
能编程和擦除每个单元提高可靠性
和电路的可测试性。这不仅降低了负担
顾客来测试和处理的废品。
预载功能允许已注册的输出预置
在测试过程中的任何图案。预压是很重要的测试
赛普拉斯PLD器件的功能。
配置表,并在
图1
通过
8.
共有8
不同的配置是可能的,具有两个最
在常见的显示
科幻gure 3
和
图5中。
默认或外部器件了
编程状态注册/激活/ LOW / 11脚OE 。该
整个可编程输出单元示于下一部分。
该体系结构有点' C1'控制注册/组合
选项。在这两种组合或注册配置,
输出可以作为一个I / O管脚,或如果未输出时,如
仅输入。任何未使用的输入应接地。在
登记或者组合配置,输出
该寄存器被反馈到数组中。这允许创建
控制状态机通过提供下一个状态。该
寄存器从管脚1时钟源信号的寄存器
上电时至Q输出低电平和Q输出高电平初始化。
在这两种组合和注册结构中,
源的输出的使能信号可以被单独地选择
与建筑有点“ C2 ” 。可以产生的OE信号
在阵列内,或从外部操作环境(引脚13)。引脚13
允许直接控制输出的,因此具有更快
启用/禁用时间。
每个输出单元可被配置为输出极性。该
输出可以是高电平或低电平有效。此选项
由建筑有点' C0 '控制。
随着这种增加的功能密度,赛普拉斯
PLDC20G10通过使用提供了更低的功耗运行
CMOS技术,提高可测试性与寄存器
预紧功能。
20G10功能描述
该PLDC20G10是一个通用的24引脚器件,可以
编程逻辑功能,包括但不限于
于: 20L10 , 20L8 , 20R8 , 20R6 , 20R4 , 12L10 , 14L8 , 16L6 , 18L4 ,
20L2和20V8 。因此, PLDC20G10提供显著
设计,库存和编程灵活性通过专用
24引脚器件。它是在一个24引脚300mil的成型DIP执行
和一个300密耳窗CERDIP 。它提供了多达22个输入和
10输出。当窗CERDIP暴露于UV光,
在20G10被删除,然后可以重新编程。
可编程输出单元提供的功能
个别地定义每个输出的结构。每
10个输出单元可与寄存或组合配置
natorial输出高电平或低电平有效输出,
产品期限或13引脚产生输出使。三种架构设计师用手工
tecture位确定中所示的配置
文件编号: 38-03010修订版**
第14页2
使用ULTRA37000 FOR
所有新设计
组合输出配置
[2]
C
2
= 0
C
1
= 1
C
0
= 0
PLDC20G10B
PLDC20G10
C
2
= 0
C
1
= 1
C
0
= 1
图5.乘积项OE /低电平有效
C
2
= 1
C
1
= 1
C
0
= 0
图6.乘积项OE /主动高
C
2
= 1
C
1
= 1
C
0
= 1
引脚13
引脚13
图7. 13脚OE /低电平有效
图8.引脚13 OE /主动高
注意:
2.双向I / O配置是可能的,只有当选择了组合输出选项
文件编号: 38-03010修订版**
第14页4
使用ULTRA37000 FOR
所有新设计
最大额定值
(以上其中有用寿命可能受到损害。对于用户指南 -
线,没有测试。 )
存储温度................................. -65 ° C至+ 150°C
环境温度与
电源应用............................................. -55 ° C至+ 125°C
电源电压对地电位............... -0.5V至+ 7.0V
直流电压应用到输出的
在高Z状态.............................................. 。 -0.5V至+ 7.0V
直流输入电压............................................ -3.0V至+ 7.0V
输出电流为输出( LOW ) ............................. 16毫安
PLDC20G10B
PLDC20G10
DC电压编程
PLDC20G10B和CG7C323B -A ............................... 13.0V
PLDC20G10和CG7C323 -A .................................... 14.0V
闩锁电流.............................................. ....... >200毫安
静电放电电压.............................................. >500V
(每MIL -STD -883方法8015 )
工作范围
范围
广告
军事
[3]
产业
环境温度
0
°
C至+75
°
C
–55
°
C至+ 125
°
C
–40
°
C至+ 85
°
C
V
CC
5V
±10%
5V
±10%
5V
±10%
电气特性
在整个工作范围(除非另有说明)
[4]
参数
V
OH
V
OL
V
IH
V
IL
I
IX
I
SC
I
CC
描述
输出高电压
输出低电压
输入高电平
输入低电平
输入漏电流
电源电流
V
CC
=最小值,
V
IN
= V
IH
或V
IL
V
CC
=最小值,
V
IN
= V
IH
或V
IL
测试条件
I
OH
= -3.2毫安
I
OH
= -2毫安
I
OL
= 24毫安
I
OL
= 12毫安
Com'l /工业
军事
Com'l /工业
军事
2.0
0.8
–10
0.5V
[6, 7]
Com'l / IND- 15 , -20
Com'l / IND- 25 , -35
军事-20 , -25
军事-30 , -40
I
OZ
输出漏电流
V
CC
=最大,V
SS
≤
V
OUT
≤
V
CC
–100
+10
–90
70
55
100
80
100
V
V
A
mA
mA
mA
mA
mA
A
0.5
V
分钟。
2.4
马克斯。
单位
V
保证输入逻辑高电压所有输入
[5]
保证输入逻辑低电压所有输入
[5]
V
SS
≤
V
IN
≤
V
CC
0
≤
V
IN
≤
V
CC
V
CC
=最大,
I
OUT
= 0毫安
未编程器件
输出短路电流V
CC
=最大,V
OUT
=
电容
[7]
参数
C
IN
C
OUT
描述
输入电容
输出电容
测试条件
T
A
= 25
°
C,F = 1兆赫
V
IN
= 2.0V, V
CC
= 5.0V
马克斯。
10
10
单位
pF
pF
注意事项:
3. T
A
是外壳温度的「即时」 。
4.请参见本规范A组分组测试信息的最后一页。
5.这是相对于设备接地的绝对值。由于系统或测试噪音的过冲都包括在内。
6.不超过一个输出应在同一时间进行测试。短路的持续时间应不超过一秒。 V
OUT
= 0.5V已被选定为避免
造成地面测试降解试验的问题。
7.测试开始后任何设计或工艺变化,可能会影响这些参数。
文件编号: 38-03010修订版**
第14页5