PJDLLLC70
非常低电容二极管阵列
此二极管阵列被配置为保护最多两个高速数据
传输线路,在低电压差分信号(LVDS )接口中使用。
作为行结束符,最大限度地减少过冲和下冲的条件
由于总线阻抗以及防止过电压事件
静电放电。该系列产品线的概念最小化问题
客户重新路由的PCB线,简化了设计。
SOT563封装
6
5
4
1
2
规格特点
1.2pF的为0 Vdc 1MHz的线路对地电容的最大
1μA @ VRWM的最大漏电流
行业标准SMT封装SOT563
IEC61000-4-2完全合规; 15kV气隙放电, 8kV接触*
100 %雾锡完成(无铅产品)
3
线路1 + VREF 2号线
6
5
4
应用
USB 2.0和FireWire端口保护
HDMI 1.3版
DVI
1
2
3
1号线2号线GND
注:引脚1和6 ( 1号线)和3引脚
和图4( 2号线)必须连接
外,作为绘图附后。
标记: 70
I / O口线1
GND
I / O线2
1
6
2
5
VREF +
3
4
线线的概念简化PCB设计,直接放置在设备上
在数据线中,只有打开的接触点。 VREF是固定的
工作电压,参考接地。
最大额定值
TJ = 25 ° C除非另有说明
等级
峰值脉冲电流( 8 / 20μS波形)
整流器重复峰值反向电压
工作结温范围
存储温度范围
焊接温度, T最大= 10秒
符号
I
PPM
V
RRM
T
J
T
英镑
T
L
价值
12
70
-55到+125
-55到+150
260
单位
A
V
°C
°C
°C
注: ESD测试要求到+ VREF和GND之间连接一个TVS ,如果没有连接+ VREF偏置。
7/23/2009
第1页
www.panjit.com