添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第905页 > PI90LVR3810
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI90LV3810/PI90LVR3810
高速差分
线接收器
特点
十大线路接收器达到或超过要求了
ANSI TIA / EIA - 644-1995标准
??专为信令速率高达660 Mbps的
?? 0V到3V的共模输入电压范围
??采用3.3V单电源供电
??典型传播延迟时间: 2.6ns
??输出偏斜100ps的(典型值)
??部分到部分偏斜小于1ns的
PI90LVR3810
成立时间:一般为1ns
马克斯。时钟输出: 1ns的
集成的110欧姆的终端上PI90LVT386
??低电压TTL ( LVTTL )水平可承受5V
??开路故障安全
??直通式引脚输出
包装:
48引脚超薄紧缩小型TSSOP输出(A )
描述
该PI90LVx3810系列包括10差分线路接收机
以实现低电压差分显三态输出
naling ( LVDS ) 。该PI90LVR3810集成边沿触发
D型触发器。任何差动接收器将提供一个有效的
带内具有± 100mV差分输入电压逻辑输出状态
输入共模电压范围,允许0到地面3V
2 LVDS的节点之间的电势差。独立的EN
管脚可被用来放置输出中任一个正常的逻辑状态
(高或低逻辑电平),或一个高阻抗状态。在高
阻抗状态,既不输出负载,也带动了公交线路。
预期应用这些设备,并且它们的信号传导
技术,是一种通过点对点的基带数据传输
大约为100欧姆与100-受控阻抗媒体
欧姆的终端电阻。传输介质可以是印刷
电路板迹线,背板或电缆。该PI90LV3810的10
接收器集成在同一衬底上实现精确定时
对齐。此外, PI90LVR3810的集成寄存器
重新同步数据到系统时钟,对附加信号
去偏移。
在PI90LVR3810综合寄存器是特别合适的
用于与LVDS驱动器,如PI90LV3811长距离接口
的距离,其中的信号 - 信号偏斜可能是一个问题。对
差分时钟正跳变(CLK ±)输入时,Q
触发器的输出端呈现的逻辑电平设置在所述
差分数据( RIN ± )输入。
旧的数据可以被保留或新的数据可以同时被输入
输出处于高阻抗状态。在EN引脚不影响
触发器的内部操作。
PI90LV3810
PI90LVR3810真值表
SET
0
1
R
OUT
Q ?d
Q=1
1
PS8664
02/21/03
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI90LVR3810框图
PI90LV3810框图
2
PI90LVR3810引脚配置
PI90LV3810引脚配置
PI90LV3810/PI90LVR3810
高速差动线路接收器
PS8664
02/21/03
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI90LV3810/PI90LVR3810
高速差动线路接收器
绝对最大额定值
在工作自由空气的温度
(除非另有说明)
电源电压范围,V
DD(1) .......................................
?? 0.5V至4V
电压范围:
启用或R
OUT ................................................. ..
-0.5V到V
DD
+2V
R
IN +
或R
IN- ................................................ ...........................
?? 0.5V至4V
静电放电
(2)
:
R
IN +
, R
IN-
和GND .......................... 3类,A : 10KV, B: 700V
所有引脚................................................ 3类,A : 8kV的, B: 600V
存储温度范围............................. ?? 65 ℃ 150℃
焊接温度1的6mm ( 1/16英寸)
从案例10秒............................................. ....... 260℃
强调超出最大绝对的“上市
“,可能对器件造成永久性损坏。这些都是
只强调额定功率,以及设备在这些功能操作
或超出其它任何条件下说明
"Recommended工作Conditions"是不是暗示。
如果长期工作在绝对最大额定条件
期间可能会影响器件的可靠性。
注意事项:
1.所有电压值,除了差分I / O总线的电压,是
相对于接地端子。
2.经测试符合MIL -STD- 883C方法3015.7
功能表
迪菲重新微分方程边值问题的输入
R
IN
±
V
ID
_
100mV
& GT ;
& GT ;
-100mV > V
ID
_
100mV
CLK “
LVR
启用S
EN
H
产量
R
OUT
H
?
L
Z
H
R
OUT0
H
H
_
V
ID
& LT ; 100mV的
X
开放
X
X
L
H
H
H或L
H =高电平
L =低电平
X =不相关的
Z =高阻抗(关)
? =不确定
↑=
时钟的上升沿
推荐工作条件
M英寸
电源电压,V
CC
高级别输入电压,V
IH
低级输入电压,V
IL
差分输入电压幅度
V
ID
共模输入电压,V
IC
工作自由空气的温度,T
A
0.1
V
ID
2
3.0
2.0
0.8
0.6
2.4
–V
ID
2
V
CC
–0.8
–40
85
°C
V
喃。
3.3
M AX 。
3.6
单位
3
PS8664
02/21/03
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI90LV3810/PI90LVR3810
高速差动线路接收器
电气特性在推荐工作条件
(除非另有说明)
符号
V
ITH +
V
ITH-
V
OH
V
OL
I
CC
参数
正向差分输入电压阈值
负向差分输入电压阈值
高电平输出电压
低电平输出电压
电源电流
I
OH
= -8mA
I
OL
= 8毫安
启用时,无负载
V
I
= 0V
V
I =
2.4V
V
CC =
0V, V
I =
2.4V
V
IH =
2V
V
IL
= 0.8V
V
O
= 0V
V
O
= 3.6V
V
ID
= 0.4罪2.5E09t V
5
10
±1
10
10
-1.2
-13
-3
12
± 20
mA
-100
2.4
3
0.2
22
0.4
40
3
-20
A
测试条件
分钟。
典型值。
(1)
马克斯。
100
单位
mV
V
mV
mA
I
I
I
我(关闭)
I
IH
I
IL
I
OZ
C
IN
输入电流(R
IN
+或R
IN
-inputs )
关闭电源输入电流(R
IN
+或R
IN
-inputs )
高层次的输入电流(启用)
低电平输入电流(启用)
高阻抗输出电流
输入电容(R
IN
+或R
IN
- 输入GND
A
pF
注意:
1.所有典型值是在25℃ ,并采用3.3V电源供电。
4
PS8664
02/21/03
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI90LV3810/PI90LVR3810
高速差动线路接收器
开关特性在推荐工作条件
(除非另有说明)
符号
t
PLH
t
PHL
t
r
t
f
t
SK (p)的
t
SK ( O)
t
SK (PP)的
t
PZH
t
PZL
t
PHZ
t
PLZ
t
SU
t
H
t
W
帕拉梅德
传播延迟时间,低用于─高级别输出
传播延迟时间,高用于─低电平输出
差分输出信号的上升时间
差分输出信号的下降时间
脉冲偏斜(T
PHL
– t
PLH
)
输出偏斜
(2)
兼职用于─一部分歪斜
(3)
传播延迟时间,高阻抗用于─高级别输出
传播延迟时间,高阻抗用于─低电平输出
传播延迟时间,高LEVEL-用于─高阻抗输出
传播延迟时间,低电平触发用于─高阻抗输出
设定时间, CLK之前的数据
相应固定时间, CLK后的数据
脉冲持续时间, CLK高或低
PI90LVR3810
1. 2
1. 0
1. 2
0.2
300
3.5
兆赫
见图3
(4)
7
15
ns
见图2
(PI90LV3810)
特S T条件
M英寸
1
典型值。
(1)
2.6
2.5
800
150
100
M A X 。
4
单位
ns
500
1400
600
450
1
ps
t
PLH ,
t
PHL
传播延迟时间, CLK至R
OUT
f
最大
最大时钟频率
注意事项:
1.所有典型值是在25℃ ,并采用3.3V供电
2. t
SK ( O)
是将n之间的时间差的大小
PLH
或T
PHL
单个设备的所有的它们的输入的所有驱动程序
连接在一起。
3. t
SK (PP)的
是差的传播延迟时间的大小的两个设备时,这两个任意指定的终端之间
设备具有相同的电源电压进行操作,在相同的温度,并且具有相同的封装和测试电路。
4. R
OUT0
禁用时间是1纳秒以上。
5
PS8664
02/21/03
查看更多PI90LVR3810PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    PI90LVR3810
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号2-1-1102
PI90LVR3810
√ 欧美㊣品
▲10/11+
9084
贴◆插
【dz37.com】实时报价有图&PDF
查询更多PI90LVR3810供应信息

深圳市碧威特网络技术有限公司
 复制成功!