21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C671F
时钟发生器奔腾模块
特点
支持Pentium或Pentium II CPU模块
扩频能力降低EMI
低功耗
4个CPU时钟与V
DDQ2
的3.3V或2.5V
??在CPUCLK0增强的驱动器
七个PCI同步时钟( 3.3V )
一个IOAPIC时钟@ 14.31818 MHz的
(从电源引脚46 ) ,与V
DDQ1
的3.3V或2.5V
两个48/24 MHz的时钟( 3.3V )
六/ 8 SDRAM时钟( 3.3V )
三个参考。时钟@ 14.31818兆赫( 3.3V )
内部晶体负载电容
参考文献。 14.31818 MHz晶振输入
独立六十分之六十六# MHz的选择引脚
独立的电源管理模式控制引脚
I
2
C
2线串行接口
48引脚SSOP封装( V)和TSSOP ( A)
描述
该PI6C671F是一个混合电压时钟发生器设计
为英特尔奔腾/奔腾II所有时序信号模块为基础的
主板。它提供四个CPU , 7个PCI ,以及多达八个
SDRAM时钟。此外,三个参考时钟(同频
昆西作为晶体)和两个可选24/48 MHz的时钟
可用。
百利设计的改进产生了一种低功率设备
对于2.5V的CPU操作进行了优化。一个特殊的扩频
功能可以被启用,以减少电磁干扰。
两线I
2
C串行接口可用于降低电路
噪声和功耗。我
2
空调控制使您可以启用/禁用
每个时钟输出驱动器,改变CPU频率,并选择24或
48 MHz的输出。
电源关断功能(引脚44 ),使整个系统处于低
电源模式通过停止晶体振荡器和两个PLL 。中央处理器
和PCI时钟也可通过?? CPU_STOP #停止?? (引脚27) ,和
?? PCI _STOP # ? (引脚26)的功能。
注意:
购买我
2
从百利通C元件传送许可证
使用它们中的我
2
飞利浦定义的空调系统。
框图
缓冲器
引脚配置
REF1
REF0
V
SS
XIN
XOUT
模式
V
DDQ
3
PCICLK_F
PCICLK0
V
SS
PCICLK1
PCICLK2
PCICLK3
PCICLK4
V
DDQ
3
PCICLK5
V
SS
SEL66/60#
SDATA
SDCLK
V
DDQ
3
48/24MHz
48/24MHz
V
SS
48
1
47
2
46
3
45
4
44
5
43
6
42
7
41
8
40
9
10
48-Pin
39
38
11
A,V
37
12
13
36
14
35
15
34
16
33
17
32
18
31
19
30
20
29
21
28
22
27
23
26
25
24
V
DD
REF2
V
DDQ
1
IOAPIC0
PWR_DWN #
V
SS
CPUCLK0
CPUCLK1
V
DDQ
2
CPUCLK2
CPUCLK3
V
SS
SDRAM0
SDRAM1
V
DDQ
3
SDRAM2
SDRAM3
V
SS
SDRAM4
SDRAM5
V
DDQ
3
SDRAM6/CPU_STOP#
SDRAM7/PCI_STOP#
V
DD
3
XIN
REF0,1,2
REF
OSC
XOUT
IOAPIC0
V
DDQ
1
V
DDQ
2
4
CPUCLK0-3
V
DDQ
3
PLL1
SEL
最多8个
SDRAM0-7
÷
2
6
PCICLK0-5
PCICLK_F
48/24 MHz的
PLL2
48/24 MHz的
所有商标均为其各自公司的。
392
PS8137A
03/15/99
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C671F
时钟发生器奔腾模块
引脚说明
信号名称
XIN
X OUT
SEL66/60#
CPUCLK (0-3)
SD - [R A M
SDRAM6/CPU_STOP#
SDRAM7/PCI_STOP#
模式
PCICLK(0-5)
PCICLK_F
ê f 0的,R ê F 1 ,R ê F 2
IOAPIC0
PWR_DWN #
48/24MHz
SDATA
SD L·K
V
SS
V
DD
V
DDQ3
V
DDQ2
V
DQ1
TYPE
I
O
I
O
O
BI -DIR
BI -DIR
I
O
O
O
O
I
O
I
I
地
动力
动力
动力
动力
数量
1
1
1
4
6
1
1
1
6
1
3
1
1
2
1
1
7
2
5
1
1
针
4
5
18
42,41,39,38
29,30,32,33,35,36
27
26
6
9 , 1 1 , 1 2 , 1 3 , 1 4, 1 6
8
2 , 1 , 47
45
44
22,23
19
20
描述
晶体振荡器输入或输入外部产生的参考信号。
晶体振荡器的输出。连接到外部并联谐振晶体。
选择引脚使能66 MHz或60 MHz的。
H = 66兆赫, L = 60兆赫。有一个内部上拉电阻。
CPU &主机时钟输出。本站由V
DDQ2
,可在2.5V或3.3V 。
SDRAM时钟60/66兆赫。本站由V
DDQ3
(3.3V).
MODE = 1 : SDRAM6 , MODE = 0时: CPU_STOP # 。
MODE = 1 : SDRAM7 , MODE = 0时: PCI_STOP # 。
模式启用电源管理选择引脚功能的引脚26 & 27 。
有一个内部上拉电阻。
低偏移PCI时钟输出。 TTL兼容。本站由V
DDQ3
(3.3V).
自由运行同步PCI时钟。当在关闭模式下停止。
14.318 MHz的缓冲参考时钟输出。
IOAPIC0时钟输出。本站由V
DDQ1
可以是2.5V或3.3V
PWR_DWN # ,低电平有效。
可选48/24 MHz的时钟输出。本站由V
DDQ3
(3.3V).
串行数据输入我
2
空调控制。
时钟输入我
2
空调控制。
1
2
3
4
5
6
7
8
9
10
3,10,17,24,31,37,43接地引脚的器件。
2 5 , 48
7,15,21,28,34
40
46
电源为模拟电路和核心逻辑。
3.3V的I / O电源。
CPUCLK电源。可以是2.5V或3.3V 。
IOAPIC电源。可以是2.5V或3.3V 。
驱动程序类型
针
2
1,47
8
9,11,12,
13.14,16
22,23
26,27,29,30,
32,33,35,36
3 8 , 3 9 , 41 , 42
45
驱动程序类型
D
C
E
E
C
D
A
B
符号
F0
描述
14.318 MHz的时钟输出。
11
12
13
14
15
REF1 , REF2 14.318 MHz的时钟输出。
PCICLK_F
PCICLK
48/24MHz
SD - [R A M
PU L·K
IOAPIC0,
IOAPIC1
PCICLK在自由运行的时钟停止。
PCI时钟输出TTL兼容3.3V 。
48/24 MHz的时钟输出3.3V可选。
SDRAM时钟60/66兆赫。
CPU和主机时钟输出: 2.5V或3.3V
IOAPIC时钟输出: 2.5V或3.3V 。
393
PS8137A
03/15/99
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C671F
时钟发生器奔腾模块
电源管理功能
任何或所有时钟进行使能或通过我关闭
2
空调控制
界面。所有的时钟停在低状态。的CPU ,SDRAM和PCI
时钟等待PCICLK_F之一上升沿之后是下降
CPU_STOP # PCI_STOP #
X
0
0
1
1
X
0
1
0
1
PWR_DWN #
0
1
1
1
1
CPUCLK ,
SDRAM
低
低
低
60分之66 MHZ
60分之66 MHZ
感兴趣的时钟解决在低状态前边缘。对
降低功耗的PI6C671F时钟可能在被禁用
按照下表。
PCICLK
低
低
三十零分之三十三兆赫
低
三十零分之三十三兆赫
其他
钟
低
运行
运行
运行
运行
水晶&
压控振荡器
关闭
运行
运行
运行
运行
2线I
2
空调控制
在我
2
C接口允许个人使每个/禁用
时钟输出和测试模式使能。
该PI6C671F是从接收器设备。它不能被读回。
子寻址不支持。前面所有字节必须发送
以改变的控制字节之一。
每次穿上SDATA线咬必须是8位长( MSB在前) ,
跟随一个应答位由接收产生
装置。
只有当SDCLK在正常数据传输SDATA变化
为LOW 。例外:具有对SDATA ,而低过渡
SDCLK为高电平表示“启动”状态。从低到高
在SDATA过渡,而且SDCLK是高是一个“停止”状态
及指示数据传送周期的结束。
每次数据传输开始于一个起始条件和终止
一个停止条件。后一个启动条件的第一个字节总是
7位地址字节后跟一个读/写位。 ( HIGH =读取
处理装置, LOW =写入处理设备) 。如果设备?的
被检测到自己的地址, PI6C671F产生确认由
在第九个时钟脉冲拉动SDATA线为低电平,然后接受
下面的数据字节,直到另一个开始或停止检测条件。
地址字节的确认之后(D2 ) ,两个
字节必须发送:
1. “命令代码”字节,
2. “字节数”字节。
虽然这两个字节的数据位“不关心”,他们
必须在发送和确认。
在我
2
当PWR_DWN #引脚为低电平C接口被禁用。
预置控制寄存器的内容保持不变。
I
2
串行配置
字节0 :功能和频率选择
时钟寄存器( 1 =启用, 0 =禁用)
位
7
6
5
4
3
2
1
0
PIN号
@的通电
0
0
0
0
描述
(保留)
(保留,不改变)
(保留,不改变)
(保留,不改变)
48/24兆赫(频率选择)
1 = 48 MHz时, 0 = 24 MHz的
48/24兆赫(频率选择)
1 = 48 MHz时, 0 = 24 MHz的
Bit1
1
1
0
0
Bit0
1 :三态
0 :扩频
1 :测试模式
0 :正常操作
394
PS8137A
03/15/99
23
22
1
1
0
0
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C671F
时钟发生器奔腾模块
字节1 : CPU 24/48 MHz的有效/无效注册
( 1 =允许, 0 =禁用)
位
7
6
5
4
3
2
1
0
不适用
38
39
41
42
PIN号
23
22
@的通电
1
1
X
X
1
1
1
1
描述
48/24兆赫(有效/无效)
48/24兆赫(有效/无效)
(保留)
CPUCLK4 (有效/无效)
CPUCLK3 (有效/无效)
CPUCLK2 (有效/无效)
CPUCLK1 (有效/无效)
CPUCLK0 (有效/无效)
字节4 : SDRAMActive /无效注册
( 1 =允许, 0 =禁用)
位
7
6
5
4
3
2
1
0
PIN号
不适用
不适用
不适用
不适用
不适用
不适用
不适用
不适用
描述
SDRAM15 (有效/无效)
SDRAM14 (有效/无效)
SDRAM13 (有效/无效)
SDRAM12 (有效/无效)
SDRAM11 (有效/无效)
SDRAM10 (有效/无效)
SDRAM9 (有效/无效)
SDRAM8 (有效/无效)
1
2
3
4
5
6
7
8
9
10
字节2 : PCI有效/无效注册
( 1 =允许, 0 =禁用)
位引脚号@的通电
7
6
5
4
3
2
1
0
8
16
14
13
12
11
9
X
1
1
1
1
1
1
1
描述
(保留)
PCICLK_F (有效/无效)
PCICLK5 (有效/无效)
PCICLK4 (有效/无效)
PCICLK3 (有效/无效)
PCICLK2 (有效/无效)
PCICLK1 (有效/无效)
PCICLK0 (有效/无效)
字节5 :外围有效/无效注册
( 1 =允许, 0 =禁用)
位
7
6
5
4
3
2
1
0
引脚号@的通电
X
X
1
45
1
X
47
1
2
1
1
1
描述
(保留)
(保留)
(保留)
IOAPIC (有效/无效)
(保留)
REF2 (有效/无效)
REF1 (有效/无效)
REF0 (有效/无效)
字节3 : SDRAM的有效/无效注册
( 1 =允许, 0 =禁用)
字节6 :可选注册
可能的未来需求
11
12
13
14
15
位引脚号
7
6
5
4
3
2
1
0
26
27
29
30
32
33
35
36
@的通电
1
1
1
1
1
1
1
1
描述
SDRAM7 (有效/无效)
SDRAM6 (有效/无效)
SDRAM5 (有效/无效)
SDRAM4 (有效/无效)
SDRAM3 (有效/无效)
SDRAM2 (有效/无效)
SDRAM1 (有效/无效)
SDRAM0 (有效/无效)
位
7
6
5
4
3
2
1
0
引脚数
X
X
X
X
X
X
X
X
描述
(保留)
(保留)
(保留)
(保留)
(保留)
(保留)
(保留)
(保留)
395
PS8137A
03/15/99
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C671F
时钟发生器奔腾模块
字节7 :变频调速
DC特定网络阳离子
描述
(保留)
(保留)
(保留)
(保留)
(保留)
FSEL2
FSEL1
FSEL0
位
7
6
5
4
3
2
1
0
@上电
X
X
X
X
X
1
1
1
绝对最大直流电源
符号
V
DDQ3
V
DD
V
DDQ2
V
DDQ1
电源电压
3.3V核心& I / O
3.3V核心
2.5 / 3.3V的I / O
2.5 / 3.3V的I / O
分钟。
-0.5
-0.5
-0.5
-0.5
MAX 。单位
4. 6
4.6
4.6
4.6
V
DC操作要求
(V
DD
, V
DDQ3
=3.3V
±5%,
V
DDQ2
=2.5V
±5%,
T
A
= 0 70℃ )
符号
V
OH2
参数
2.5V输出
高压
3.3V输出
高压
2.5V输出
低电压
3.3V输出
低电压
动态
供应
当前
掉电
供应
当前
条件
I
OH
= -1mA
I
OH
= -1mA
I
OL
= 1毫安
I
OL
= 1毫安
66兆赫
卸载
输出
PWR_DWN # = 0
MODE =浮动
(高)
分钟。
2.1
2.4
V
0.4
0.4
典型值。
马克斯。
单位
FSEL2 FSEL1 FSEL0
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
频率
(保留)
(保留)
(保留)
33兆赫
50兆赫
55兆赫
60兆赫
从SEL66 / 60 #引脚
I
PD
I
DD
V
L3
V
OH3
V
L2
55
70
mA
14
20
A
注意:
典型值是在室温下
396
PS8137A
03/15/99