PI6C410
时钟发生器为Intel PCI -Express的台式机芯片组
产品特点
14.318 MHz的晶振输入
可选的100 , 133 , 166 , 200 , 266 , 333和400MHz的CPU
输出频率
SMBus的:电源管理控制
扩频支持( -0.5 %向下蔓延)
包装(无铅&绿色可用) :
-56引脚SSOP ( V)
-56引脚TSSOP (A )
产品说明
PI6C410是一个高速,低噪声的时钟发生器设计成
与英特尔台式机PCI - Express芯片组的工作。
扩频基于PLL的时钟发生器减少EMI辐射
锡永,并支持广泛的频率范围内。
抖动性能
< 85ps循环周期CPU时钟抖动
< 350ps周期循环48MHz的时钟抖动
< 500PS循环周期PCI时钟抖动
<精度为125ps周期循环SRC时钟抖动
< 1000PS循环周期REF时钟抖动
SKEW性能
< 100ps的输出至输出的CPU时钟偏差
< 500ps的输出至输出PCI时钟偏移
< 250PS的输出,以输出SRC时钟偏差
输出特性
两对差分CPU时钟
CPU的一个可选/ SRC时钟
六双SRC时钟的
9个PCI时钟
一个48 MHz的USB时钟
一个参考时钟
一个96 MHz差分时钟
逻辑框图
XTAL_IN
XTAL_OUT
XTAL
OSC
PLL 2
/2
PLL 1
SDA
SCL
DIV
DOT_96
DOT 96 #
USB_48
REF
PCI [0: 5]
PCIF [0: 2]
引脚说明
VDD_PCI
VSS_PCI
PCI_3
PCI_4
PCI_5
VSS_PCI
VDD_PCI
PCIF_0 / ITP_EN
PCIF_1
PCIF_2
VDD_48
USB_48
VSS_48
DOT_96
DOT_96#
FS_B / TEST_MODE
VTT_PWRGD # / PWRDWN
FS_A
SRC_1
SRC_1#
VDD_SRC
SRC_2
SRC_2#
SRC_3
SRC_3#
SRC_4
SRC_4#
VDD_SRC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
PCI_2
PCI_1
PCI_0
FS_C / TEST_SEL
REF
VSS_REF
XTAL_IN
XTAL_OUT
VDD_REF
SDA
SCL
VSS_CPU
CPU_0
CPU_0#
VDD_CPU
CPU_1
CPU_1#
IREF
VSS_A
VDD_A
CPU2_ITP / SRC7
CPU2_ITP # / SRC7 #
VDD_SRC
SRC_6
SRC_6#
SRC_5
SRC_5#
VSS_SRC
SMBUS
逻辑
DIV
FS_A
FS_B / TEST_MODE
FS_C / TEST_SEL
VTT_PWRGD #
/ PWRDWN
PCIF_0 / ITP_EN
C
O
N
T
R
O
L
SRC [1: 6]
SRC [1: 6 ]#
CPU2_ITP / SRC7
CPU2_ITP # / SRC7 #
DIV
CPU [0:1 ]
CPU [0:1 ]#
1
PS8734A
09/02/04
PI6C410
时钟发生器英特尔
PCI -Express的台式机芯片组
引脚说明
引脚名称
REF
XTAL_IN
XTAL_OUT
CPU [0:1 ] &的CPU [0:1 ]#
SRC [1: 6] & SRC [1: 6 ]#
CPU2_ITP / SRC_7 &
CPU2_ITP # / SRC_7 #
PCIF_0 / ITP_EN
PCIF [1: 2]
PCI [0: 5]
USB_48
DOT_96 & DOT_96 #
FS_A
FS_B / TEST_MODE
FS_C / TEST_SEL
IREF
VTT_PWRGD # /
PWRDWN
SDA
SCL
VDD_PCI
VDD_48
VDD_SRC
VDD_CPU
VDD_REF
VSS_PCI
VSS_48
VSS_SRC
VSS_CPU
VSS_REF
VDD_A
VSS_A
TYPE
产量
输入
产量
产量
产量
针无
52
50
49
40, 41, 43, 44
19, 20, 22, 23,
24, 25, 26, 27,
30, 31, 32, 33
35, 36
8
9, 10
3, 4, 5, 54, 55,
56
12
14, 15
18
16
53
39
17
47
46
1, 7
11
21, 28, 34
42
48
2, 6
13
29
45
51
37
38
说明
3.3V输出14.31818MHz
14.31818MHz晶振输入
14.31818MHz晶振输出
差分CPU输出
差分串行参考时钟输出
可选的差分CPU或SRC时钟输出
ITP_EN = 0 @ VTT_PWRGD #断言SRC =
ITP_EN = 1 @ VTT_PWRGD #断言= CPU
33MHz的时钟输出/ CPU2选择HIGH时
33MHz的时钟输出(自由运行)
33MHz的时钟输出
48MHz的时钟输出
96MHz的差分时钟输出
3.3V LVTTL输入, CPU频率选择
3.3V LVTTL输入, CPU频率选择/测试模式
选择: 0 =成为HiZ , 1 =编号/ N
3.3V LVTTL输入, CPU频率选择/测试模式
如果选择拉至3.3V时, VTT_PWRGD #为低电平
内部电流基准外部电阻连接
3.3V的LVTTL电平敏感频闪用于确定锁存
在FS_A , FS_B / TEST_MODE , FS_C / TEST_SEL和PCIF0 /
ITP_EN输入(低电平有效) / 3.3V LVTTL高电平输入
关机操作。
SMBus兼容SDATA
SMBus兼容SCLOCK
对于3.3V输出电源
对于3.3V输出电源
对于3.3V输出电源
对于3.3V输出电源
对于3.3V输出电源
接地输出
接地输出
接地输出
接地输出
接地输出
3.3V电源的PLL
地面PLL
产量
输入/输出
产量
产量
产量
产量
输入
输入
输入
输入
输入
I / O
输入
动力
动力
动力
动力
动力
地
地
地
地
地
动力
地
2
PS8734A
09/02/04
PI6C410
时钟发生器英特尔
PCI -Express的台式机芯片组
的功能
频率选择
FS_C
1
0
0
0
0
1
1
1
FS_B
0
0
1
1
0
0
1
1
FS_A
1
1
1
0
0
0
0
1
中央处理器
100MHz
133MHz
166MHz
200MHz
266MHz
333MHz
400MHz
版权所有
SRC
100MHz
100MHz
100MHz
100MHz
100MHz
100MHz
100MHz
100MHz
PCIF / PCI
33MHz
33MHz
33MHz
33MHz
33MHz
33MHz
33MHz
33MHz
REF
14.318MHz
14.318MHz
14.318MHz
14.318MHz
14.318MHz
14.318MHz
14.318MHz
14.318MHz
DOT_96
96MHz
96MHz
96MHz
96MHz
96MHz
96MHz
96MHz
96MHz
USB_48
48MHz
48MHz
48MHz
48MHz
48MHz
48MHz
48MHz
48MHz
记
1
1
1
1
1
1
1
1
注意事项:
1.参考直流电气特性FS_A , FS_B和FS_C ( Vih_FS , Vil_FS )阈值水平
测试模式选择
TEST_MODE
1
0
中央处理器
REF / N
高阻
SRC
REF / N
高阻
PCIF / PCI
REF / N
高阻
REF
REF
高阻
DOT_96
REF / N
高阻
USB_48
REF / N
高阻
记
2
2
注意事项:
会发生2.测试模式,其中字节6 = 1,或FS_C / TEST_SEL的SMBus的第6位被设置为逻辑高电平。
PWRDWN功能
PWRDWN
0
1
中央处理器
正常
IREF
×
2
FL燕麦
中央处理器#
正常
FL燕麦
SRC
正常
IREF
×
2
FL燕麦
SRC #
正常
FL燕麦
PCIF /
PCI
33MHz
低
REF
14.318MHz
低
DOT_96
正常
IREF
×
2
FL燕麦
DOT_96#
正常
FL燕麦
USB_48
48MHz
低
3
PS8734A
09/02/04
PI6C410
时钟发生器英特尔
PCI -Express的台式机芯片组
串行数据接口( SMBus的)
PI6C410是奴隶,支持使用单个7位AD-索引块读取和索引块写入协议仅SMBus设备
打扮和读/写位,如下图所示。
地址分配
A6
1
A5
1
A4
0
A3
1
A2
0
A1
0
A0
1
读/写
1/0
数据协议
1位
开始
位
7位
SLAVE ADDR
1
读/写
1
确认
8位
注册
OFFSET
1
确认
8位
字节
算
=N
1
确认
8位
数据
BYTE 0
1
确认
…
8位
数据
字节n
-1
1
确认
1位
停止
位
注意事项:
1.注册偏移指示起始寄存器用于索引块写入和索引块的读取。字节计数写入模式不能为0 。
数据字节0 :控制寄存器
位
0
1
2
3
4
5
6
7
版权所有
SRC_1输出使能
1 =启用, 0 =禁用(高阻)
SRC_2输出使能
1 =启用, 0 =禁用(高阻)
SRC_3输出使能
1 =启用, 0 =禁用(高阻)
SRC_4输出使能
1 =启用, 0 =禁用(高阻)
SRC_5输出使能
1 =启用, 0 =禁用(高阻)
SRC_6输出使能
1 =启用, 0 =禁用(高阻)
CPU_2 / SRC_7输出使能
1 =启用, 0 =禁用(高阻)
说明
TYPE
RW
RW
RW
RW
RW
RW
RW
RW
1 =启用
1 =启用
1 =启用
1 =启用
1 =启用
1 =启用
1 =启用
SRC_1
SRC_2
SRC_3
SRC_4
SRC_5
SRC_6
CPU_2 / SRC_7
19, 20
22, 23
24, 25
26, 27
30, 31
32, 33
35, 36
NA
NA
NA
NA
NA
NA
NA
上电
条件
产出受影响
针
源极引脚
4
PS8734A
09/02/04
PI6C410
时钟发生器英特尔
PCI -Express的台式机芯片组
数据字节1 :控制寄存器
位
说明
TYPE
上电
条件
产出受影响
针
3, 4, 5, 8, 9, 10,
19, 20, 22, 23,
24, 25, 26, 27,
30, 31, 32, 33,
35, 36, 40, 41,
43, 44, 54, 55,
56
43, 44
40, 41
源极引脚
0
扩频
1 =开, 0 =关
RW
0 =传播关
CPU [0: 2], SRC [ 1:7 ] ,
PCI [0: 4] , PCIF [0: 2]
NA
1
2
3
4
5
6
7
CPU_0输出使能
1 =启用, 0 =禁用(高阻)
CPU_1输出使能
1 =启用, 0 =禁用(高阻)
版权所有
REF输出使能
1 =启用, 0 =禁用
USB_48输出使能
1 =启用, 0 =禁用
DOT_96输出使能
1 =启用, 0 =禁用(高阻)
PCIF_0输出使能
1 =启用, 0 =禁用
RW
RW
RW
RW
RW
RW
RW
1 =启用
1 =启用
CPU_0 , CPU_0 #
CPU_1 , CPU_1 #
NA
NA
1 =启用
1 =启用
1 =启用
1 =启用
REF
USB_48
DOT_96 & DOT96 #
PCIF_0
52
12
14, 15
8
NA
NA
NA
NA
数据字节2 :控制寄存器
位
0
1
2
3
4
5
6
7
说明
PCIF_1输出使能
1 =启用, 0 =禁用
PCIF_2输出使能
1 =启用, 0 =禁用
PCI_0输出使能
1 =启用, 0 =禁用
PCI_1输出使能
1 =启用, 0 =禁用
PCI _2输出使能
1 =启用, 0 =禁用
PCI _3输出使能
1 =启用, 0 =禁用
PCI _4输出使能
1 =启用, 0 =禁用
PCI _5输出使能
1 =启用, 0 =禁用
TYPE
RW
RW
RW
RW
RW
RW
RW
RW
上电
条件
1 =启用
1 =启用
1 =启用
1 =启用
1 =启用
1 =启用
1 =启用
1 =启用
产出受影响
PCIF_1
PCIF_2
PCI_0
PCI_1
PCI_2
PCI_3
PCI_4
PCI_5
针
9
10
54
55
56
3
4
5
源极引脚
NA
NA
NA
NA
NA
NA
NA
NA
5
PS8734A
09/02/04
PI6C410
时钟发生器为Intel PCI -Express的台式机芯片组
产品特点
14.318 MHz的晶振输入
可选的100 , 133 , 166 , 200 , 266 , 333和400MHz的CPU
输出频率
SMBus的:电源管理控制
扩频支持( -0.5 %向下蔓延)
包装(无铅&绿色可用) :
-56引脚SSOP ( V)
-56引脚TSSOP (A )
产品说明
PI6C410是一个高速,低噪声的时钟发生器设计成
与英特尔台式机PCI - Express芯片组的工作。
扩频基于PLL的时钟发生器减少EMI辐射
锡永,并支持广泛的频率范围内。
抖动性能
< 85ps循环周期CPU时钟抖动
< 350ps周期循环48MHz的时钟抖动
< 500PS循环周期PCI时钟抖动
<精度为125ps周期循环SRC时钟抖动
< 1000PS循环周期REF时钟抖动
SKEW性能
< 100ps的输出至输出的CPU时钟偏差
< 500ps的输出至输出PCI时钟偏移
< 250PS的输出,以输出SRC时钟偏差
输出特性
两对差分CPU时钟
CPU的一个可选/ SRC时钟
六双SRC时钟的
9个PCI时钟
一个48 MHz的USB时钟
一个参考时钟
一个96 MHz差分时钟
逻辑框图
XTAL_IN
XTAL_OUT
XTAL
OSC
PLL 2
/2
PLL 1
SDA
SCL
DIV
DOT_96
DOT 96 #
USB_48
REF
PCI [0: 5]
PCIF [0: 2]
引脚说明
VDD_PCI
VSS_PCI
PCI_3
PCI_4
PCI_5
VSS_PCI
VDD_PCI
PCIF_0 / ITP_EN
PCIF_1
PCIF_2
VDD_48
USB_48
VSS_48
DOT_96
DOT_96#
FS_B / TEST_MODE
VTT_PWRGD # / PWRDWN
FS_A
SRC_1
SRC_1#
VDD_SRC
SRC_2
SRC_2#
SRC_3
SRC_3#
SRC_4
SRC_4#
VDD_SRC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
PCI_2
PCI_1
PCI_0
FS_C / TEST_SEL
REF
VSS_REF
XTAL_IN
XTAL_OUT
VDD_REF
SDA
SCL
VSS_CPU
CPU_0
CPU_0#
VDD_CPU
CPU_1
CPU_1#
IREF
VSS_A
VDD_A
CPU2_ITP / SRC7
CPU2_ITP # / SRC7 #
VDD_SRC
SRC_6
SRC_6#
SRC_5
SRC_5#
VSS_SRC
SMBUS
逻辑
DIV
FS_A
FS_B / TEST_MODE
FS_C / TEST_SEL
VTT_PWRGD #
/ PWRDWN
PCIF_0 / ITP_EN
C
O
N
T
R
O
L
SRC [1: 6]
SRC [1: 6 ]#
CPU2_ITP / SRC7
CPU2_ITP # / SRC7 #
DIV
CPU [0:1 ]
CPU [0:1 ]#
1
PS8734A
09/02/04
PI6C410
时钟发生器英特尔
PCI -Express的台式机芯片组
引脚说明
引脚名称
REF
XTAL_IN
XTAL_OUT
CPU [0:1 ] &的CPU [0:1 ]#
SRC [1: 6] & SRC [1: 6 ]#
CPU2_ITP / SRC_7 &
CPU2_ITP # / SRC_7 #
PCIF_0 / ITP_EN
PCIF [1: 2]
PCI [0: 5]
USB_48
DOT_96 & DOT_96 #
FS_A
FS_B / TEST_MODE
FS_C / TEST_SEL
IREF
VTT_PWRGD # /
PWRDWN
SDA
SCL
VDD_PCI
VDD_48
VDD_SRC
VDD_CPU
VDD_REF
VSS_PCI
VSS_48
VSS_SRC
VSS_CPU
VSS_REF
VDD_A
VSS_A
TYPE
产量
输入
产量
产量
产量
针无
52
50
49
40, 41, 43, 44
19, 20, 22, 23,
24, 25, 26, 27,
30, 31, 32, 33
35, 36
8
9, 10
3, 4, 5, 54, 55,
56
12
14, 15
18
16
53
39
17
47
46
1, 7
11
21, 28, 34
42
48
2, 6
13
29
45
51
37
38
说明
3.3V输出14.31818MHz
14.31818MHz晶振输入
14.31818MHz晶振输出
差分CPU输出
差分串行参考时钟输出
可选的差分CPU或SRC时钟输出
ITP_EN = 0 @ VTT_PWRGD #断言SRC =
ITP_EN = 1 @ VTT_PWRGD #断言= CPU
33MHz的时钟输出/ CPU2选择HIGH时
33MHz的时钟输出(自由运行)
33MHz的时钟输出
48MHz的时钟输出
96MHz的差分时钟输出
3.3V LVTTL输入, CPU频率选择
3.3V LVTTL输入, CPU频率选择/测试模式
选择: 0 =成为HiZ , 1 =编号/ N
3.3V LVTTL输入, CPU频率选择/测试模式
如果选择拉至3.3V时, VTT_PWRGD #为低电平
内部电流基准外部电阻连接
3.3V的LVTTL电平敏感频闪用于确定锁存
在FS_A , FS_B / TEST_MODE , FS_C / TEST_SEL和PCIF0 /
ITP_EN输入(低电平有效) / 3.3V LVTTL高电平输入
关机操作。
SMBus兼容SDATA
SMBus兼容SCLOCK
对于3.3V输出电源
对于3.3V输出电源
对于3.3V输出电源
对于3.3V输出电源
对于3.3V输出电源
接地输出
接地输出
接地输出
接地输出
接地输出
3.3V电源的PLL
地面PLL
产量
输入/输出
产量
产量
产量
产量
输入
输入
输入
输入
输入
I / O
输入
动力
动力
动力
动力
动力
地
地
地
地
地
动力
地
2
PS8734A
09/02/04
PI6C410
时钟发生器英特尔
PCI -Express的台式机芯片组
的功能
频率选择
FS_C
1
0
0
0
0
1
1
1
FS_B
0
0
1
1
0
0
1
1
FS_A
1
1
1
0
0
0
0
1
中央处理器
100MHz
133MHz
166MHz
200MHz
266MHz
333MHz
400MHz
版权所有
SRC
100MHz
100MHz
100MHz
100MHz
100MHz
100MHz
100MHz
100MHz
PCIF / PCI
33MHz
33MHz
33MHz
33MHz
33MHz
33MHz
33MHz
33MHz
REF
14.318MHz
14.318MHz
14.318MHz
14.318MHz
14.318MHz
14.318MHz
14.318MHz
14.318MHz
DOT_96
96MHz
96MHz
96MHz
96MHz
96MHz
96MHz
96MHz
96MHz
USB_48
48MHz
48MHz
48MHz
48MHz
48MHz
48MHz
48MHz
48MHz
记
1
1
1
1
1
1
1
1
注意事项:
1.参考直流电气特性FS_A , FS_B和FS_C ( Vih_FS , Vil_FS )阈值水平
测试模式选择
TEST_MODE
1
0
中央处理器
REF / N
高阻
SRC
REF / N
高阻
PCIF / PCI
REF / N
高阻
REF
REF
高阻
DOT_96
REF / N
高阻
USB_48
REF / N
高阻
记
2
2
注意事项:
会发生2.测试模式,其中字节6 = 1,或FS_C / TEST_SEL的SMBus的第6位被设置为逻辑高电平。
PWRDWN功能
PWRDWN
0
1
中央处理器
正常
IREF
×
2
FL燕麦
中央处理器#
正常
FL燕麦
SRC
正常
IREF
×
2
FL燕麦
SRC #
正常
FL燕麦
PCIF /
PCI
33MHz
低
REF
14.318MHz
低
DOT_96
正常
IREF
×
2
FL燕麦
DOT_96#
正常
FL燕麦
USB_48
48MHz
低
3
PS8734A
09/02/04
PI6C410
时钟发生器英特尔
PCI -Express的台式机芯片组
串行数据接口( SMBus的)
PI6C410是奴隶,支持使用单个7位AD-索引块读取和索引块写入协议仅SMBus设备
打扮和读/写位,如下图所示。
地址分配
A6
1
A5
1
A4
0
A3
1
A2
0
A1
0
A0
1
读/写
1/0
数据协议
1位
开始
位
7位
SLAVE ADDR
1
读/写
1
确认
8位
注册
OFFSET
1
确认
8位
字节
算
=N
1
确认
8位
数据
BYTE 0
1
确认
…
8位
数据
字节n
-1
1
确认
1位
停止
位
注意事项:
1.注册偏移指示起始寄存器用于索引块写入和索引块的读取。字节计数写入模式不能为0 。
数据字节0 :控制寄存器
位
0
1
2
3
4
5
6
7
版权所有
SRC_1输出使能
1 =启用, 0 =禁用(高阻)
SRC_2输出使能
1 =启用, 0 =禁用(高阻)
SRC_3输出使能
1 =启用, 0 =禁用(高阻)
SRC_4输出使能
1 =启用, 0 =禁用(高阻)
SRC_5输出使能
1 =启用, 0 =禁用(高阻)
SRC_6输出使能
1 =启用, 0 =禁用(高阻)
CPU_2 / SRC_7输出使能
1 =启用, 0 =禁用(高阻)
说明
TYPE
RW
RW
RW
RW
RW
RW
RW
RW
1 =启用
1 =启用
1 =启用
1 =启用
1 =启用
1 =启用
1 =启用
SRC_1
SRC_2
SRC_3
SRC_4
SRC_5
SRC_6
CPU_2 / SRC_7
19, 20
22, 23
24, 25
26, 27
30, 31
32, 33
35, 36
NA
NA
NA
NA
NA
NA
NA
上电
条件
产出受影响
针
源极引脚
4
PS8734A
09/02/04
PI6C410
时钟发生器英特尔
PCI -Express的台式机芯片组
数据字节1 :控制寄存器
位
说明
TYPE
上电
条件
产出受影响
针
3, 4, 5, 8, 9, 10,
19, 20, 22, 23,
24, 25, 26, 27,
30, 31, 32, 33,
35, 36, 40, 41,
43, 44, 54, 55,
56
43, 44
40, 41
源极引脚
0
扩频
1 =开, 0 =关
RW
0 =传播关
CPU [0: 2], SRC [ 1:7 ] ,
PCI [0: 4] , PCIF [0: 2]
NA
1
2
3
4
5
6
7
CPU_0输出使能
1 =启用, 0 =禁用(高阻)
CPU_1输出使能
1 =启用, 0 =禁用(高阻)
版权所有
REF输出使能
1 =启用, 0 =禁用
USB_48输出使能
1 =启用, 0 =禁用
DOT_96输出使能
1 =启用, 0 =禁用(高阻)
PCIF_0输出使能
1 =启用, 0 =禁用
RW
RW
RW
RW
RW
RW
RW
1 =启用
1 =启用
CPU_0 , CPU_0 #
CPU_1 , CPU_1 #
NA
NA
1 =启用
1 =启用
1 =启用
1 =启用
REF
USB_48
DOT_96 & DOT96 #
PCIF_0
52
12
14, 15
8
NA
NA
NA
NA
数据字节2 :控制寄存器
位
0
1
2
3
4
5
6
7
说明
PCIF_1输出使能
1 =启用, 0 =禁用
PCIF_2输出使能
1 =启用, 0 =禁用
PCI_0输出使能
1 =启用, 0 =禁用
PCI_1输出使能
1 =启用, 0 =禁用
PCI _2输出使能
1 =启用, 0 =禁用
PCI _3输出使能
1 =启用, 0 =禁用
PCI _4输出使能
1 =启用, 0 =禁用
PCI _5输出使能
1 =启用, 0 =禁用
TYPE
RW
RW
RW
RW
RW
RW
RW
RW
上电
条件
1 =启用
1 =启用
1 =启用
1 =启用
1 =启用
1 =启用
1 =启用
1 =启用
产出受影响
PCIF_1
PCIF_2
PCI_0
PCI_1
PCI_2
PCI_3
PCI_4
PCI_5
针
9
10
54
55
56
3
4
5
源极引脚
NA
NA
NA
NA
NA
NA
NA
NA
5
PS8734A
09/02/04