V
CCQ
3F0
FS
REF
GND
TEST
2F1
3Q1
3Q0
V
CCN
2Q1
2Q0
V
CCN
FB
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C3Q991E , PI6C3Q993E
3.3V的可编程偏移PLL时钟驱动器
SuperClock
TM
描述
特点
PI6C3Q99X系列提供以下产品:
PI6C3Q991E : 32引脚PLCC版本
PI6C3Q993E : 28引脚QSOP封装版本
输入可承受5V
4双可编程输出歪斜
低偏斜: 200ps的同一对, 250PS所有输出
可选择上升沿或下降沿同步:
优秀的DSP应用
同步输出使能
??输入频率: 3.75 MHz到133 MHz的
??输出频率: 15 MHz至133 MHz的
2倍,4倍, 1/2, 1/4输出
3电平输入歪斜和PLL的控制范围
PLL旁路DC测试
外部反馈,内部环路滤波器
12毫安平衡驱动输出
低抖动: < 200ps的峰 - 峰值
工业级温度范围
??引脚对引脚与IDT QS5V991和QS5V993兼容
套餐:
32引脚PLCC (J )
采用28引脚QSOP ( Q)
该PI6C3Q99X家庭是一个高扇出3.3V基于PLL的时钟驱动器
用于高性能计算和数据通信
应用程序。可编程偏移的一个重要特点是能够
的输出超前或滞后的REF输入信号。 PI6C3Q991E有8个
4银行2个可编程输出歪斜,而PI6C3Q993E
具有6个可编程偏移输出和2个零偏移输出。歪斜
由可被硬连线到appro- 3级输入信号控制
priate高 - 中 - 低的水平。
当GND / SOE引脚保持低电平时,所有的输出同步的
nously启用。但是,如果GND /国有企业保持高电平,所有输出
除了3Q0和3Q1被同步停用。此外,
当V
CCQ
/ PE保持高电平时,所有输出是同步的
与REF时钟输入的上升沿。当V
CCQ
/ PE举行
低电平时,所有输出都与负边同步
REF 。这两款器件都LVTTL输出为12mA平衡驱动器
输出。
销刀豆网络gurations
PI6C3Q991E
REF
V
CCQ
2F0
GND / SOE
1F1
1F0
V
CCN
1Q0
1Q1
GND
GND
PI6C3Q993E
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
GND
TEST
2F1
2F0
GND / SOE
1F1
1F0
V
CCN
1Q0
1Q1
GND
GND
2Q0
2Q1
4
3F1
4F0
4F1
V
CCQ
/ PE
V
CCN
4Q1
4Q0
GND
GND
5
3 2
1 32 31 30
29
6
28
7
27
8
26
32-Pin
9
25
J
10
24
11
23
12
22
13
21
14 15 16 17 18 19 20
FS
3F0
3F1
V
CCQ
/ PE
V
CCN
4Q1
4Q0
GND
3Q1
3Q0
V
CCN
FB
28-Pin
Q
1
PS8555
08/07/01
PI6C3Q991E , PI6C3Q993E
3.3V的可编程PLL歪斜
时钟驱动器
SuperClock
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
逻辑框图
PI6C3Q991E
GND / SOE
SKEW
SELECT
3
V
CCQ
/ PE
SKEW
SELECT
REF
FB
3
FS
SKEW
SELECT
3
3
4F1:0
3
PLL
SKEW
SELECT
3
3
3F1:0
4Q0
4Q1
3
2F1:0
3Q0
3Q1
3
1F1:0
V
CCQ
/ PE
PI6C3Q993E
GND / SOE
1Q0
1Q1
SKEW
SELECT
3
3
1F1:0
SKEW
SELECT
REF
FB
3
FS
3
PLL
SKEW
SELECT
3
3
3F1:0
3
2F1:0
1Q0
1Q1
2Q0
2Q1
2Q0
2Q1
3Q0
3Q1
4Q0
4Q1
表1.引脚说明
引脚名称
REF
FB
TEST
(1)
TYPE
IN
IN
IN
参考时钟输入
反馈输入
在中频和高频,禁用PLL (除附注1条件) 。 REF去所有输出。歪斜的选择
(见表3)仍然有效。设置LO W代表正常运行。
同步安输出使能。高电平时,停止时钟输出(除3Q 0和3Q 1 )在LO W态 - 3Q 0
或3Q 1可以被用作反馈信号,以保持相位锁定。当测试保持在中间层和
GND / SO E为高电平时, nF的[ 1 : 0 ]引脚作为输出禁用个别银行控件时nF的[ 1 : 0 ] = 11 。
设置GND /使发LO W代表正常运行。
可选择上升沿或下降沿的控制。当LO W /高电平的输出与同步
基准时钟的负/正边沿。
3-电平输入,用于选择1 9歪斜水龙头或频率范围。
选择基于预期的频率范围内适当的振荡电路。见表2
2个输出,具有可编程偏移4个输出银行。 0:N的PI6C3Q 993 4Q 1 :0是固定的零偏移输出。
电源,输出缓冲器
电源为锁相环和其它内部电路
地
功能电子旗下cription
GND /使发
(1)
IN
V
CCQ
/ PE
nF的[1 :0]的
FS
NQ [1 :0]的
V
CCN
V
CCQ
GND
IN
IN
IN
UT
PWR
PWR
PWR
注意:
1.当TEST = MID和GND / SOE = HIGH , PLL仍然活跃nF的[ 1 : 0 ] = LL用作输出禁用控制
个别银行的输出。歪斜的选择(见表3)继续有效,除非nF的[ 1 : 0 ] = 11 。
2
PS8555
08/07/01
PI6C3Q991E , PI6C3Q993E
3.3V的可编程PLL歪斜
时钟驱动器
SuperClock
1098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
1098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
可编程SKEW
输出偏移相对于REF的输入是可调节的,以compen-
沙爹的PCB迹线延迟,背板传输延迟,或
适应之间的特殊关系,时序要求
主频组件。歪斜是可选择为一个时间单位的整数倍
t
U
这是一个纳秒的数量级(见表2)。有9个
可为每个输出对歪斜的配置。这些组态
口粮choosen由NF1 : 0控制引脚。以最小化
的控制引脚, 3电平输入( HIGH-MID -LOW )号被使用;
它们被用于但不限于硬布线。无驱动3-
电平输入默认为MID的水平。其中,可编程偏移是
不是必需的,控制引脚可以悬空的零点偏移
默认设置。在斜选型表(表3)显示了如何
0控制引脚:通过使用NF1选择特定的歪斜水龙头。
外部反馈
通过提供外部反馈,在PI6C3Q99x系列为用户提供了
关于灵活地倾斜调整。来驱动的VCO ,则FB
信号与在所述相位检测器的输入信号REF进行比较。
相位差异导致PLL的VCO的向上调节或
相应地向下。内部环路滤波器温和派的重新
sponse压控振荡器的相位检测器。环路滤波器传递
功能已被选定,以提供最小的抖动(或频率
变化) ,同时还提供输入准确的答复频
昆西变化。
表2. PLL可编程偏移范围和分辨率表
FS = LOW
计时单元的计算(T
U
)
VCO频率范围(F
喃
)
(2,3)
倾斜调整范围
(4)
马克斯。
调整
实施例1,F
喃
= 15 MHz的
实施例2 ,女
喃
= 25 MHz的
实施例3 ,女
喃
= 30 MHz的
实施例4 ,女
喃
= 40 MHz的
实施例5 ,女
喃
= 50 MHz的
实施例6 ,女
喃
= 80 MHz的
1/(44xF
喃
)
15至35兆赫
±9.09ns
±49°
±14%
t
U
= 1.52ns
t
U
= 0.91ns
t
U
= 0.76ns
t
U
= 1.54ns
t
U
= 1.28ns
t
U
= 0.96ns
t
U
= 0.77ns
t
U
= 1.56ns
t
U
= 1.25ns
t
U
= 0.78ns
FS = M ID
1/(26xF
喃
)
25至60兆赫
±9.23ns
±83°
±23%
FS = HIGH
1/(16xF
喃
)
40至133 MHz的
±9.38ns
±135°
±37%
NS相度
%的周期时间
COMME NTS
注意事项:
2.该设备可以运行外,建议频率范围内无损坏,但功能操作不能保证。
选择基于输入频率范围相应的FS值允许PLL在其“甜蜜点”来操作,其中抖动
最低的。
3.待上的FS设定的电平由VCO和时间组发电机的额定工作频率确定的。该VCO
频率总是出现在1Q1 :0, 2Q1 :0,并且当它们在它们的未分割的方式被操作的高输出。频率
当连接至FB的输出是不分割出现在REF和FB的输入将是相同的压控振荡器。的频率
在REF和FB输入端将是1/2或1/4的VCO的频率时,该部分是通过使用配置为一个倍频
分频输出作为FB输入。
4.斜度调整范围假定零歪斜输出用于反馈。如果偏斜Q输出用于反馈,则
调整范围会更大。例如,如果一个4吨
U
歪斜输出用于反馈,其他所有输出将被扭曲-4t
U
in
除任何偏移值被编程为那些输出。 ??最大的调整?范围适用于输出对图3和4 ,其中± 6
t
U
偏斜调整是可能的,并且在最小F值
喃
值。
3
PS8555
08/07/01
PI6C3Q991E , PI6C3Q993E
3.3V的可编程PLL歪斜
时钟驱动器
SuperClock
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
表3.斜选型表的输出对
NF1 : 0
LL
(6)
LM
LH
ML
MM
MH
HL
HM
HH
SKE瓦特(对#1,# 2)
4t
U
3t
U
2t
U
1t
U
零点偏移
+1t
U
+2t
U
+3t
U
+4t
U
SKE W(对# 3 )
除以2
6t
U
4t
U
2t
U
零点偏移
+2t
U
+4t
U
+6t
U
除以4
SKE W(对# 4 )
(5)
除以2
6t
U
4t
U
2t
U
零点偏移
+2t
U
+4t
U
+6t
U
倒
(7)
注意事项:
关于对# 4 5.可编程歪斜是不适用的PI6C993 。
6. LL禁止输出,如果TEST = MID和GND / SOE = HIGH 。
7.当对# 4设置为HH (倒) , GND / SOE禁止对# 4时,高得五世
CCQ
/ PE = HIGH , GND / SOE禁用
对# 4低时, V
CCQ
/ PE = LOW
表4.绝对最大额定值
电源电压对地.............................................. ......... ?? 0.5V至7.0V
直流输入电压............................................... ..................... ?? 0.5V至7.0V
在T最大功耗
A
= 85°C , PLCC ....................... 0.80瓦特
QSOP ...................... 0.66瓦特
TSTG存储温度............................................... .... ?? 65 ℃ 150℃
超出上述上市
绝对最大
评级
可能对器件造成永久性损坏。
这些评价只强调规格和功能
该器件在这些或任何其他tional操作
上面那些操作节中列出的条件
规范的系统蒸发散是不是暗示。曝光
在绝对最大额定值条件下,其
期间可能会影响产品的可靠性。
表5.推荐工作范围
符号
V
CC
T
A
电子旗下cription
电源电压
环境操作摄像温
PI6C399XE (的Comme rcial )
M英寸
3.0
0
M AX 。
3.6
70
单位
V
°C
4
PS8555
08/07/01
PI6C3Q991E , PI6C3Q993E
3.3V的可编程PLL歪斜
时钟驱动器
SuperClock
1098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
1098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
表6.直流特性在整个工作范围
符号
V
IH
V
IL
V
IHH
V
IMM
V
生病
I
IN
I
3
I
PU
I
PD
V
OH
V
OL
帕拉梅德
输入高电压
输入低电压
输入高
电压
(8)
特S T条件
确保逻辑高电平
( REF , FB输入专用)
保证逻辑低电平
( REF , FB输入专用)
3-平输入,只有
3-平输入,只有
3-平输入,只有
V
IN
= V
CC
或GND ,
V
CC
=最大。
V
IN
= V
CC
V
IN
= V
CC
/2
V
IN
= GND
高层
半山
低层
M英寸
2.0
0.5
V
CC
0.6
V
CC
/2 0.3
V
CC
/2 +0.3
0.6
5
200
50
200
100
100
2.2
0.55
V
M AX 。
5.5
0.8
V
单位
输入端电压
(8)
输入低电压
(8)
输入漏电流
( REF , FB输入专用)
3-级输入直流电流
( TEST , FS , NF1 : 0 )
输入上拉电流(V
CCQ
/ PE )
输入下拉电流( GND / SOE)
输出高电压
输出低电压
A
V
CC
=最大,V
IN
= GND
V
CC
=最大,V
IN
= V
CC
V
CC
=最小值,我
OH =
12mA
V
CC
=最小值,我
OL =
12mA
表7.电源特性
符号
I
CCQ
I
CC
I
CCD
I
C
I
C
I
C
帕拉梅德
Q uiescent电源电流
每输入高功率电源电流
(9)
总电源电流
(9)
总电源电流
(9)
总电源电流
(9)
特S T条件
V
CC
=最大值, TEST =中。 , REF = LO W,
GND / SO E = LO W,所有输出卸载
V
CC
=最大,V
IN
= 3.0V
V
CC
= 3.3V ,女
REF
= 20兆赫,C
L
= 160pF
(10)
V
CC
= 3.3V ,女
REF
= 33兆赫,C
L
= 160pF
(10)
V
CC
= 3.3V ,女
REF
= 66兆赫,C
L
= 160pF
(10)
典型值。
8.0
1.0
55
29
42
76
mA
M AX 。
15
30
90
单位
mA
A
μA / MHz的
每安输出动态电源电流
(9)
V
CC
=最大值,C
L
= 0pF
注意事项:
8.这些输入通常连接到V
CC
, GND或悬空。内部终端电阻偏置未连接的输入到V
CC
/2.
如果这些输入被切换时,输出的功能和定时可以glitched ,并且PLL可能需要额外吨
LOCK
之前的所有数据表的限制时间得以实现。
9,保证了表征,但不是生产测试。
10.对于8路输出的每个加载20pF的。
表8.电容
(T
A
= 25 ° C,F = 1兆赫,V
IN
= 0V)
QSOP
典型值。
C
IN
4
M AX 。
6
典型值。
5
PLCC
M AX 。
7
单位
pF
5
PS8555
08/07/01