添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第520页 > PI6C3991JI
FB
REF
频率。
DET
FS
4F0
4F1
滤波器
VCO和
时间单位
发电机
4Q0
3F1
4F0
4F1
V
CCQ
V
CCN
4Q1
4Q0
GND
GND
3F0
FS
V
CCQ
REF
GND
TEST
2F1
4
5
6
7
8
9
10
11
12
13
14 15 16 17 18 19
20
3
2
1
32 31
30
29
28
27
3Q1
3Q0
V
CCN
1F0
1F1
1Q0
1Q1
1
V
CCN
2Q1
2Q0
FB
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C3991
3.3V高速低电压
可编程偏移时钟缓冲器
SuperClock
TM
特点
??所有输出对歪斜<100ps典型的(最高250 )。
3.75 MHz到80 MHz的输出操作
??用户可选的输出功能
??可选歪斜到18ns
??反相和非反相
Operation at ½ and input frequency
??工作在2X和4X输入频率
(输入低至3.75兆赫)
零输入 - 输出延迟
?? 50 %占空比的输出
?? LVTTL输出驱动50欧姆的端接线路
??采用3.3V单电源供电
??低工作电流
提供32引脚PLCC (J )封装
??抖动< 200ps的峰 - 峰( <为25ps RMS)的
描述
该PI6C3991提供了可选择的控制,系统时钟等功能。
这些多输出时钟驱动器提供的系统集成商
与要优化的高性能的定时功能
计算机系统。八个单独的驱动程序,安排4双
的用户可控制的输出,可以在每个驱动器端接的传输
线阻抗低至50欧姆,同时提供最小的,
指定的输出倾斜和全摆幅逻辑电平( LVTTL ) 。
每个输出都可以硬连接到一个9延误或功能
配置。 0.7ns的延迟增量为1.5ns被确定
操作频率与能够歪斜起来输出到± 6个时间单位
从他们的名义?零?歪斜的位置。完全集成的
PLL允许外部载荷和传输线路延迟的效果是
取消了。用户可以创建输出至输出的延迟高达± 12
时间单位。
分频2和除以4提供了用于输出功能
在设计复杂的时钟系统的灵活性。当
结合内部PLL ,这些鸿沟功能允许distri-
低频时钟可以由两个或四个相乘的bution
在时钟的目的地。这家工厂减少时钟分配
困难,同时使系统的最大用户时钟速度和
灵活性。
逻辑框图
TEST
引脚配置
选择输入
(三级)
4Q1
SKEW
SELECT
矩阵
3Q0
3Q1
2Q0
2Q1
3F0
3F1
2F0
2F1
32-Pin
J
26
25
24
23
22
21
2F0
GND
1F1
1F0
V
CCN
1Q0
1Q1
GND
GND
PS8450
01/27/00
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C3991
3.3V高速低电压可编程
偏移的时钟缓冲器
- SuperClock
TM
引脚说明
信号名称
REF
FB
FS
1F0, 1F1
2F0, 2F1
3F0, 3F1
4F0, 4F1
TEST
1Q0, 1Q1
2Q0, 2Q1
3Q0, 3Q1
4Q0, 4Q1
V
CCN
V
CCQ
GND
I / O
I
I
I
I
I
I
I
I
O
O
O
O
PWR
PWR
德s cription
参考频率输入。该输入提供对抗所有功能变化进行测量的频率和定时。
PLL反馈输入(通常连接到八个输出中的一个)
三电平频率范围选择。见表1 。
三电平功能选择输入,输出对1 ( 1Q0 , 1Q1 ) 。见表2 。
三电平功能选择输入,输出对2 ( 2Q0 , 2Q1 ) 。见表2 。
三电平功能选择输入,输出对3 ( 3Q0 , 3Q1 ) 。见表2 。
三电平功能选择输入,输出对4 ( 4Q0 , 4Q1 ) 。见表2 。
三电平选择。看到在程序框图描述测试模式一节
输出对1见表2
输出对2见表2
输出对3见表2
输出对4见表2
电源为输出驱动器
电源内部电路
PWR地
表1.频率范围选择和T
U
计算
(1)
FS
(2,3)
LO W
MID
F
(M赫兹)
M英寸
15
25
40
M AX 。
30
50
80
t
U
=
框图描述
相位频率检测器和过滤器
这两个块接受来自基准频率输入信号
( REF)输入和反馈( FB)的输入,并生成修正
信息来控制的控制电压的频率
振荡器(VCO) 。这些块,随着VCO,形成一个相位
锁相环( PLL),用于跟踪进入的REF信号。
VCO和时间组发电机
该VCO接受来自PLL滤波器模块的模拟控制输入
并生成用于由时间单元发生器的频率
创建将在偏斜混合矩阵选择离散时间单位。
VCO的工作范围是由FS控制确定
引脚。时间单位(叔
U
)通过的工作频率确定的
该装置与FS引脚的电平在表1中所示。
歪斜选择矩阵
歪斜选择矩阵包括四个独立的部分。
每节有两个低偏移,高扇出驱动程序( xQ0 , XQ1 )
和两个相应的三级功能选择( XF0 , XF1 )
输入。表2示出了9个可能的输出功能,用于每个
部分通过该功能选择输入决定。现在的时间是
关于REF输入假设输出测量
连接到FB输入具有0吨
U
选择。
f
× N
1
磨片重新N =
44
26
16
近似
FRE Q 。 (M赫兹)的
其中T
U
= 1.0ns
22.7
38.5
62.5
2
PS8450
01/27/00
t
0
+1t
U
t
0
+2t
U
t
0
+3t
U
t
0
+4t
U
t
0
+5t
U
1Fx
2Fx
(不适用)
LL
LM
LH
ML
MM
MH
HL
HM
HH
FB输入
REF输入
3Fx
4Fx
LM
–6t
U
LH
(不适用)
ML
(不适用)
MM
(不适用)
MH
(不适用)
HL
–4t
U
–3t
U
–2t
U
–1t
U
0t
U
+1t
U
+2t
U
+3t
U
+4t
U
(不适用)
HM
+6t
U
(N / A) LL / HH分
(不适用)
HH反转
图1.典型的输出与FB连接到一个零偏移输出
(4)
注意:
4. FB连接到选定"zero"歪斜的输出(即, XF1 = XF0 = MID ) 。
3
t
0
+6t
U
PS8450
t
0
–6t
U
t
0
–5t
U
t
0
–4t
U
t
0
–3t
U
t
0
–2t
U
t
0
–1t
U
t
0
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C3991
3.3V高速低电压可编程
偏移的时钟缓冲器
- SuperClock
TM
表2.可编程偏移配置
(1)
功能硒乐CTS
1F1, 2F1,
3F1, 4F1
LO W
LO W
LO W
MID
MID
MID
1F0, 2F0,
3F0, 4F0
LO W
MID
LO W
MID
LO W
MID
输出功能
1Q0, 1Q1,
2Q0, 2Q1
4t
U
3t
U
2t
U
1t
U
0t
U
+1t
U
+2t
U
+3t
U
+4t
U
3Q0, 3Q1
4Q0, 4Q1
除以2除以2
6t
U
4t
U
2t
U
0t
U
+2t
U
+4t
U
+6t
U
除以4
6t
U
4t
U
2t
U
0t
U
+2t
U
+4t
U
+6t
U
注意事项:
1.对于所有的三态输入端,高电平表示为V连接
CC
,
LOW指示GND的连接,和MID表示开放
连接。内部端接电路拥有一个未连接
输入到V
CC
/2.
2.待上的FS设定的电平由??正常判定??操作
频率(f
)中的V
CO
和时间组发电机(见逻辑
框图) 。额定频率(f
)总是出现在
1Q0而当它们在被操作的其它输出其
未分割模式(见表2) 。出现在频率
REF和FB输入为f
当输出端连接到
FB是不可分割的。的REF和FB输入的频率将
f
/ 2或f
/ 4时,所述部分被配置为一个频率
乘法通过使用一个分频输出作为FB输入。
3.当FS引脚选择HIGH ,REF输入切不可
在上电时,直到5族的过渡
CC
已达到2.8V 。
01/27/00
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C3991
3.3V高速低电压可编程
偏移的时钟缓冲器
- SuperClock
TM
测试模式
TEST输入是一个三电平输入。在正常的系统操作,
该引脚被连接到地,从而允许PI6C3991操作
如以上简要地说明(用于测试目的,任何三个的
电平输入,可以有一个可移动的跳线接地或接低电平
通过一个100欧姆的电阻。这将允许一个外部测试器,以
改变这些引脚的状态。 )
如果测试输入被迫的中频和高频状态下,设备将
其内部运作阶段锁定回路断开,并输入
提供给REF水平将直接控制所有输出。相对的
输出到输出功能是相同的在正常模式下。
在正常操作对比( TEST并列LOW) 。所有输出
只有将基础功能自身功能的连接
选择输入( XF0和XF1 )和的波形特征
REF输入。
最大额定值
储存温度...................................... ? 65 ° C至+ 150°C
环境温度与
电源应用................................................ -55 ° C至+ 125°C
电源电压对地电位.................. -0.5V至+ 7.0V
直流输入电压............................................... -0.5V至+ 7.0V
输出电流为输出( LOW ) ............................... 64毫安
静电放电电压............................................... >2001V
(每MIL -STD -883方法3015 )
闩锁电流.............................................. ........... >200毫安
工作范围
范围
广告
产业
Ambie NT特MPE叉涂抹
0 ° C至+ 70°C
-40 ° C至+ 85°C
V
CC
3.3V ±10%
3.3V ±10%
电容
(10)
帕拉梅德
C
IN
电子旗下cription
输入电容
特S T条件
T
A
= 25 ° C,F = 1MHz时, V
CC
= 3.3V
M AX 。
10
单位
pF
交流测试负载和波形
TTL交流测试负载
V
CC
TTL输入测试波形
≤1ns
≤1ns
R1
3.0V
2.0V
Vth=1.5V
0.8V
0V
C
L
R2
R1=100
R2=100
C
L
=30pF
(包括夹具和探头电容)
4
PS8450
01/27/00
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C3991
3.3V高速低电压可编程
偏移的时钟缓冲器
- SuperClock
TM
电气特性
(在整个工作范围内)
帕拉梅德
V
OH
V
OL
V
IH
V
IL
V
IHH
V
IMM
V
生病
I
IH
I
IL
I
IHH
I
IMM
I
生病
I
OS
I
CCQ
输出高电压
输出低电压
输入高电压( REF和FB输入专用)
输入低电压( REF和FB输入专用)
三电平输入高电压(测试, FS , XFN )
(6)
三电平输入电压MID (测试, FS , XFN )
(6)
三电平输入低电压(测试, FS , XFN )
(6)
分钟。
V
CC
马克斯。
分钟。
V
CC
马克斯。
分钟。
V
CC
马克斯。
德s cription
特S T条件
V
CC
=最小值,我
OH
= -12mA
V
CC
=最小值,我
OL
= 35毫安
2.0
0.5
0.87
V
CC
0.47
V
CC
0.0
M英寸
2.4
0.45
V
CC
0.8
V
CC
0.53
V
CC
0.13
V
CC
20
20
200
50
50
200
200
95
100
19
mA
mA
A
V
M AX 。
单位
输入高泄漏电流( REF和FB输入唯一)V
CC
=最大,V
IN
=最大。
输入低漏电流( REF和FB输入只)V
CC
=最大,V
IN
= 0.4V
输入大电流(测试, FS , XFN )
MID的输入电流(测试, FS , XFN )
输入低电流(测试, FS , XFN )
短路电流
(7)
工作电流由内部电路
V
IN
= V
CC
V
IN
= V
CC
/2
V
IN =
GND
V
CC
=最大,V
OUT
= GND (25℃只)
V
CCN
= V
CCQ
=最大,
所有的输入选择开
V
CCN
= V
CCQ
=最大,
I
OUT
= 0毫安
所有的输入选择打开,女
最大
V
CCN
= V
CCQ
=最大,
I
OUT
= 0毫安
所有的输入选择打开,女
最大
Com'l
军用/工业
I
CCN
每个输出输出电流缓冲器
(8)
PD
每对输出功率耗散
(9)
104
mW
注意事项:
6.这些输入通常连接到V
CC
, GND或悬空(实际阈值电压变化为V的百分比
CC
) 。国内
终端电阻持有未连接的输入在V
CC
/ 2 。如果这些输入被切换时,输出的功能和定时可以毛刺
并且PLL可能需要额外吨
LOCK
之前的所有数据表限制的时间得以实现。
7. PI6C3991应测试1输出的时间,输出短路少于1秒,小于10 %的占空比。
常温下只。
每输出一对8.总输出电流可近似由下式,其包括设备的电流加负载电流:
PI6C3991 :我
CCN
= [ (4 + 0.11F )+ [(( 835 ?? 3F) / Z )+( .0022FC ) [ N] ×1.1
哪里
F =频率以MHz为单位
单位为pF C =容性负载
在欧Z =线路阻抗
N =的负载输出数量; 0,1,或2
FC = F <
每输出一对9,总功率耗散可以通过下面的表达式,其包括设备的功耗来近似加
功耗由于负载电路: PD = [( 22 + 0.61F )+ [( 1550 + 2.7F ) / Z )+( .0125FC ) ] N] ×1.1见注8为变量的定义。
10.仅适用于REF和FB输入。最初和之后的任何设计或工艺变化,可能影响这些参数进行测试。
5
PS8450
01/27/00
查看更多PI6C3991JIPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    PI6C3991JI
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号2-1-1102
PI6C3991JI
√ 欧美㊣品
▲10/11+
9500
贴◆插
【dz37.com】实时报价有图&PDF
查询更多PI6C3991JI供应信息

深圳市碧威特网络技术有限公司
 复制成功!