PI6C20400
1 :英特尔4时钟驱动器
PCI Express的芯片组
特点
四对差分时钟的
低歪斜< 50ps的
低抖动< 50ps的
输出使能所有输出
输出通过SMBus三态控制
·电源管理控制
可编程PLL带宽
PLL或扇出操作
3.3V工作电压
包装:
- 28引脚SSOP (H ) & 28引脚TSSOP (L )
- 无铅和绿色方案( HE和LE )
描述
百利通半导体PI6C20400是一种高速,低噪声的
差分时钟缓冲器设计为同伴PI6C410B 。
该装置从分配PI6C410B差SRC时钟
到四个差分对时钟输出的具有或不具有
PLL 。时钟输出是由输入选择控制
SRC_STOP # , PWRDWN #和SMBus , SCLK和SDA 。当
的任SRC_STOP #或PWRDWN #输入为低时,输出
时钟三态。当PWRDWN #为低电平时,SDA和
SCLK输入必须为三态。
框图
OE_INV
OE_0 & OE_3
SRC_Stop #
PWRDWN #
SCLK
SDA
PLL / BYPASS #
SRC
SRC #
产量
控制
引脚配置
V
DD
SRC
SCR #
V
SS
V
DD
OUT0
OUT0#
OE_0
OUT1
OUT1#
V
DD
PLL / BYPASS #
SCLK
SDA
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
OUT0
OUT0#
OUT0
OUT1#
OUT2
OUT2#
OUT3
OUT3#
SMBUS
调节器
PLL_BW #
PLL
DIV
V
DD_A
V
SS_A
I
REF
OE_INV
V
DD
OUT3
OUT3#
OE_3
OUT2
OUT2#
V
DD
PLL_BW #
SRC_Stop #
PWRDWN #
1
PS8744A
06/23/05
PI6C20400
1 :英特尔4时钟驱动器
PCI Express的芯片组
引脚说明
引脚名称
SRC & SRC #
OE_0 & OE_3
TYPE
输入
输入
2, 3
8, 21
针无
描述
从PI6C410时钟合成器0.7V差分输入SRC
3.3V LVTTL输入使能输出,高电平有效。
OE_0为OUT0 / OUT0 #
OE_3为OUT3 / OUT3 #
3.3V LVTTL输入反相的OE , SRC_STOP #和
PWRDWN #引脚。
当0 =同台
当1 = OE_0 , OE_3 , SRC_STOP # , # PWRDWN倒。
0.7V的差分输出
3.3V LVTTL输入选择扇出PLL操作。
SMBus兼容的输入SCLOCK
SMBus兼容SDATA
外部电阻连接设置差分输出电流
3.3V LVTTL输入SRC停止,低电平有效
3.3V的LVTTL输入用于选择所述PLL带宽
3.3V LVTTL输入关机操作,低电平有效
对于3.3V输出电源
接地输出
地面PLL
3.3V电源的PLL
OE_INV
输入
25
6, 7, 9, 10, 19, 20,
22, 23
12
13
14
26
16
17
15
1, 5, 11, 18, 24
4
27
28
OUT [ 0:3] & OUT [ 0:3] #
PLL / BYPASS #
SCLK
SDA
IREF
SRC_Stop #
PLL_BW #
PWRDWN #
V
DD
VSS
VSS_A
VDD_A
产量
输入
输入
I / O
输入
输入
输入
输入
动力
地
地
动力
串行数据接口( SMBus的)
PI6C20400是奴隶,支持使用单一的7位索引块读取和索引块写入协议仅SMBus设备
地址和读/写位,如下所示。
地址分配
A6
1
A5
1
A4
0
A3
1
A2
1
A1
1
A0
0
读/写
0/1
数据协议
1位
开始
位
7位
SLAVE
ADDR
1
读/写
1
确认
8位
注册
OFFSET
1
确认
8位
字节
算
=N
1
确认
8位
数据
BYTE 0
1
确认
…
8位
数据
字节n
-1
1
确认
1位
停止
位
注意事项:
1.注册偏移指示起始寄存器用于索引块写入和索引块的读取。字节计数写入模式不能为0 。
2
PS8744A
06/23/05
PI6C20400
1 :英特尔4时钟驱动器
PCI Express的芯片组
数据字节0 :控制寄存器
位
0
说明
输出模式
0 = 2分频
1 =正常
PLL / BYPASS #
0 =扇出
1 = PLL
PLL带宽
0 =高带宽,
1 =低带宽
待定
待定
待定
SRC_Stop #
停在0 =驱动
1 =三态
PWRDWN #
停在0 =驱动
1 =三态
RW
停在0 =驱动
OUT [ 0:3] , OUT [ 0:3] #
TYPE
RW
POWER UP条件
1 =正常
产出受影响
OUT [ 0:3] , OUT [ 0:3] #
来源
针
NA
1
RW
1 = PLL
OUT [ 0:3] , OUT [ 0:3] #
NA
2
3
4
5
6
RW
1 =低
OUT [ 0:3] , OUT [ 0:3] #
NA
NA
NA
NA
7
RW
停在0 =驱动
OUT [ 0:3] , OUT [ 0:3] #
NA
数据字节1 :控制寄存器
位
0
1
2
3
4
5
6
7
输出使能
1 =启用
0 =禁用
RW
RW
1 =启用
1 =启用
OUT2 , OUT2 #
OUT3 , OUT3 #
NA
NA
输出使能
1 =启用
0 =禁用
RW
RW
1 =启用
1 =启用
OUT0 , OUT0 #
OUT1 , OUT1 #
NA
NA
说明
TYPE
POWER UP条件
产出受影响
来源
针
3
PS8744A
06/23/05