21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C185-00
1-7精密时钟缓冲器
产品特点
高速,低噪声的非反相1-7缓冲器
开关速度高达140兆赫( PI6C185-00A ) *
最多支持三个移动SDRAM DIMM的
低偏移( <250ps )任意两个输出时钟之间
I
2
串行配置接口
多V
DD
, V
SS
引脚降噪
3.3V电源电压
采用20引脚TSSOP ( L)和QSOP (Q )封装
*最大工作频率:
PI6C185-00 = 125 MHz的;
PI6C185-00A = 140兆赫。
描述
该PI6C185-00是一个高速低噪音1-7非反相
缓冲设计SDRAM时钟缓冲器应用。
这个缓冲器的目的是要与PI6C10X时钟发生器使用
器为基于英特尔架构的移动系统。
上电时所有的SDRAM输出使能和活跃。在我
2
C
串行控制可用于单独激活/停用任何
的7输出驱动器。
注意:
购买我
2
从百利通C元件传送的许可使用
并在I
2
飞利浦定义的空调系统。
框图
引脚配置
SDRAM0
V
DD
1
2
3
4
5
6
7
8
9
10
20
19
18
17
V
DD
SDRAM6
SDRAM5
V
SS
V
DD
SDRAM4
SDRAM3
V
SS
V
SS
SCLK
SDRAM1
BUF_IN
SDRAM2
SDRAM0
SDRAM1
V
SS
BUF_IN
V
DD
SDRAM2
SDRAM3
20-Pin
L,Q
16
15
14
13
12
11
SDRAM6
V
SS
SDATA
SCLOCK
I2C
I / O
V
DD
SDATA
1
PS8317A
03/22/01
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C185-00
1-7精密时钟缓冲器
引脚说明
针
2,3,7,14,15,18,19
5
10
11
1,6,9,16,20
4,8,12,13,17
信号
SDRAM[0.6]
BUF_IN
SDATA
SCLK
V
DD
V
SS
TYPE
I
I
I / O
I
动力
地
数量。
7
1
1
1
5
5
时钟缓冲器输入
串行数据的I
2
C接口,内部上拉。
串行时钟为我
2
C接口,内部上拉
3.3V电源
地
德s cription
缓冲时钟输出
PI6C185-00我
2
C类地址分配
A6
1
A5
1
A4
0
A3
1
A2
0
A1
0
A0
1
读/写
0
PI6C185串行配置地图
字节0 : SDRAM的有效/无效注册
( 1 =允许, 0 =禁用)
位
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
针#
15
14
-
7
-
-
3
2
电子旗下cription
SDRAM4 (有效/无效)
SDRAM3 (有效/无效)
NC (初始化为0)
SDRAM2 (有效/无效)
NC (初始化为0)
NC (初始化为0)
SDRAM1 (有效/无效)
SDRAM0 (有效/无效)
字节1 : SDRAM的有效/无效注册
( 1 =允许, 0 =禁用)
位
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
针#
-
-
-
-
-
-
19
18
电子旗下cription
NC (初始化为0)
NC (初始化为0)
NC (初始化为0)
NC (初始化为0)
NC (初始化为0)
NC (初始化为0)
SDRAM6 (有效/无效)
SDRAM5 (有效/无效)
注意:
非活动是指输出保持低电平,从禁用
开关
2
PS8317A
03/22/01
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C185-00
1-7精密时钟缓冲器
2线I
2
空调控制
在我
2
C接口允许个人使每个时钟/禁用
输出和测试模式使能。
该PI6C185-00是从接收器设备。它不能被读回。
子寻址不支持。改变控制的一个
字节,前面所有字节必须发送。
每次穿上SDATA线咬必须是8位长( MSB在前) ,
跟随一个应答位由接收设备产生。
在正常数据传输SDATA变化,只有当SCLK为
低。例外:具有对SDATA ,而低过渡
SCLK为高电平表示??开始?条件。从低到高
在SDATA转型当SCLK为高电平是??停?条件
及指示数据传送周期的结束。
每次数据传输开始于一个起始条件和终止
一个停止条件。后一个启动条件的第一个字节总是
7位地址字节后跟一个读/写位。 ( HIGH =读取
处理装置, LOW =写入处理设备) 。如果
检测??自己地址的设备, PI6C185-00产生
通过在第九个时钟拔SDATA线为低电平应答
脉冲,然后接受后续的数据字节,直到另一个开始或
检测到停止条件。
地址字节之后确认( 0D2H ),两个
更多的字节必须发送:
1. “命令代码”字节,
2. “字节数”字节。
虽然这两个字节的数据位“不关心”,他们
必须在发送和确认。
最大额定值
(以上其中有用寿命可能受到损害。
对于用户的指引,没有测试。 )
储存温度......................................... ? 65 ° C至+ 150℃
环境温度与功耗的应用........... ?? 0 ° C至+ 70°C
3.3V电源电压对地电位............. ?? 0.5V至+ 4.6V
直流输入电压............................................... ...... ?? 0.5V至+ 4.6V
注意:
应力大于下最大额定值
可能对器件造成永久性损坏。这是一个压力等级
该器件在这些或任何其他唯一和功能操作
以上这些条件在此业务部门所标明
规范是不是暗示。暴露在绝对最大额定值
长时间条件下可能会影响其可靠性。
电源电流
(V
DD
= + 3.465V ,C
负载
=最大值)。
符号
I
DD
I
DD
I
DD
I
DD
帕拉梅德
电源电流
电源电流
电源电流
电源电流
特S T条件
BUF_IN = 0兆赫
BUF_IN = 66.66 MHz的
BUF_IN = 100.0兆赫
BUF_IN = 133.3兆赫
85
130
220
M英寸
典型值。
M AX 。
3
mA
单位
3
PS8317A
03/22/01
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C185-00
1-7精密时钟缓冲器
DC操作规范
(V
DD
= + 3.3V ± 5 % ,T
A
= 0°C - 70°C)
符号
输入电压
V
IH
V
IL
I
IL
V
OH
V
OL
C
OUT
C
IN
L
针
T
A
输入高电压
输入低电压
输入漏电流
输出高电压
输出低电压
输出引脚电容
输入引脚电容
引脚电感
环境温度
没有空气流动
0
0℃, V
IN
& LT ; V
DD
I
OH
= -1mA
I
OL
= 1毫安
V
DD
2.0
V
SS
- 0.3
-5
2.4
0.4
6
5
7
70
V
DD
+0.3
0.8
+5
V
mA
帕拉梅德
特S T条件
M英寸
M AX 。
单位
V
DD
[0-9] = 3.3V ±5%
V
pF
nH
°C
SDRAM时钟缓冲器操作规范
符号
I
OHmin
I
OHMAX
I
OLMIN
I
OLmax
t
rh
SDRAM
t
th
SDRAM
帕拉梅德
上拉电流
上拉电流
下拉电流
下拉电流
只输出上升边沿速率SDRAM
只输出下降边沿速率SDRAM
特S T条件
V
OUT
= 2.0V
V
OUT
= 3.135V
V
OUT
= 1.0V
V
OUT
= 0.4V
3.3V ±5% @04V- 2.4V
3.3V ±5% @2.4V- 0.4V
1.5
1.5
54
53
4
4
V / ns的
M英寸
54
- 46
mA
典型值。
M AX 。
单位
AC时序
符号
t
SDKP
t
SDKH
t
SDKL
t
SDRISE
t
SDFALL
t
PLH
t
PHL
t
PZL
,t
PZH
t
PLZ
,t
PHZ
占空比
t
SDSKW
帕拉梅德
SDRAM CLK周期
SDRAM CLK高电平时间
SDRAM CLK低电平时间
SDRAM CLK上升时间
SDRAM CLK下降时间
SDRAM缓存LH传播延迟
SDRAM缓存HL传播延迟
SDRAM缓冲延迟启用
SDRAM缓冲禁用延迟
测量1.5V
SDRAM输出到输出偏斜
66男赫兹
M英寸
15.0
5.6
5.3
1.5
1.5
1.0
1.0
1.0
1.0
45
4.0
4.0
5.0
5.0
8.0
8.0
55
250
M AX 。
15.5
百兆赫兹
M英寸
10.0
3.3
3.1
1.5
1.5
1.0
1.0
1.0
1.0
45
4.0
4.0
5.0
5.0
8.0
8.0
55
250
M AX 。
10.5
133.3 M赫兹
M英寸
7.5
2.2
2.0
1.4
1.4
1.0
1.0
1.0
1.0
45
4.0
4.0
5.0
5.0
8.0
8.0
45
250
%
ps
ns
V / ns的
M AX 。
8.0
ns
单位
4
PS8317A
03/22/01
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
产量
卜FF器
TEST
点
测试负载
PI6C185-00
1-7精密时钟缓冲器
tSDKP
tSDKH
3.3V
时钟
接口
( TTL)的
2.4
1.5
0.4
tSDKL
t
SDRISE
t
SDFALL
输入
波形
t
PLH
产量
波形
1.5V
1.5V
t
PHL
1.5V
1.5V
图1.时钟波形
最小和最大期望容性负载
时钟
SDRAM
M英寸载荷M AX 。负载单元
20
30
pF
注释
SDRAM DIMM
规范
注意事项:
1.最大上升/下降时间都保证在规定的最大负载。
2.最小上升/下降时间都保证在规定的最小负载。
3.上升/下降时间都指定用纯容性负载,如图所示。
测试是用并联的附加500Ω电阻器。
设计准则,以降低EMI
1.将R系列
S
电阻器和电容器的CI尽可能靠近于各自的时钟管脚。典型的价值
对于CI是一个10pF 。
S
串联电阻值可以增大以减少EMI提供的上升时间和下降时间
还规定值范围内。
2.最小化??通孔的数量?的时钟痕迹。
3.将时钟走线在连续的地平面以上连续的电源层。避免路由时钟
从平面痕迹的平面(参见规则# 2 ) 。
4.将时钟信号远离去任何电缆或任何外部连接器的信号。
5
PS8317A
03/22/01
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C185-00
1-7精密时钟缓冲器
产品特点
高速,低噪声的非反相1-7缓冲器
开关速度高达140兆赫( PI6C185-00A ) *
最多支持三个移动SDRAM DIMM的
低偏移( <250ps )任意两个输出时钟之间
I
2
串行配置接口
多V
DD
, V
SS
引脚降噪
3.3V电源电压
采用20引脚TSSOP ( L)和QSOP (Q )封装
*最大工作频率:
PI6C185-00 = 125 MHz的;
PI6C185-00A = 140兆赫。
描述
该PI6C185-00是一个高速低噪音1-7非反相
缓冲设计SDRAM时钟缓冲器应用。
这个缓冲器的目的是要与PI6C10X时钟发生器使用
器为基于英特尔架构的移动系统。
上电时所有的SDRAM输出使能和活跃。在我
2
C
串行控制可用于单独激活/停用任何
的7输出驱动器。
注意:
购买我
2
从百利通C元件传送的许可使用
并在I
2
飞利浦定义的空调系统。
框图
引脚配置
SDRAM0
V
DD
1
2
3
4
5
6
7
8
9
10
20
19
18
17
V
DD
SDRAM6
SDRAM5
V
SS
V
DD
SDRAM4
SDRAM3
V
SS
V
SS
SCLK
SDRAM1
BUF_IN
SDRAM2
SDRAM0
SDRAM1
V
SS
BUF_IN
V
DD
SDRAM2
SDRAM3
20-Pin
L,Q
16
15
14
13
12
11
SDRAM6
V
SS
SDATA
SCLOCK
I2C
I / O
V
DD
SDATA
1
PS8317A
03/22/01
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C185-00
1-7精密时钟缓冲器
引脚说明
针
2,3,7,14,15,18,19
5
10
11
1,6,9,16,20
4,8,12,13,17
信号
SDRAM[0.6]
BUF_IN
SDATA
SCLK
V
DD
V
SS
TYPE
I
I
I / O
I
动力
地
数量。
7
1
1
1
5
5
时钟缓冲器输入
串行数据的I
2
C接口,内部上拉。
串行时钟为我
2
C接口,内部上拉
3.3V电源
地
德s cription
缓冲时钟输出
PI6C185-00我
2
C类地址分配
A6
1
A5
1
A4
0
A3
1
A2
0
A1
0
A0
1
读/写
0
PI6C185串行配置地图
字节0 : SDRAM的有效/无效注册
( 1 =允许, 0 =禁用)
位
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
针#
15
14
-
7
-
-
3
2
电子旗下cription
SDRAM4 (有效/无效)
SDRAM3 (有效/无效)
NC (初始化为0)
SDRAM2 (有效/无效)
NC (初始化为0)
NC (初始化为0)
SDRAM1 (有效/无效)
SDRAM0 (有效/无效)
字节1 : SDRAM的有效/无效注册
( 1 =允许, 0 =禁用)
位
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
针#
-
-
-
-
-
-
19
18
电子旗下cription
NC (初始化为0)
NC (初始化为0)
NC (初始化为0)
NC (初始化为0)
NC (初始化为0)
NC (初始化为0)
SDRAM6 (有效/无效)
SDRAM5 (有效/无效)
注意:
非活动是指输出保持低电平,从禁用
开关
2
PS8317A
03/22/01
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C185-00
1-7精密时钟缓冲器
2线I
2
空调控制
在我
2
C接口允许个人使每个时钟/禁用
输出和测试模式使能。
该PI6C185-00是从接收器设备。它不能被读回。
子寻址不支持。改变控制的一个
字节,前面所有字节必须发送。
每次穿上SDATA线咬必须是8位长( MSB在前) ,
跟随一个应答位由接收设备产生。
在正常数据传输SDATA变化,只有当SCLK为
低。例外:具有对SDATA ,而低过渡
SCLK为高电平表示??开始?条件。从低到高
在SDATA转型当SCLK为高电平是??停?条件
及指示数据传送周期的结束。
每次数据传输开始于一个起始条件和终止
一个停止条件。后一个启动条件的第一个字节总是
7位地址字节后跟一个读/写位。 ( HIGH =读取
处理装置, LOW =写入处理设备) 。如果
检测??自己地址的设备, PI6C185-00产生
通过在第九个时钟拔SDATA线为低电平应答
脉冲,然后接受后续的数据字节,直到另一个开始或
检测到停止条件。
地址字节之后确认( 0D2H ),两个
更多的字节必须发送:
1. “命令代码”字节,
2. “字节数”字节。
虽然这两个字节的数据位“不关心”,他们
必须在发送和确认。
最大额定值
(以上其中有用寿命可能受到损害。
对于用户的指引,没有测试。 )
储存温度......................................... ? 65 ° C至+ 150℃
环境温度与功耗的应用........... ?? 0 ° C至+ 70°C
3.3V电源电压对地电位............. ?? 0.5V至+ 4.6V
直流输入电压............................................... ...... ?? 0.5V至+ 4.6V
注意:
应力大于下最大额定值
可能对器件造成永久性损坏。这是一个压力等级
该器件在这些或任何其他唯一和功能操作
以上这些条件在此业务部门所标明
规范是不是暗示。暴露在绝对最大额定值
长时间条件下可能会影响其可靠性。
电源电流
(V
DD
= + 3.465V ,C
负载
=最大值)。
符号
I
DD
I
DD
I
DD
I
DD
帕拉梅德
电源电流
电源电流
电源电流
电源电流
特S T条件
BUF_IN = 0兆赫
BUF_IN = 66.66 MHz的
BUF_IN = 100.0兆赫
BUF_IN = 133.3兆赫
85
130
220
M英寸
典型值。
M AX 。
3
mA
单位
3
PS8317A
03/22/01
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C185-00
1-7精密时钟缓冲器
DC操作规范
(V
DD
= + 3.3V ± 5 % ,T
A
= 0°C - 70°C)
符号
输入电压
V
IH
V
IL
I
IL
V
OH
V
OL
C
OUT
C
IN
L
针
T
A
输入高电压
输入低电压
输入漏电流
输出高电压
输出低电压
输出引脚电容
输入引脚电容
引脚电感
环境温度
没有空气流动
0
0℃, V
IN
& LT ; V
DD
I
OH
= -1mA
I
OL
= 1毫安
V
DD
2.0
V
SS
- 0.3
-5
2.4
0.4
6
5
7
70
V
DD
+0.3
0.8
+5
V
mA
帕拉梅德
特S T条件
M英寸
M AX 。
单位
V
DD
[0-9] = 3.3V ±5%
V
pF
nH
°C
SDRAM时钟缓冲器操作规范
符号
I
OHmin
I
OHMAX
I
OLMIN
I
OLmax
t
rh
SDRAM
t
th
SDRAM
帕拉梅德
上拉电流
上拉电流
下拉电流
下拉电流
只输出上升边沿速率SDRAM
只输出下降边沿速率SDRAM
特S T条件
V
OUT
= 2.0V
V
OUT
= 3.135V
V
OUT
= 1.0V
V
OUT
= 0.4V
3.3V ±5% @04V- 2.4V
3.3V ±5% @2.4V- 0.4V
1.5
1.5
54
53
4
4
V / ns的
M英寸
54
- 46
mA
典型值。
M AX 。
单位
AC时序
符号
t
SDKP
t
SDKH
t
SDKL
t
SDRISE
t
SDFALL
t
PLH
t
PHL
t
PZL
,t
PZH
t
PLZ
,t
PHZ
占空比
t
SDSKW
帕拉梅德
SDRAM CLK周期
SDRAM CLK高电平时间
SDRAM CLK低电平时间
SDRAM CLK上升时间
SDRAM CLK下降时间
SDRAM缓存LH传播延迟
SDRAM缓存HL传播延迟
SDRAM缓冲延迟启用
SDRAM缓冲禁用延迟
测量1.5V
SDRAM输出到输出偏斜
66男赫兹
M英寸
15.0
5.6
5.3
1.5
1.5
1.0
1.0
1.0
1.0
45
4.0
4.0
5.0
5.0
8.0
8.0
55
250
M AX 。
15.5
百兆赫兹
M英寸
10.0
3.3
3.1
1.5
1.5
1.0
1.0
1.0
1.0
45
4.0
4.0
5.0
5.0
8.0
8.0
55
250
M AX 。
10.5
133.3 M赫兹
M英寸
7.5
2.2
2.0
1.4
1.4
1.0
1.0
1.0
1.0
45
4.0
4.0
5.0
5.0
8.0
8.0
45
250
%
ps
ns
V / ns的
M AX 。
8.0
ns
单位
4
PS8317A
03/22/01
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
产量
卜FF器
TEST
点
测试负载
PI6C185-00
1-7精密时钟缓冲器
tSDKP
tSDKH
3.3V
时钟
接口
( TTL)的
2.4
1.5
0.4
tSDKL
t
SDRISE
t
SDFALL
输入
波形
t
PLH
产量
波形
1.5V
1.5V
t
PHL
1.5V
1.5V
图1.时钟波形
最小和最大期望容性负载
时钟
SDRAM
M英寸载荷M AX 。负载单元
20
30
pF
注释
SDRAM DIMM
规范
注意事项:
1.最大上升/下降时间都保证在规定的最大负载。
2.最小上升/下降时间都保证在规定的最小负载。
3.上升/下降时间都指定用纯容性负载,如图所示。
测试是用并联的附加500Ω电阻器。
设计准则,以降低EMI
1.将R系列
S
电阻器和电容器的CI尽可能靠近于各自的时钟管脚。典型的价值
对于CI是一个10pF 。
S
串联电阻值可以增大以减少EMI提供的上升时间和下降时间
还规定值范围内。
2.最小化??通孔的数量?的时钟痕迹。
3.将时钟走线在连续的地平面以上连续的电源层。避免路由时钟
从平面痕迹的平面(参见规则# 2 ) 。
4.将时钟信号远离去任何电缆或任何外部连接器的信号。
5
PS8317A
03/22/01