PGA5807
www.ti.com
SBAS617B - 2013年5月 - 修订2013年6月
表1.引脚功能
名字
AVDD
AVSS
GAIN0
GAIN1
GAIN2
INM1到
INM8
INP1到INP8
NC
OUTM1到
OUTM8
OUTP1到
OUTP8
PDN
RESET
SCLK
号
17, 28, 31, 49, 62-64
19, 20, 24, 27, 29, 50, 54, 61
51
52
56
2, 4, 6, 8, 10, 12, 14, 16
1, 3, 5, 7, 9, 11, 13, 15
21-23, 25, 26, 30, 32
33, 35, 37, 39, 41, 43, 45, 47
34, 36, 38, 40, 42, 44, 46, 48
53
60
59
功能
供应
地
数字输入
数字输入
数字输入
输入
输入
—
产量
产量
数字输入
数字输入
数字输入
模拟电源引脚, 3.3 V
模拟地
当RESET为高电平时,此引脚用于设置PGA增益。
请参阅
表2
了解更多详情。注意:使用3.3 V逻辑。
当RESET为高电平时,此引脚用于设置PGA增益。
请参阅
表2
了解更多详情。注意:使用3.3 V逻辑。
当RESET为高电平时,此引脚用于设置PGA增益。
请参阅
表2
了解更多详情。注意:使用3.3 V逻辑。
免费提供模拟输入通道1 8 。
直流输入共模可以是2.1 V± 200 mV的。
模拟输入信道1到8 。
直流输入共模可以是2.1 V± 200 mV的。
未使用的引脚;不连接
免费输出引脚与0.95 -V共模电压
输出引脚具有0.95 V共模电压
整个设备的部分断电控制引脚与内部20 kΩ的
下拉电阻;高电平有效。注意:使用3.3 V逻辑。
逻辑硬件复位引脚。注意:使用3.3 V逻辑。
串行接口的时钟引脚与内部20 kΩ的下拉电阻。注意:使用
3.3 V逻辑。
串行接口的数据输入与内部20 kΩ的下拉电阻。当
RESET为高电平时,角频率为抗混叠滤波器可以是
编程,以较低的频率(60兆赫),通过设置该引脚高。注意:
采用3.3 V逻辑。
启用信道18与内部20 kΩ的上拉串行接口
电阻器;活性低。注意:使用3.3 V逻辑。
偏置电压旁路到地使用1 μF电容或更大
描述
SDATA
SDOUT
SEN
VBIAS
58
55
57
18
数字输入
数字输出串行接口读取引脚
数字输入
DECAP
表2. PGA增益控制
增益[2:0 ]
000
001
010
011
100
101
110
PGA_GAIN ( dB)的
18
15
12
9
6
3
0
版权所有 2013年,德州仪器
提交文档反馈
产品文件夹链接:
PGA5807
5