添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第555页 > PEEL22CV10API-7
PEEL 22CV10A -7 / -10 / -15 / -25
CMOS可编程电可擦除逻辑器件
特点
s
高速/低功耗
- 速度范围为为7ns至25ns的
- 功耗低至30毫安在25MHz的
电可擦除技术
- 高级工厂测试
- 可再编程的塑料包装
- 减少改造和开发成本
s
s
架构的灵活性
- 132乘积项X 44的输入与门阵列
- 多达22路输入和10个输出
- 高达12宏单元配置
- 同步预置,异步清零
- 独立输出使
- 24引脚DIP / SOIC / TSSOP和28引脚PLCC
多功能的应用
- 替换随机逻辑
- 引脚和与JEDEC兼容的22V10
- 增强型架构更符合逻辑
比普通的PLD
s
s
开发/编程器支持
- 第三方软件和编程
- 易亨电子PLACE开发软件
概述
皮尔 22CV10A是可编程电Eras-
能够逻辑( PEEL )的设备提供一个有吸引力的alterna-
略去普通的可编程逻辑器件。皮尔 22CV10A提供
性能,柔韧性,易于设计和生产的
实用性今天所需要的逻辑设计。该
PEEL 22CV10A是24引脚DIP,SOIC和TSSOP封装
和28引脚PLCC封装(见图1) ,其主频
从为7ns至25ns的与功耗
低30毫安。 EE -可重编程提供了conve-
nience即时重新编程的发展和
可重复使用的生产库存,减少的影响
编程更改或错误。 EE-可重编程
也提高了工厂的可测性,从而保证了最高
质量成为可能。皮尔 22CV10A是JEDEC的COM文件
兼容标准22V10可编程逻辑器件。八额外的组态
每个宏单元(共12个)口粮也可通过
使用“ + ”软件/编程选项(即22CV10A +
& 22CV10A ++) 。附加的宏单元配置
让更多的逻辑被投入到每一个设计。程序设计
并为PEEL 22CV10A发展的支持是亲
由流行的第三方程序员和开发vided
换货软件。易亨电子还提供免费PLACE
开发软件。
图1.引脚配置
I / CLK
I
I
I
I
I
I
I
I
I
I
GND
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I
图2.框图
DIP
TSSOP
PLCC
*可选配额外的接地引脚
-7 / I- 7的速度等级。
SOIC
1 10
04-02-010F
0
异步清零
( TO ALL宏单元)
2
9
万家乐
CELL
I / O
I / CLK
10
20
万家乐
CELL
I / O
I
21
万家乐
CELL
33
I / O
I
34
万家乐
CELL
48
I / O
I
49
万家乐
CELL
65
I / O
I
66
万家乐
CELL
82
I / O
I
83
万家乐
CELL
97
I / O
I
98
万家乐
CELL
110
I / O
I
111
121
万家乐
CELL
I / O
I
124
130
I
131
万家乐
CELL
同步预设
( TO ALL宏单元)
I / O
I
I
图3. PEEL 22CV10A逻辑阵列图
2 10
04-02-010F
功能说明
皮尔 22CV10A实现逻辑功能sum-
即用产品表达了可编程和/固定或
逻辑阵列。用户定义的函数由编程产生
明的输入信号的连接到阵列中。用户 -
可配置的输出结构中的I / O宏单元的形式
进一步提高逻辑的灵活性。
编程与阵列中选择连接。 (注
这PEEL 器件编程自动程序
对未使用的产品条款的联系,使他们将
对输出的功能没有影响。 )
可变产品期限分布
皮尔 22CV10A提供120项产品驱动
在10或功能。这些产品的术语分布
中的基团8,10 ,12, 14和输出16之间,以形成
逻辑和(参见图3) 。这种分布使得opti-
妈妈用设备重新来源。
体系结构概述
皮尔 22CV10A架构则说明该块
图2.十二个专用输入的图和10个I / O
提供多达22个输入和10个输出,用于创建逻辑
功能。在该装置的核心是一个可编程elec-
trically - 可擦与阵列驱动的固定或阵列。
采用这种结构,在剥离 22CV10A可以实现高达
以加总产品的10逻辑表达式。
关联与每个10或函数的是一个I / O巨
rocell可独立地编程为4 1
不同的配置。可编程宏
允许每个I / O创建顺序或组合逻辑
功能与任一高电平或低电平有效极性。
可编程I / O宏单元
输出宏单元提供了完整的控制权
每个输出的架构。配置每个能力
独立输出允许用户定制的配置
化的PEEL 22CV10A到的精确的要求
他们的设计。
宏单元架构
每个I / O宏单元,如图4 ,由D-的
型触发器和两个信号中选择的多路复用器。该config-
每个宏单元的uration是由两个测定
EEPROM位控制这些多路转换器(参考表
1) 。这些位决定输出极性和输出型
(注册或不注册) 。在等效电路
4宏小区的配置示于图5中。
和/或逻辑阵列
皮尔 22CV10A的可编程与阵列
(图3中示出)是由输入线相交形成的
产品条款。在输入线和产品的术语用于
如下:
44输入线:
24输入线路进行了真实的补充
施加到12个输入引脚的信号
20其他行进行了真实的补充
反馈或输入信号的值
的10个I / O的
132产品条款:
120个乘积项(配置在2组,每组8 ,
10 ,12,14和16),用于形成逻辑和
10输出使能条件(每个I / O)
1全球同步本届任期
1全球异步清零期限
在每一个输入线/产品长期路口有一个
EEPROM存储器单元,它确定是否
有在该交叉点的逻辑连接。每个生产
UCT术语本质上是一个44输入端与门。乘积项
这是连接到两个真和的补码
输入信号将始终为FALSE ,因此不会影响
OR功能,它驱动。当所有的连接上
产品长期被打开,一个“不小心”的状态存在,
这个词永远是TRUE。当编程
PEEL 22CV10A ,器件编程器将首先执行
批量擦除以删除以前的模式。擦除周期
打开该阵列中的每一个逻辑连接。该装置是
然后配置成通过执行用户定义函数
输出类型
从或阵列的信号可以直接馈送到输出
放销(组合功能)或锁存到D型倒装
翻牌(注册功能) 。 D型触发器锁存数据
在时钟的上升沿和由格洛控制
白平衡预设,并明确条款。当同步预置
术语被满足时,该寄存器的Q输出将被设置
在高时钟输入的下一个上升沿。满意的
异步明确任期将设置Q低,无论
时钟状态。如果这两个条件同时满足,
明确将覆盖预设。
输出极性
每个宏单元可被配置为实现高电平有效
或低电平有效逻辑。可编程极性消除
需要外接逆变器。
OUTPUT ENABLE
每个I / O宏单元的输出可以启用或解散
其相关联的可编程的控制下禁止时
输出使能乘积项。当逻辑条件
程序上的输出允许术语都满足,则
输出信号被传递到I / O引脚。否则,该
输出缓冲器驱动到高阻抗状态。
根据输出的控制使内, I / O引脚可以
函数作为专用输入端,专用的输出,或一个双
双向I / O 。开放的每一个输出连接
04-02-010F
3 10
能够长期将永久启用输出缓存和
产生一个专用输出。反之,如果每一个连接是
完好,能长期将永远是逻辑假的
I / O将作为一个专用的输入。
设计安全性
皮尔 22CV10A提供了一个特殊的EEPROM SECU-
RITY位,以防止未经授权的读取或复制
设计编程到器件中。安全位被置位
通过PLD编程,或者在亲结束
编程周期或作为一个单独的步骤中的装置具有后
被编程。一旦安全位被置位,这是impos-
sible验证(阅读)或编程PEEL ,直到整个
设备已先被擦除与批量擦除功能。
输入/反馈选择
在配置I / O宏单元来实现寄存器
羊羔功能(配置1和2在图5中) ,则Q
触发器的输出驱动反馈项。当CON组
搞清楚一个I / O宏单元实现组合
函数(配置3和4在图5中) ,所述反馈
信号是从I / O引脚。在这种情况下,销可以是
作为一个专用的输入或一个双向I / O操作。 (请参阅
还参见表1)。
签名字
签名字特性允许一个24位的代码为亲
编程
INTO
PEEL22CV10A
if
PEEL 22CV10A +软件选件使用。另外,显
自然字特性允许一个64位代码进行编程
进入PEEL 22CV10A如果PEEL 22CV10A ++软
洁具选项被使用。该代码可以甚至在回读
安全位被置位。签名字可以是
用来标识被编程到设备中的图案或
记录的设计修改等
额外的宏单元配置
除了所示的标准四配置宏小区
图5中,每个剥离 22CV10A提供了额外的
8设置,并且可以用来增加设计
灵活性。的结构是相同的由所提供
皮尔 18CV8和PEEL 22CV10AZ 。然而,为了
保持与标准的JEDEC 22V10的文件兼容性
可编程逻辑器件的其他配置可以仅通过利用
指定PEEL 22CV10A +和PEEL22CV10A ++
逻辑组装和编程。引用这些
其他配置请参考规格
在此数据表的末尾。
图4. PEEL 22CV10A I / O宏单元的框图。
4 10
04-02-010F
图5. PEEL 22CV10A I / O宏单元四种配置
表1. PEEL 22CV10A宏单元配置位
CON组fi guration
#
1
2
3
4
A
0
1
0
1
B
0
0
1
输入/反馈选择
寄存器反馈
输出选择
低电平有效
注册
高电平有效
低电平有效
双向I / O
1
组合
高电平有效
5 10
04-02-010F
PEEL 22CV10A -7 / -10 / -15 / -25
CMOS可编程电可擦除逻辑器件
特点
高速/低功耗
- 速度范围为为7ns至25ns的
- 功耗低至30毫安在25MHz的
电可擦除技术
- 高级工厂测试
- 可再编程的塑料包装
- 减少改造和开发成本
开发/编程器支持
- 第三方软件和编程
- 易亨电子PLACE开发软件
架构的灵活性
- 132乘积项X 44的输入与门阵列
- 多达22路输入和10个输出
- 高达12宏单元配置
- 同步预置,异步清零
- 独立输出使
- 24引脚DIP / SOIC / TSSOP和28引脚PLCC
多功能的应用
- 替换随机逻辑
- 引脚和与JEDEC兼容的22V10
- 增强型架构更符合逻辑
比普通的PLD
概述
皮尔 22CV10A是可编程电Eras-
能够逻辑( PEEL )的设备提供一个有吸引力的alterna-
略去普通的可编程逻辑器件。皮尔 22CV10A提供
性能,柔韧性,易于设计和生产的
实用性今天所需要的逻辑设计。该
PEEL 22CV10A是24引脚DIP,SOIC和TSSOP封装
和28引脚PLCC封装(见图1) ,其主频
从为7ns至25ns的和功耗低
作为30毫安。 EE -可重编程提供了conve- nience
快速重编程的开发和可重用的
生产
库存方面,
最小化
碰撞
of
编程更改或错误。 EE-可重编程
也提高了工厂的可测性,从而保证了最高
质量成为可能。皮尔 22CV10A是JEDEC的COM文件
兼容标准22V10可编程逻辑器件。八额外的组态
每个宏单元(共12个)口粮也可通过
使用“ + ”软件/编程选项(即22CV10A +
& 22CV10A ++) 。附加的宏单元配置
让更多的逻辑被投入到每一个设计。程序设计
并为PEEL 22CV10A发展的支持是亲
由流行的第三方程序员和开发vided
换货软件。易亨电子还提供免费PLACE
开发软件。
图1.引脚配置
I / CLK
I
I
I
I
I
I
I
I
I
I
GND
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I
图2.框图
DIP
TSSOP
PLCC
*可选配额外的接地引脚
-7 / I- 7的速度等级。
9
SOIC
该数据表包含的新产品信息。易亨电子公司保留权利修改产品规格,恕不另行通知。无责任承担由于使用本产品造成的。下的任何权利
任何专利陪出售的产品。
1.0版2004年12月16日
1/10
易亨电子股份有限公司
www.anachip.com.tw
2/10
1.0版2004年12月16日
功能说明
皮尔 22CV10A实现逻辑功能sum-
即用产品表达了可编程和/固定或
逻辑阵列。用户定义的函数由编程产生
明的输入信号的连接到阵列中。用户 -
可配置的输出结构中的I / O宏单元的形式
进一步提高逻辑的灵活性。
编程与阵列中选择连接。 (注
这PEEL 器件编程自动程序
对未使用的产品条款的联系,使他们将
对输出的功能没有影响。 )
可变产品期限分布
皮尔 22CV10A提供120项产品驱动
在10或功能。这些产品的术语分布
中的基团8,10 ,12, 14和输出16之间,以形成
逻辑和(参见图3) 。这种分布使得opti-
妈妈用设备重新来源。
体系结构概述
皮尔 22CV10A架构则说明该块
图2.十二个专用输入的图和10个I / O
提供多达22个输入和10个输出,用于创建逻辑
功能。在该装置的核心是一个可编程elec-
trically - 可擦与阵列驱动的固定或阵列。
采用这种结构,在剥离 22CV10A可以实现高达
以加总产品的10逻辑表达式。
关联与每个10或函数的是一个I / O巨
rocell可独立地编程为4 1
不同的配置。可编程宏
允许每个I / O创建顺序或组合逻辑
功能与任一高电平或低电平有效极性。
可编程I / O宏单元
输出宏单元提供了完整的控制权
每个输出的架构。配置每个能力
独立输出允许用户定制的配置
化的PEEL 22CV10A到的精确的要求
他们的设计。
宏单元架构
每个I / O宏单元,如图4 ,由D-的
型触发器和两个信号中选择的多路复用器。该config-
每个宏单元的uration是由两个测定
EEPROM位控制这些多路转换器(参考表
1) 。这些位决定输出极性和输出型
(注册或不注册) 。在等效电路
4宏小区的配置示于图5中。
和/或逻辑阵列
皮尔 22CV10A的可编程与阵列
(图3中示出)是由输入线相交形成的
产品条款。在输入线和乘积项被用作
如下所示:
44输入线:
24输入线路进行了真实的补充
施加到12个输入引脚的信号
20其他行进行了真实的补充
反馈或输入信号的值
的10个I / O的
132产品条款:
120个乘积项(配置在2组,每组8 ,
10 ,12,14和16),用于形成逻辑和
10输出使能条件(每个I / O)
1全球同步本届任期
1全球异步清零期限
在每一个输入线/产品长期路口有一个
EEPROM存储器单元,它确定是否
有在该交叉点的逻辑连接。每个生产
UCT术语本质上是一个44输入端与门。乘积项
这是连接到两个真和的补码
输入信号将始终为FALSE ,因此不会影响
或函数它的驱动器。当在所有的连接
产品长期被打开,一个“不小心”的状态存在,并且
短期将永远是TRUE。当编程
PEEL 22CV10A ,器件编程器将首先执行
批量擦除以删除以前的模式。擦除周期
打开该阵列中的每一个逻辑连接。该装置是
然后配置成通过执行用户定义函数
易亨电子股份有限公司
www.anachip.com.tw
3/10
输出类型
从或阵列的信号可以直接馈送到输出
放销(组合功能)或锁存到D型倒装
翻牌(注册功能) 。 D型触发器锁存数据
时钟和上升沿由格洛巴尔控制
预置和清除方面。当同步预置术语
被满足时,该寄存器的Q输出将在置于高
时钟输入的下一个上升沿。满足
异步清零内将设置Q低,不管
时钟状态。如果这两个条件同时满足时,
明确将覆盖预设。
输出极性
每个宏单元可被配置为实现高电平有效
或低电平有效逻辑。可编程极性消除
需要外接逆变器。
OUTPUT ENABLE
每个I / O宏单元的输出可以启用或解散
其相关联的可编程的控制下禁止时
输出使能乘积项。当逻辑条件
程序上的输出允许术语都满足,则
输出信号被传递到I / O引脚。否则,该
输出缓冲器驱动到高阻抗状态。
根据输出的控制使内, I / O引脚可以
函数作为专用输入端,专用的输出,或一个双
双向I / O 。开放的每一个输出连接
1.0版2004年12月16日
能够长期将永久启用输出缓存和
产生一个专用输出。反之,如果每一个连接是
完好,能长期将永远是逻辑假的
I / O将作为一个专用的输入。
设计安全性
皮尔 22CV10A提供了一个特殊的EEPROM SECU-
RITY位,以防止未经授权的读取或复制
设计编程到器件中。安全位被置位
通过PLD编程,或者在亲结束
编程周期或作为一个单独的步骤中的装置具有后
被编程。一旦安全位被置位,这是impos-
sible验证(阅读)或编程PEEL ,直到整个
设备已先被擦除与批量擦除功能。
输入/反馈选择
在配置I / O宏单元来实现寄存器
羊羔功能(配置1和2在图5中) ,则Q
触发器的输出驱动反馈项。当CON组
搞清楚一个I / O宏单元实现组合
函数(配置3和4在图5中) ,所述反馈
信号是从I / O引脚。在这种情况下,销可以是
作为一个专用的输入或一个双向I / O操作。 (另请参见
到表1中。 )
签名字
签名字特性允许一个24位的代码为亲
编程
INTO
PEEL22CV10A
if
PEEL 22CV10A +软件选件使用。另外,显
自然字特性允许一个64位代码进行编程
进入PEEL 22CV10A如果PEEL 22CV10A ++软
洁具选项被使用。该代码可以甚至在回读
安全位被置位。签名字可以是
用于标识编程到器件或到图案
记录的设计修改等。
额外的宏单元配置
除了所示的标准四配置宏小区
图5中,每个剥离 22CV10A提供了额外的
8设置,并且可以用来增加设计
灵活性。的结构是相同的规定
PEEL 18CV8和PEEL 22CV10AZ 。然而,为了
保持与标准的JEDEC 22V10的文件兼容性
可编程逻辑器件的其他配置可以仅通过利用
指定PEEL 22CV10A +和PEEL22CV10A ++的
逻辑组件和编程。引用这些
其他配置请参考规格在
此数据表的末尾。
图4. PEEL 22CV10A I / O宏单元的框图。
易亨电子股份有限公司
www.anachip.com.tw
4/10
1.0版2004年12月16日
图5. PEEL 22CV10A I / O宏单元四种配置
表1. PEEL 22CV10A宏单元配置位
CON组fi guration
#
1
2
3
4
A
0
1
0
1
B
0
0
1
1
输入/反馈选择
寄存器反馈
输出选择
注册
低电平有效
高电平有效
低电平有效
高电平有效
双向I / O
组合
易亨电子股份有限公司
www.anachip.com.tw
5/10
1.0版2004年12月16日
PEEL 22CV10A -7 / -10 / -15 / -25
CMOS可编程电可擦除逻辑器件
特点
高速/低功耗
- 速度范围为为7ns至25ns的
- 功耗低至30毫安在25MHz的
电可擦除技术
- 高级工厂测试
- 可再编程的塑料包装
- 减少改造和开发成本
开发/编程器支持
- 第三方软件和编程
- 易亨电子PLACE开发软件
架构的灵活性
- 132乘积项X 44的输入与门阵列
- 多达22路输入和10个输出
- 高达12宏单元配置
- 同步预置,异步清零
- 独立输出使
- 24引脚DIP / SOIC / TSSOP和28引脚PLCC
多功能的应用
- 替换随机逻辑
- 引脚和与JEDEC兼容的22V10
- 增强型架构更符合逻辑
比普通的PLD
概述
皮尔 22CV10A是可编程电Eras-
能够逻辑( PEEL )的设备提供一个有吸引力的alterna-
略去普通的可编程逻辑器件。皮尔 22CV10A提供
性能,柔韧性,易于设计和生产的
实用性今天所需要的逻辑设计。该
PEEL 22CV10A是24引脚DIP,SOIC和TSSOP封装
和28引脚PLCC封装(见图1) ,其主频
从为7ns至25ns的和功耗低
作为30毫安。 EE -可重编程提供了conve- nience
快速重编程的开发和可重用的
生产
库存方面,
最小化
碰撞
of
编程更改或错误。 EE-可重编程
也提高了工厂的可测性,从而保证了最高
质量成为可能。皮尔 22CV10A是JEDEC的COM文件
兼容标准22V10可编程逻辑器件。八额外的组态
每个宏单元(共12个)口粮也可通过
使用“ + ”软件/编程选项(即22CV10A +
& 22CV10A ++) 。附加的宏单元配置
让更多的逻辑被投入到每一个设计。程序设计
并为PEEL 22CV10A发展的支持是亲
由流行的第三方程序员和开发vided
换货软件。易亨电子还提供免费PLACE
开发软件。
图1.引脚配置
I / CLK
I
I
I
I
I
I
I
I
I
I
GND
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I
图2.框图
DIP
TSSOP
PLCC
*可选配额外的接地引脚
-7 / I- 7的速度等级。
9
SOIC
该数据表包含的新产品信息。易亨电子公司保留权利修改产品规格,恕不另行通知。无责任承担由于使用本产品造成的。下的任何权利
任何专利陪出售的产品。
1.0版2004年12月16日
1/10
易亨电子股份有限公司
www.anachip.com.tw
2/10
1.0版2004年12月16日
功能说明
皮尔 22CV10A实现逻辑功能sum-
即用产品表达了可编程和/固定或
逻辑阵列。用户定义的函数由编程产生
明的输入信号的连接到阵列中。用户 -
可配置的输出结构中的I / O宏单元的形式
进一步提高逻辑的灵活性。
编程与阵列中选择连接。 (注
这PEEL 器件编程自动程序
对未使用的产品条款的联系,使他们将
对输出的功能没有影响。 )
可变产品期限分布
皮尔 22CV10A提供120项产品驱动
在10或功能。这些产品的术语分布
中的基团8,10 ,12, 14和输出16之间,以形成
逻辑和(参见图3) 。这种分布使得opti-
妈妈用设备重新来源。
体系结构概述
皮尔 22CV10A架构则说明该块
图2.十二个专用输入的图和10个I / O
提供多达22个输入和10个输出,用于创建逻辑
功能。在该装置的核心是一个可编程elec-
trically - 可擦与阵列驱动的固定或阵列。
采用这种结构,在剥离 22CV10A可以实现高达
以加总产品的10逻辑表达式。
关联与每个10或函数的是一个I / O巨
rocell可独立地编程为4 1
不同的配置。可编程宏
允许每个I / O创建顺序或组合逻辑
功能与任一高电平或低电平有效极性。
可编程I / O宏单元
输出宏单元提供了完整的控制权
每个输出的架构。配置每个能力
独立输出允许用户定制的配置
化的PEEL 22CV10A到的精确的要求
他们的设计。
宏单元架构
每个I / O宏单元,如图4 ,由D-的
型触发器和两个信号中选择的多路复用器。该config-
每个宏单元的uration是由两个测定
EEPROM位控制这些多路转换器(参考表
1) 。这些位决定输出极性和输出型
(注册或不注册) 。在等效电路
4宏小区的配置示于图5中。
和/或逻辑阵列
皮尔 22CV10A的可编程与阵列
(图3中示出)是由输入线相交形成的
产品条款。在输入线和乘积项被用作
如下所示:
44输入线:
24输入线路进行了真实的补充
施加到12个输入引脚的信号
20其他行进行了真实的补充
反馈或输入信号的值
的10个I / O的
132产品条款:
120个乘积项(配置在2组,每组8 ,
10 ,12,14和16),用于形成逻辑和
10输出使能条件(每个I / O)
1全球同步本届任期
1全球异步清零期限
在每一个输入线/产品长期路口有一个
EEPROM存储器单元,它确定是否
有在该交叉点的逻辑连接。每个生产
UCT术语本质上是一个44输入端与门。乘积项
这是连接到两个真和的补码
输入信号将始终为FALSE ,因此不会影响
或函数它的驱动器。当在所有的连接
产品长期被打开,一个“不小心”的状态存在,并且
短期将永远是TRUE。当编程
PEEL 22CV10A ,器件编程器将首先执行
批量擦除以删除以前的模式。擦除周期
打开该阵列中的每一个逻辑连接。该装置是
然后配置成通过执行用户定义函数
易亨电子股份有限公司
www.anachip.com.tw
3/10
输出类型
从或阵列的信号可以直接馈送到输出
放销(组合功能)或锁存到D型倒装
翻牌(注册功能) 。 D型触发器锁存数据
时钟和上升沿由格洛巴尔控制
预置和清除方面。当同步预置术语
被满足时,该寄存器的Q输出将在置于高
时钟输入的下一个上升沿。满足
异步清零内将设置Q低,不管
时钟状态。如果这两个条件同时满足时,
明确将覆盖预设。
输出极性
每个宏单元可被配置为实现高电平有效
或低电平有效逻辑。可编程极性消除
需要外接逆变器。
OUTPUT ENABLE
每个I / O宏单元的输出可以启用或解散
其相关联的可编程的控制下禁止时
输出使能乘积项。当逻辑条件
程序上的输出允许术语都满足,则
输出信号被传递到I / O引脚。否则,该
输出缓冲器驱动到高阻抗状态。
根据输出的控制使内, I / O引脚可以
函数作为专用输入端,专用的输出,或一个双
双向I / O 。开放的每一个输出连接
1.0版2004年12月16日
能够长期将永久启用输出缓存和
产生一个专用输出。反之,如果每一个连接是
完好,能长期将永远是逻辑假的
I / O将作为一个专用的输入。
设计安全性
皮尔 22CV10A提供了一个特殊的EEPROM SECU-
RITY位,以防止未经授权的读取或复制
设计编程到器件中。安全位被置位
通过PLD编程,或者在亲结束
编程周期或作为一个单独的步骤中的装置具有后
被编程。一旦安全位被置位,这是impos-
sible验证(阅读)或编程PEEL ,直到整个
设备已先被擦除与批量擦除功能。
输入/反馈选择
在配置I / O宏单元来实现寄存器
羊羔功能(配置1和2在图5中) ,则Q
触发器的输出驱动反馈项。当CON组
搞清楚一个I / O宏单元实现组合
函数(配置3和4在图5中) ,所述反馈
信号是从I / O引脚。在这种情况下,销可以是
作为一个专用的输入或一个双向I / O操作。 (另请参见
到表1中。 )
签名字
签名字特性允许一个24位的代码为亲
编程
INTO
PEEL22CV10A
if
PEEL 22CV10A +软件选件使用。另外,显
自然字特性允许一个64位代码进行编程
进入PEEL 22CV10A如果PEEL 22CV10A ++软
洁具选项被使用。该代码可以甚至在回读
安全位被置位。签名字可以是
用于标识编程到器件或到图案
记录的设计修改等。
额外的宏单元配置
除了所示的标准四配置宏小区
图5中,每个剥离 22CV10A提供了额外的
8设置,并且可以用来增加设计
灵活性。的结构是相同的规定
PEEL 18CV8和PEEL 22CV10AZ 。然而,为了
保持与标准的JEDEC 22V10的文件兼容性
可编程逻辑器件的其他配置可以仅通过利用
指定PEEL 22CV10A +和PEEL22CV10A ++的
逻辑组件和编程。引用这些
其他配置请参考规格在
此数据表的末尾。
图4. PEEL 22CV10A I / O宏单元的框图。
易亨电子股份有限公司
www.anachip.com.tw
4/10
1.0版2004年12月16日
图5. PEEL 22CV10A I / O宏单元四种配置
表1. PEEL 22CV10A宏单元配置位
CON组fi guration
#
1
2
3
4
A
0
1
0
1
B
0
0
1
1
输入/反馈选择
寄存器反馈
输出选择
注册
低电平有效
高电平有效
低电平有效
高电平有效
双向I / O
组合
易亨电子股份有限公司
www.anachip.com.tw
5/10
1.0版2004年12月16日
PEEL 22CV10A -7 / -10 / -15 / -25
CMOS可编程电可擦除逻辑器件
特点
s
高速/低功耗
- 速度范围为为7ns至25ns的
- 功耗低至30毫安在25MHz的
电可擦除技术
- 高级工厂测试
- 可再编程的塑料包装
- 减少改造和开发成本
s
s
架构的灵活性
- 132乘积项X 44的输入与门阵列
- 多达22路输入和10个输出
- 高达12宏单元配置
- 同步预置,异步清零
- 独立输出使
- 24引脚DIP / SOIC / TSSOP和28引脚PLCC
多功能的应用
- 替换随机逻辑
- 引脚和与JEDEC兼容的22V10
- 增强型架构更符合逻辑
比普通的PLD
s
s
开发/编程器支持
- 第三方软件和编程
- 易亨电子PLACE开发软件
概述
皮尔 22CV10A是可编程电Eras-
能够逻辑( PEEL )的设备提供一个有吸引力的alterna-
略去普通的可编程逻辑器件。皮尔 22CV10A提供
性能,柔韧性,易于设计和生产的
实用性今天所需要的逻辑设计。该
PEEL 22CV10A是24引脚DIP,SOIC和TSSOP封装
和28引脚PLCC封装(见图1) ,其主频
从为7ns至25ns的与功耗
低30毫安。 EE -可重编程提供了conve-
nience即时重新编程的发展和
可重复使用的生产库存,减少的影响
编程更改或错误。 EE-可重编程
也提高了工厂的可测性,从而保证了最高
质量成为可能。皮尔 22CV10A是JEDEC的COM文件
兼容标准22V10可编程逻辑器件。八额外的组态
每个宏单元(共12个)口粮也可通过
使用“ + ”软件/编程选项(即22CV10A +
& 22CV10A ++) 。附加的宏单元配置
让更多的逻辑被投入到每一个设计。程序设计
并为PEEL 22CV10A发展的支持是亲
由流行的第三方程序员和开发vided
换货软件。易亨电子还提供免费PLACE
开发软件。
图1.引脚配置
I / CLK
I
I
I
I
I
I
I
I
I
I
GND
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I
图2.框图
DIP
TSSOP
PLCC
*可选配额外的接地引脚
-7 / I- 7的速度等级。
SOIC
1 10
04-02-010F
0
异步清零
( TO ALL宏单元)
2
9
万家乐
CELL
I / O
I / CLK
10
20
万家乐
CELL
I / O
I
21
万家乐
CELL
33
I / O
I
34
万家乐
CELL
48
I / O
I
49
万家乐
CELL
65
I / O
I
66
万家乐
CELL
82
I / O
I
83
万家乐
CELL
97
I / O
I
98
万家乐
CELL
110
I / O
I
111
121
万家乐
CELL
I / O
I
124
130
I
131
万家乐
CELL
同步预设
( TO ALL宏单元)
I / O
I
I
图3. PEEL 22CV10A逻辑阵列图
2 10
04-02-010F
功能说明
皮尔 22CV10A实现逻辑功能sum-
即用产品表达了可编程和/固定或
逻辑阵列。用户定义的函数由编程产生
明的输入信号的连接到阵列中。用户 -
可配置的输出结构中的I / O宏单元的形式
进一步提高逻辑的灵活性。
编程与阵列中选择连接。 (注
这PEEL 器件编程自动程序
对未使用的产品条款的联系,使他们将
对输出的功能没有影响。 )
可变产品期限分布
皮尔 22CV10A提供120项产品驱动
在10或功能。这些产品的术语分布
中的基团8,10 ,12, 14和输出16之间,以形成
逻辑和(参见图3) 。这种分布使得opti-
妈妈用设备重新来源。
体系结构概述
皮尔 22CV10A架构则说明该块
图2.十二个专用输入的图和10个I / O
提供多达22个输入和10个输出,用于创建逻辑
功能。在该装置的核心是一个可编程elec-
trically - 可擦与阵列驱动的固定或阵列。
采用这种结构,在剥离 22CV10A可以实现高达
以加总产品的10逻辑表达式。
关联与每个10或函数的是一个I / O巨
rocell可独立地编程为4 1
不同的配置。可编程宏
允许每个I / O创建顺序或组合逻辑
功能与任一高电平或低电平有效极性。
可编程I / O宏单元
输出宏单元提供了完整的控制权
每个输出的架构。配置每个能力
独立输出允许用户定制的配置
化的PEEL 22CV10A到的精确的要求
他们的设计。
宏单元架构
每个I / O宏单元,如图4 ,由D-的
型触发器和两个信号中选择的多路复用器。该config-
每个宏单元的uration是由两个测定
EEPROM位控制这些多路转换器(参考表
1) 。这些位决定输出极性和输出型
(注册或不注册) 。在等效电路
4宏小区的配置示于图5中。
和/或逻辑阵列
皮尔 22CV10A的可编程与阵列
(图3中示出)是由输入线相交形成的
产品条款。在输入线和产品的术语用于
如下:
44输入线:
24输入线路进行了真实的补充
施加到12个输入引脚的信号
20其他行进行了真实的补充
反馈或输入信号的值
的10个I / O的
132产品条款:
120个乘积项(配置在2组,每组8 ,
10 ,12,14和16),用于形成逻辑和
10输出使能条件(每个I / O)
1全球同步本届任期
1全球异步清零期限
在每一个输入线/产品长期路口有一个
EEPROM存储器单元,它确定是否
有在该交叉点的逻辑连接。每个生产
UCT术语本质上是一个44输入端与门。乘积项
这是连接到两个真和的补码
输入信号将始终为FALSE ,因此不会影响
OR功能,它驱动。当所有的连接上
产品长期被打开,一个“不小心”的状态存在,
这个词永远是TRUE。当编程
PEEL 22CV10A ,器件编程器将首先执行
批量擦除以删除以前的模式。擦除周期
打开该阵列中的每一个逻辑连接。该装置是
然后配置成通过执行用户定义函数
输出类型
从或阵列的信号可以直接馈送到输出
放销(组合功能)或锁存到D型倒装
翻牌(注册功能) 。 D型触发器锁存数据
在时钟的上升沿和由格洛控制
白平衡预设,并明确条款。当同步预置
术语被满足时,该寄存器的Q输出将被设置
在高时钟输入的下一个上升沿。满意的
异步明确任期将设置Q低,无论
时钟状态。如果这两个条件同时满足,
明确将覆盖预设。
输出极性
每个宏单元可被配置为实现高电平有效
或低电平有效逻辑。可编程极性消除
需要外接逆变器。
OUTPUT ENABLE
每个I / O宏单元的输出可以启用或解散
其相关联的可编程的控制下禁止时
输出使能乘积项。当逻辑条件
程序上的输出允许术语都满足,则
输出信号被传递到I / O引脚。否则,该
输出缓冲器驱动到高阻抗状态。
根据输出的控制使内, I / O引脚可以
函数作为专用输入端,专用的输出,或一个双
双向I / O 。开放的每一个输出连接
04-02-010F
3 10
能够长期将永久启用输出缓存和
产生一个专用输出。反之,如果每一个连接是
完好,能长期将永远是逻辑假的
I / O将作为一个专用的输入。
设计安全性
皮尔 22CV10A提供了一个特殊的EEPROM SECU-
RITY位,以防止未经授权的读取或复制
设计编程到器件中。安全位被置位
通过PLD编程,或者在亲结束
编程周期或作为一个单独的步骤中的装置具有后
被编程。一旦安全位被置位,这是impos-
sible验证(阅读)或编程PEEL ,直到整个
设备已先被擦除与批量擦除功能。
输入/反馈选择
在配置I / O宏单元来实现寄存器
羊羔功能(配置1和2在图5中) ,则Q
触发器的输出驱动反馈项。当CON组
搞清楚一个I / O宏单元实现组合
函数(配置3和4在图5中) ,所述反馈
信号是从I / O引脚。在这种情况下,销可以是
作为一个专用的输入或一个双向I / O操作。 (请参阅
还参见表1)。
签名字
签名字特性允许一个24位的代码为亲
编程
INTO
PEEL22CV10A
if
PEEL 22CV10A +软件选件使用。另外,显
自然字特性允许一个64位代码进行编程
进入PEEL 22CV10A如果PEEL 22CV10A ++软
洁具选项被使用。该代码可以甚至在回读
安全位被置位。签名字可以是
用来标识被编程到设备中的图案或
记录的设计修改等
额外的宏单元配置
除了所示的标准四配置宏小区
图5中,每个剥离 22CV10A提供了额外的
8设置,并且可以用来增加设计
灵活性。的结构是相同的由所提供
皮尔 18CV8和PEEL 22CV10AZ 。然而,为了
保持与标准的JEDEC 22V10的文件兼容性
可编程逻辑器件的其他配置可以仅通过利用
指定PEEL 22CV10A +和PEEL22CV10A ++
逻辑组装和编程。引用这些
其他配置请参考规格
在此数据表的末尾。
图4. PEEL 22CV10A I / O宏单元的框图。
4 10
04-02-010F
图5. PEEL 22CV10A I / O宏单元四种配置
表1. PEEL 22CV10A宏单元配置位
CON组fi guration
#
1
2
3
4
A
0
1
0
1
B
0
0
1
输入/反馈选择
寄存器反馈
输出选择
低电平有效
注册
高电平有效
低电平有效
双向I / O
1
组合
高电平有效
5 10
04-02-010F
商用/
产业
PEEL 22CV10A -7 / -10 / -15 / -25
CMOS可编程电可擦除逻辑器件
特点
s
高速/低功耗
- 速度范围为为7ns至25ns的
- 功耗低至30毫安在25MHz的
电可擦除技术
- 高级工厂测试
- 可再编程的塑料包装
- 减少改造和开发成本
s
s
架构的灵活性
- 132乘积项X 44的输入与门阵列
- 多达22路输入和10个输出
- 高达12宏单元配置
- 同步预置,异步清零
- 独立输出使
- 24引脚DIP / SOIC / TSSOP和28引脚PLCC
多功能的应用
- 替换随机逻辑
- 引脚和与JEDEC兼容的22V10
- 增强型架构更符合逻辑
比普通的PLD
s
s
开发/编程器支持
- 第三方软件和编程
- 信息和通信技术PLACE开发软件
概述
皮尔 22CV10A是可编程电Eras-
能够逻辑( PEEL )的设备提供一个有吸引力的alterna-
略去普通的可编程逻辑器件。皮尔 22CV10A提供
性能,柔韧性,易于设计和生产的
实用性今天所需要的逻辑设计。该
PEEL 22CV10A是24引脚DIP,SOIC和TSSOP封装
和28引脚PLCC封装(见图1) ,其主频
从为7ns至25ns的与功耗
低30毫安。 EE -可重编程提供了conve-
nience即时重新编程的发展和
可重复使用的生产库存,减少的影响
编程更改或错误。 EE-可重编程
也提高了工厂的可测性,从而保证了最高
质量成为可能。皮尔 22CV10A是JEDEC的COM文件
兼容标准22V10可编程逻辑器件。八额外的组态
每个宏单元(共12个)口粮也可通过
使用“ + ”软件/编程选项(即,
22CV10A +)。附加的宏单元配置允许
更多的逻辑被投入到每一个设计。编程和
为PEEL 22CV10A发展的支持是亲
由流行的第三方程序员和开发vided
换货软件。 ICT还提供免费PLACE发展
软件。
图1.引脚配置
I / CLK
I
I
I
I
I
I
I
I
I
I
GND
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I
图2.框图
DIP
TSSOP
PLCC
*可选配额外的接地引脚
-7 / I- 7的速度等级。
SOIC
1 10
04-02-009F
PEEL
TM
22CV10A
0
异步清零
( TO ALL宏单元)
2
9
万家乐
CELL
I / O
I / CLK
10
20
万家乐
CELL
I / O
I
21
万家乐
CELL
33
I / O
I
34
万家乐
CELL
48
I / O
I
49
万家乐
CELL
65
I / O
I
66
万家乐
CELL
82
I / O
I
83
万家乐
CELL
97
I / O
I
98
万家乐
CELL
110
I / O
I
111
121
万家乐
CELL
I / O
I
124
130
I
131
万家乐
CELL
同步预设
( TO ALL宏单元)
I / O
I
I
图3. PEEL 22CV10A逻辑阵列图
2 10
04-02-009F
PEEL
TM
22CV10A
功能说明
皮尔 22CV10A实现逻辑功能sum-
即用产品表达了可编程和/固定或
逻辑阵列。用户定义的函数由编程产生
明的输入信号的连接到阵列中。用户 -
可配置的输出结构中的I / O宏单元的形式
进一步提高逻辑的灵活性。
编程与阵列中选择连接。 (注
这PEEL 器件编程自动程序
对未使用的产品条款的联系,使他们将
对输出的功能没有影响。 )
可变产品期限分布
皮尔 22CV10A提供120项产品驱动
在10或功能。这些产品的术语分布
中的基团8,10 ,12, 14和输出16之间,以形成
逻辑和(参见图3) 。这种分布使得opti-
妈妈用设备重新来源。
体系结构概述
皮尔 22CV10A架构则说明该块
图2.十二个专用输入的图和10个I / O
提供多达22个输入和10个输出,用于创建逻辑
功能。在该装置的核心是一个可编程elec-
trically - 可擦与阵列驱动的固定或阵列。
采用这种结构,在剥离 22CV10A可以实现高达
以加总产品的10逻辑表达式。
关联与每个10或函数的是一个I / O巨
rocell可独立地编程为4 1
不同的配置。可编程宏
允许每个I / O创建顺序或组合逻辑
功能与任一高电平或低电平有效极性。
可编程I / O宏单元
输出宏单元提供了完整的控制权
每个输出的架构。配置每个能力
独立输出允许用户定制的配置
化的PEEL 22CV10A到的精确的要求
他们的设计。
宏单元架构
每个I / O宏单元,如图4 ,由D-的
型触发器和两个信号中选择的多路复用器。该config-
每个宏单元的uration是由两个测定
EEPROM位控制这些多路转换器(参考表
1) 。这些位决定输出极性和输出型
(注册或不注册) 。在等效电路
4宏小区的配置示于图5中。
和/或逻辑阵列
皮尔 22CV10A的可编程与阵列
(图3中示出)是由输入线相交形成的
产品条款。在输入线和产品的术语用于
如下:
44输入线:
24输入线路进行了真实的补充
施加到12个输入引脚的信号
20其他行进行了真实的补充
反馈或输入信号的值
的10个I / O的
132产品条款:
120个乘积项(配置在2组,每组8 ,
10 ,12,14和16),用于形成逻辑和
10输出使能条件(每个I / O)
1全球同步本届任期
1全球异步清零期限
在每一个输入线/产品长期路口有一个
EEPROM存储器单元,它确定是否
有在该交叉点的逻辑连接。每个生产
UCT术语本质上是一个44输入端与门。乘积项
这是连接到两个真和的补码
输入信号将始终为FALSE ,因此不会影响
OR功能,它驱动。当所有的连接上
产品长期被打开,一个“不小心”的状态存在,
这个词永远是TRUE。当编程
PEEL 22CV10A ,器件编程器将首先执行
批量擦除以删除以前的模式。擦除周期
打开该阵列中的每一个逻辑连接。该装置是
然后配置成通过执行用户定义函数
输出类型
从或阵列的信号可以直接馈送到输出
放销(组合功能)或锁存到D型倒装
翻牌(注册功能) 。 D型触发器锁存数据
在时钟的上升沿和由格洛控制
白平衡预设,并明确条款。当同步预置
术语被满足时,该寄存器的Q输出将被设置
在高时钟输入的下一个上升沿。满意的
异步明确任期将设置Q低,无论
时钟状态。如果这两个条件同时满足,
明确将覆盖预设。
输出极性
每个宏单元可被配置为实现高电平有效
或低电平有效逻辑。可编程极性消除
需要外接逆变器。
OUTPUT ENABLE
每个I / O宏单元的输出可以启用或解散
其相关联的可编程的控制下禁止时
输出使能乘积项。当逻辑条件
程序上的输出允许术语都满足,则
输出信号被传递到I / O引脚。否则,该
输出缓冲器驱动到高阻抗状态。
根据输出的控制使内, I / O引脚可以
函数作为专用输入端,专用的输出,或一个双
双向I / O 。开放的每一个输出连接
04-02-009F
3 10
PEEL
TM
22CV10A
能够长期将永久启用输出缓存和
产生一个专用输出。反之,如果每一个连接是
完好,能长期将永远是逻辑假的
I / O将作为一个专用的输入。
设计安全性
皮尔 22CV10A提供了一个特殊的EEPROM SECU-
RITY位,以防止未经授权的读取或复制
设计编程到器件中。安全位被置位
通过PLD编程,或者在亲结束
编程周期或作为一个单独的步骤中的装置具有后
被编程。一旦安全位被置位,这是impos-
sible验证(阅读)或编程PEEL ,直到整个
设备已先被擦除与批量擦除功能。
输入/反馈选择
在配置I / O宏单元来实现寄存器
羊羔功能(配置1和2在图5中) ,则Q
触发器的输出驱动反馈项。当CON组
搞清楚一个I / O宏单元实现组合
函数(配置3和4在图5中) ,所述反馈
信号是从I / O引脚。在这种情况下,销可以是
作为一个专用的输入或一个双向I / O操作。 (请参阅
还参见表1)。
签名字
签名字特性允许一个24位的代码为亲
编程
INTO
PEEL22CV10A
if
PEEL 22CV10A +软件选件使用。该代码可以
读回即使在安全位被置位。该
签名的字可以被用来识别图案亲
编程到器件或记录的设计修改,
等等
额外的宏单元配置
除了所示的标准四配置宏小区
图5中,每个剥离 22CV10A提供了额外的
8设置,并且可以用来增加设计
灵活性。的结构是相同的由所提供
皮尔 18CV8和PEEL 22CV10AZ 。然而,为了
保持与标准的JEDEC 22V10的文件兼容性
可编程逻辑器件的其他配置可以仅通过利用
指定PEEL 22CV10A +逻辑组件和
编程。引用这些额外的配置
请参阅在剥离 22CV10A +规格
此数据表的末尾。
图4. PEEL 22CV10A I / O宏单元的框图。
4 10
04-02-009F
PEEL
TM
22CV10A
图5. PEEL 22CV10A I / O宏单元四种配置
表1. PEEL 22CV10A宏单元配置位
CON组fi guration
#
1
2
3
4
A
0
1
0
1
B
0
0
1
输入/反馈选择
寄存器反馈
输出选择
低电平有效
注册
高电平有效
低电平有效
双向I / O
1
组合
高电平有效
5 10
04-02-009F
查看更多PEEL22CV10API-7PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    PEEL22CV10API-7
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:1965785011 复制

电话:0755-23919407
联系人:朱先生
地址:深圳市福田区振兴路华康大厦二栋5楼518
PEEL22CV10API-7
ICTAMI
17+
4545
DIP
进口原装正品现货
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
PEEL22CV10API-7
ICT
21+
30000
DIP
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
PEEL22CV10API-7
√ 欧美㊣品
▲10/11+
9170
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:刘经理
地址:北京市海淀区中关村大街32号和盛嘉业大厦10层1008
PEEL22CV10API-7
ICTAMI
14+
672200
DIP
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号2-1-1102
PEEL22CV10API-7
√ 欧美㊣品
▲10/11+
9913
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院
PEEL22CV10API-7
Diodes Inc.
㊣10/11+
10272
贴◆插
【dz37.com】实时报价有图&PDF
查询更多PEEL22CV10API-7供应信息

深圳市碧威特网络技术有限公司
 复制成功!