特点
PEEL 16CV8 -25
CMOS可编程电可擦除逻辑器件
倍速,电源选项
- 速度范围为25ns
- 功耗低至37毫安@ 25MHz的
开发/编程器支持
- 第三方软件和编程
- 易亨电子WinPLACE开发软件
- 自动翻译编程和JEDEC文件翻译
适用于最流行的PAL器件的软件
兼容主流16V8设备
- 16V8插座和功能兼容
- 标准16V8 JEDEC文件的程序
- 20引脚DIP , SOIC ,TSSOP和PLCC
CMOS电可擦除技术
- 高级工厂测试
- 可再编程的塑料包装
- 减少改造和开发成本
多功能的应用
- 替换随机逻辑
- 超级设置标准的20引脚可编程逻辑器件( PALS)
概述
皮尔
TM
16CV8是一个可编程的电可擦除逻辑
(剥离)的设备提供一个有吸引力的替代普通的可编程逻辑器件。该
PEEL
TM
16CV8提供的性能,灵活性,便于设计和
今天所需要的逻辑设计生产的实用性。
皮尔
TM
16CV8提供20引脚DIP , PLCC , SOIC和TSSOP
包(见图1),以25ns的速度和功率消耗低
作为37毫安。 EE -可重编程,提供即时的便利性
重新编程的开发和可重复使用的生产inven-保守党
最小化的程序设计的变化或错误的影响。 EE-
可重编程也提高了工厂的可测性,从而保证
最高质量的可能。
皮尔
TM
16CV8架构允许它取代了标准的20-
引脚可编程逻辑器件( PAL , GAL , EPLD等) 。参见图2。易亨电子的PEEL
TM
16CV8可以与现有的16CV8 DEC文件进行编程。有些亲
程序员也让PEEL
TM
16CV8直接编程
从PLD 16L8 , 16R4 , 16R6和16R8 JEDEC文件。其他开发
换货和编程的PEEL支持
TM
16CV8由设置
流行的第三方程序员和开发软件。易亨电子
酒店还提供免费WinPLACE开发软件。
图1 - 引脚配置
图2 - 框图
该数据表包含的新产品信息。易亨电子公司保留权利修改产品规格,恕不另行通知。无责任承担由于使用本产品造成的。下的任何权利
任何专利陪出售的产品。
1.0版2004年12月16日
1/11
功能说明
皮尔
TM
16CV8实现逻辑功能的总和, OF-产品
表达式在一个可编程和/固定或逻辑阵列。用户定义
功能是由编程输入信号的连接创建
到阵列中。用户可配置的输出结构的宏观形式
细胞进一步提高逻辑的灵活性。
64产品条款:
-56乘积项(排列在8组,每组7)形式的积求和的
对于宏组合或注册逻辑功能
-8乘积项(安排1元宏)添加一个额外的
产品期限为加总产品的宏功能或I / O引脚
输出使能控制
在每一个输入线/产品长期路口有一个EEPROM的MEM
储器单元,它确定是否有在逻辑连接
那个路口。每一个乘积项本质上是一个32输入端与门。一
这是连接到两个真和的补码乘积项
输入信号将始终为FALSE ,因此不会影响或
函数,它的驱动器。当上一个乘积项的所有连接都
打开,这个词永远是TRUE。
编程时剥离
TM
16CV8 ,器件编程第一
执行批量擦除以删除以前的模式。擦除周期
打开该阵列中的每一个逻辑连接。该设备被配置为
通过编程选择的连接进行用户定义函数
在与阵列。 (请注意,剥离
TM
设备自动编程
编程所有未使用的产品方面的联系,使他们将
对输出的功能没有影响。
体系结构概述
皮尔
TM
16CV8拥有10专用输入引脚和8个I / O引脚,
这让一共有多达16个输入和8个输出,用于创建逻辑
功能。在该装置的核心是一个可编程的电eras-
能够与阵列驱动固定或阵列。具有这种结构的
PEEL
TM
16CV8可以实现高达加总产品8个逻辑表达式
sions 。
与每个八或功能是宏蜂窝从而可以
被独立地编程为高达一至四个不同的基本config-
urations 。可编程宏单元允许每个I / O创建
的高电平或低电平有效顺序或组合逻辑功能
极性,同时提供两种可能的路径反馈到阵列中。
三种不同的设备模式,简单,复杂和注册,支持
端口不同的用户配置。在简单模式下的宏单元可以
配置为与所述输出缓冲器永久组合函数
执行,或者输出缓冲器可被停用,该I / O引脚作为
专用输入。在复杂的模式宏蜂窝配置为combi-
与输出缓冲器natorial功能允许通过产品控制
任期。在已注册的模式,宏小区可以注册来配置
操作寄存器时钟和输出缓冲器使能控制
直接从管脚,或可以用于与组合功能被配置
输出缓冲器使能由一个乘积项控制。在大多数情况下
设备模式自动设定由开发软件的基础上,
在设计中指定的功能。
明确了创建的三个设备模式支持设计
PEEL
TM
16CV8 ,以及设计创造了最初的流行PLD
设备,如16R4 , 16R8和16L8 。表1示出了装置
模式用于模拟各种可编程逻辑器件。设计转换成
16CV8是由JEDEC提供对JEDEC容纳翻译
从易亨电子,以及几个程序员可以读取原稿
最终PLD JEDEC文件,并自动编程16CV8执行
相同的功能。
皮尔的可编程与阵列
TM
16CV8是由输入形成
线相交的乘积项。在输入线和产品方面是
使用如下:
32输入线:
-16输入线进行了真实而施加的信号补
到8专用输入引脚
-16其他行进行了真实的8宏蜂窝的补充
从I / O引脚或时钟/ OE引脚的反馈信号或输入
表1:剥离
TM
16CV8设备兼容性
PLD架构
PEEL
TM
16CV8
兼容性
DEVICE模式
10H8
10L8
10P8
12H6
12L6
12P6
14H4
14L4
14P4
16H2
16HD8
16L2
16LD8
16P2
16H8
16L8
16P8
16R4
16R6
16R8
16RP4
简单
简单
简单
简单
简单
简单
简单
简单
简单
简单
简单
简单
简单
简单
复
复
复
注册
注册
注册
注册
和/或逻辑阵列
易亨电子股份有限公司
www.anachip.com.tw
2/11
1.0版2004年12月16日
表1:剥离
TM
16CV8设备兼容性
简单模式
在简单模式下,所有八个乘积项喂或数组,它可以
产生一个纯组合函数的输出引脚。亲
可编程输出极性选择允许高电平或低电平逻辑,
省去了外部的逆变器。对于输出功能外,
缓冲器可以被永久使能。反馈到阵列中可用
对所有的宏单元I / O管脚,除了销15和16中。图6示出了
皮尔的逻辑阵列
TM
16CV8配置的简单模式。
简单模式也提供了配置I / O引脚作为ded-的选择
icated输入。在这种情况下,输出缓冲器被永久停用,并
在I / O引脚的反馈被用来从销到使输入信号
逻辑阵列。此选项适用于所有的I / O引脚,除了引脚15和16 。
图3示出了可能的简单模式宏小区配置。
1简单模式
低电平有效输出
VCC
PLD架构
兼容性
16RP6
14RP8
PEEL
TM
16CV8
DEVICE模式
注册
注册
可编程宏单元
宏蜂窝提供完整的控制每个架构
输出。配置每路输出的能力,独立允许用户
裁缝皮尔的配置
TM
16CV8的精确要求一
其设计的求。
宏单元架构
每个宏单元包含一个或函数,一个D型触发器,一个输出的
极性选择器,和一个可编程反馈路径。四EEPROM
结构位MS0 , MS1 , OP和RC控制的配置
每个宏单元。位MSO和MSI是全球性的, SIM-之间进行选择
PLE ,为整个复杂的设备,并注册模式。位OP和
RC是当地的每个宏单元;位OP控制输出极性位
RC注册和组合操作,并与选择
指定的反馈路径。表2示出了该架构的位设置
为每一种可能的配置。
对于可能的宏单元配置等效电路illus-
trated在图3,图4和5。当创建一个剥离
TM
装置的设计,该
通常是在明确指定所希望的宏小区的配置
设计文件。当设计被汇编或编译,宏小区
配置位在JEDEC的最后几行定义编程
明文件。
表2:剥离
TM
16CV8设备模式/宏单元配置位
2
简单模式
高电平输出
VCC
3
简单模式
I / O引脚输入
图3 - 宏单元配置为剥离的简单模式
TM
16CV8 (参见图6为逻辑阵列)
易亨电子股份有限公司
www.anachip.com.tw
3/11
1.0版2004年12月16日
复模
在复杂的模式, 7项产品的饲料或数组,它可以
产生一个纯组合函数的输出引脚。亲
可编程输出极性选择提供高电平或低电平有效
逻辑,省去了外部的逆变器。输出缓冲区
由第八乘积项进行控制,从而宏蜂窝到CON组
想通为输入,输出或双向功能。反馈到
数组输入或双向功能,可在12以外的所有引脚
和19。图4示出了可能的复杂模式的宏单元的配置
系统蒸发散。
1
注册方式
低电平有效输出注册
OE引脚
2
注册方式
高电平输出注册
OE引脚
D
Q
Q
D
Q
Q
CLK引脚
CLK引脚
3
注册方式
低电平有效输出组合
4
注册方式
高电平输出组合
产品期限
产品期限
2
1
复模
低电平有效输出
复模
高电平输出
产品期限
产品期限
图5 - 宏单元配置为的注册模式
PEEL
TM
16CV8 (参见图8为逻辑阵列)的
设计安全性
图4 - 宏单元的配置的复杂模式
PEEL
TM
16CV8 (参见图7为逻辑阵列)
皮尔
TM
16CV8提供了一个特殊的EEPROM安全位的预
通风口非法读取或设计的复制编入
装置。安全位被通过PLD编程设定,无论是在CON组
clusion编程周期或作为一个单独的步骤,该装置后
已被编程。一旦安全位被设置为impossi-
BLE验证(阅读)或编程PEEL
TM
直到整个装置具有第一
被擦除的批量擦除功能。
注册方式
注册模式提供八个乘积项的或阵列用于寄存器
羊羔功能。可编程输出极性选择器提供
高有效或低有效逻辑,省去了外部invert-
ERS 。然而(请注意,如果寄存器被选择,则剥离
TM
16CV8稳压
gisters电复位,因此第一时钟到达之前的输出在
销将是低的,如果用户已经选择高有效逻辑高,如果
用户已经选择低有效逻辑。如果组合被选中,则输出
将是逻辑的函数。 )对于已注册的功能,该输出缓冲器
使直接从/ OE控制引脚控制。反馈到
阵列来自宏蜂窝寄存器。在注册模式下,输入引脚
1和11被永久分配为CLK和/ OE , respec- tively 。身材
图8显示了果皮的逻辑阵列
TM
16CV8配置注册
模式。
注册模式也提供了配置宏的的选项
组合操作,有7项产品的供给或功能
化。
再次可编程输出极性选择提供高电平或
低电平有效逻辑。输出缓冲器使由第八控制
乘积项,使宏小区为被配置为输入,输出或
双向功能。反馈到数组输入或双向
适用于所有的I / O引脚的功能。宏单元配置为
皮尔注册模式
TM
16CV8
签名字
签名字特性允许一个64位代码被编程到
皮尔
TM
16CV8 。后的安全位的代码不能被读回
已被设定。签名词可以用来识别图案
编程到器件或记录的设计修改,等
易亨电子股份有限公司
www.anachip.com.tw
4/11
1.0版2004年12月16日
1
I
19
I / O
万家乐
CELL
2
I
万家乐
CELL
I
3
18
I / O
万家乐
CELL
I
17
I / O
4
万家乐
CELL
I
5
16
I / O
万家乐
CELL
I
15
I / O
6
万家乐
CELL
I
7
14
I / O
万家乐
CELL
I
8
13
I / O
万家乐
CELL
9
I
12
I / O
11
图6 - PEEL
TM
16CV8逻辑阵列 - 简单模式(参见图3为宏的详细信息)
易亨电子股份有限公司
www.anachip.com.tw
5/11
1.0版2004年12月16日