PDSP16116
16 x 16位乘法器复
取代1996年10月版, DS3707 - 4.2
DS3707 - 1997年5.3月
该PDSP16116包含四个16316阵列乘法器,2个
32位加法器/减法器,所有以支持所需的控制逻辑
块浮点运算中的应用FFT使用的端口。
该PDSP16116A变种就会大量繁殖两种复杂的( 16116 )
位字的每一个50ns的,并且可以被配置为输出的COM
在一个周期内完整的络合物( 32132 )位的结果。数据
格式是小数补码。
在与PDSP16318A的PDSP16116A组合形式
双芯片20MHz的复数乘法累加器20位
累加器寄存器和输出转换器。在PDSP16116A
有两个PDSP16318As和两个PDSP1601As组合
形成一个完整的20MHz的基数2 DIT FFT蝶形解决方案
它完全支持块浮点运算。该
PDSP16116具有适合于非常高的吞吐量
递归算法,因为所有的计算都按一个进行
单流水线延迟(双循环落空) 。
XR15 : 0
XI15 : 0
YR15 : 0
YI15 : 0
REG
REG
REG
REG
MULT
MULT
MULT
MULT
特点
I
复数( 16116 ) 3 ( 16116 )乘法
I
全部32位结果
I
20MHz的时钟速率
I
块浮点FFT蝶形支持
I
( 21 )3( 21 )陷阱
I
二进制补码小数运算
I
TTL兼容的I / O
I
复共轭
I
2周期告吹
I
144针PGA或QFP封装
应用
I
快速傅立叶变换
I
数字滤波
I
雷达和声纳处理
I
仪器仪表
I
影像处理
订购信息
PDSP16116 MC GGDR
PDSP16116A B0交流
PDSP16116A A0交流
PDSP16116A B0 GG
PDSP16116A MC GGDR
PDSP16116B B0交流
PDSP16116D B0 GG
10MHz的MIL -883筛选
20MHz的工业
20MHz的军事
20MHz的工业
20MHz的MIL -883筛选
25MHz的工业
31 · 5MHz的工业
REG
REG
REG
REG
ADD / SUB
ADD / SUB
移
移
REG
REG
PR15 : 0
PI15 : 0
图。 1简化框图。
相关产品
PDSP16318/A
PDSP16112/A
PDSP16330/A
PDSP1601/A
PDSP16350
PDSP16256
PDSP16510
复杂的累加器
( 16116 )3( 12112 )复合乘法器
毕达哥拉斯处理器
ALU和桶式移位器
精密数字调制器
可编程FIR滤波器
单芯片FFT处理器
PDSP16116
系统特点
该PDSP16116具有多项功能专为系
统的应用程序。
复共轭
使用复杂的算法很多算法需要conjuga-
化复杂的数据流。此操作有传统的重
quired额外ALU乘以虚数部分
-1 。该PDSP16116通过提供消除此要求
片上复杂或者两个传入的COM的缀合
复杂的数据的话,在不降低吞吐量。
( 21 )3( 21 )陷阱
在乘法运算采用补码小数NO-
塔季翁,则(21) 3 (21)的操作构成了一个无效的结果,因为
11
是不是可表示的小数范围。该
PDSP16116通过捕获(21) 3 (21)消除了这个问题
操作,并迫使乘法器结果成为最
正数表示的。
轻松连接
如同所有的PDSP家人PDSP16116具有稳压
istered升/ O数据和控制。数据输入有独立的
时钟使能和数据输出具有独立的三态
输出使能。
正常
模式
CON组fi guration
信号
XR15 : 0
Xl15 : 0
YR15 : 0
Yl15 : 0
PR15 : 0
PL15 : 0
CLK
CEX
CEY
TYPE
输入
输入
输入
输入
产量
产量
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
产量
产量
产量
产量
输入
输入
动力
动力
描述
16位输入真正的X数据
16位输入为假想X数据
16位输入真正的Y数据
16位输入为假想的Y数据
16位输出为真正的P数据
16位输出为假想P数据
时钟;新数据在CLK的上升沿装入
时钟,使X -端口输入寄存器
时钟,使Y型端口输入寄存器
共轭X数据
共轭Y数据
大红大紫的实部和虚结果
模式选择( BFP /普通)
开始BFP操作(见注1 )
传球结束(见注1 )
从一个字的实部3个MSB (见注1 )
从A-字虚部3个MSB (见注1 )
从A字的字标签
从B-字/换档控制字标记(见注2 )
字标记输出(见注1 )
移相控制的A-字/溢出标志(见注2 )
按住Shift键控制蓄电池的结果(见注1 )
全球加权寄存器的内容(见注1 )
选择所希望的输出配置
输出使
15V
供应(见注3 )
供应0V (见注3 )
CONx
康妮
圆
MBFP
SOBFP
EOPSS
配合低
配合低
配合低
配合低
配合低
配合低
AR15 : 1 3
[15] : 1 3
WTA1 : 0
WTB1 : 0
WTOUT1 : 0
SFTA1 : 0
SFTR2 : 0
GWR4 : 0
OSEL1 : 0
OER , OEI
V
DD
GND
笔记
1.只有在BFP模式用于
2.在执行BFP /正常模式不同的功能
3.所有电源引脚都必须连接
表1信号说明
2
PDSP16116
A
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
B
C
D
E
F
G
H
J
K
L
M
N
P
R
AC144 ( POWER)
图。 144 I / O电源引脚栅格阵列封装3A引脚连接(底视图)
销1
销144
PIN 1 IDENT
(见注2 )
GG144
图。 3B引脚连接144 I / O陶瓷四方扁平封装(顶视图)
图。 3引脚连接图(不按比例) 。见表1信号说明和表2引脚。
4