PCM66P
FPO
FPO
16位CMOS单片音频
数位类比转换器
特点
q
低成本16位双通道CMOS
单片D / A转换器
q
q
q
q
q
q
单电源+ 5V操作
50mW的功耗
无干扰电压输出
低失真: -86dB最大THD + N
完成与参考
串行输入格式
描述
该PCM66P是一种低成本,双输出的16位的CMOS
数字 - 模拟转换器。该PCM66P具有真正的
无干扰电压输出,内部参考和再
张塌塌米只有一个单一的+ 5V电源。总功率耗散
灰小于50mW的最大低的最大总
谐波失真+噪声( -86dB最大; PCM66P-
j)为100 %测试。一个或两个信道的输出
模式是完全用户选择。
该PCM66P是在一个节省空间的20引脚塑封
SOIC封装。 PCM66P接收的串行数据输入
格式,并与其它的Burr-Brown的PCM兼容
等产品的行业标准PCM56P 。
q
单路或双路DAC模式
手术
q
塑料20引脚SOIC封装
V
CC
(+5V)
SDM SEL
LRDAC
LRCLK
WDCLK
CLK
数据
串行到并行
移位寄存器
控制
逻辑
16-Bit
V
OUT
DAC
参考
V
REF
A
COM
INTEGRATE
&保持放大器
L声道输出
V
OUT
INTEGRATE
&保持放大器
- [R CH OUT
D
COM
国际空港工业园邮寄地址:PO Box 11400
联系电话: ( 602 ) 746-1111 TWX : 910-952-1111 电缆: BBRCORP
图森,亚利桑那州85734 街道地址: 6730 S.图森大道。 图森,亚利桑那州85706
电传: 066-6491 传真: ( 602 ) 889-1510 即时产品信息: ( 800 ) 548-6132
PDS-1051D
美国印刷1993年10月
1990年的Burr-Brown公司
特定网络阳离子
电动
所有规格在25 ° C和+ V
CC
= + 5V ,除非另有说明。
PCM66P和PCM66P ,J
参数
决议
动态范围
数字输入
逻辑系列
逻辑电平: V
IH
V
IL
数据格式
输入时钟频率
动态特性
总谐波失真+ N
(2)
PCM60P / 66P : F = 991Hz ( 0分贝)
(3)
F = 991Hz ( -20dB )
F = 991Hz ( -60dB )
PCM60P -J / 66P -J : F = 991Hz ( 0分贝)
F = 991Hz ( -20dB )
F = 99lHz ( -60dB )
声道分离
传输特性
准确性
增益误差
增益不匹配
双极性零误差
(5)
增益漂移
预热时间
空闲信道的信噪比
模拟输出
输出范围
输出阻抗
短路持续时间
建立时间
毛刺能量
电源要求
+V
CC
电源电压
电源电流
功耗
温度范围
规范
操作
存储
(6)
条件
民
典型值
最大
16
单位
位
dB
96
TTL兼容的CMOS
I
IH
= + 40μA最大
I
IL
= -40μA最大
+2.4
0
串行BTC
(1)
8.5
+5.25
0.8
V
V
兆赫
f
S
f
S
f
S
f
S
f
S
f
S
= 176.4kHz
(4)
= 176.4kHz
= 176.4kHz
= 176.4kHz
= 176.4kHz
= 176.4kHz
+80
–88
–68
–28
–92
–68
–28
+85
–82
–86
dB
dB
dB
dB
dB
dB
dB
V
OUT
= 2.6
通道到通道
0 ° C至70℃
1
20-20KHZ与A加权滤波器
±2
±1
±30
100
±90
2.6
2
±10
%
%
mV
PPM /°C的
分钟
dB
VP-P
要确定
Suffieicnt以满足176.4kHz THD + N规范
满足所有THD + N规范,无需外部输出去毛刺
+4.75
V
CC
= +5V
0
–30
–60
+5
+9.5
+5.25
50
+70
+70
+100
V
mA
mW
°C
°C
°C
注: ( 1 )二进制补码。的(失真( 2)比率
RMS
+噪声
RMS
) /信号
RMS
。 (3) D / A变换器的输出频率/信号电平(上左和
右声道) 。 (4)的D / A转换器的采样频率(4× 44.1kHz的4倍,每通道的过采样) 。 ( 5 )偏移误差双极零。输出(6)的比率在BPZ (双极
零),用20kHz的低通滤波器,除了A加权滤波器的满量程范围。
本文提供的信息被认为是可靠的;但是, BURR -BROWN承担不准确或遗漏不承担任何责任。 BURR -BROWN
对使用这些信息不承担任何责任,所有此类信息的使用应完全由用户自己承担风险。价格和规格如有
更改,恕不另行通知。没有专利权或许可给任何此处所描述的电路被暗示或向任何第三方授予的。 BURR -BROWN没有授权
或保证任何Burr-Brown产品用于生命支持设备和/或系统。
PCM66P
2
PCM66P引脚分配
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
描述
左/右时钟
字时钟
时钟输入
数据输入
无连接
数字通用
常见的模拟
左声道V
OUT
输出共
右声道V
OUT
模拟电源
模拟电源
参考解耦
参考意义
参考输出
模拟电源
模拟电源
数字电源
单个DAC模式
左/右DAC选择
助记符
LRCLK
WDCLK
CLK
数据
NC
D
COM
A
COM
L声道输出
V
COM
- [R CH OUT
+V
CC
+V
CC
C
REF
V
REF
SENSE
V
REF
+V
CC
+V
CC
+V
CC
SDM SEL
LRDAC
包装信息
(1)
模型
PCM66P
PCM66P ,J
包
20引脚SOIC
20引脚SOIC
封装图
数
248
248
注: ( 1 )有关详细的图纸和维表,请参阅数据结束
片,或的Burr-Brown IC数据手册附录D 。
美国的代工价格
订购信息
模型
1–24
基本型号
PCM66P
$11.80
P:塑料
PCM66P -J级代码
13.30
性能
25-99
$10.40
11.70
PCM66P100+
-X
$9.15
10.30
绝对最大额定值
直流电源电压............................................... .............................
±10V
输入电压范围............................................... ............ -3V至+ 5.25V
功耗................................................ ............................ 50毫瓦
工作温度................................................ .... -30 ° C至+ 70°C
存储温度................................................ ...... -60 ° C至+ 100°C
焊接温度(焊接, 10秒) ........................................... ... + 300℃
工作原理
该PCM66P是一个双输出的16位CMOS数字 - 模拟
音频转换器。该PCM66P ,完成与内部参考
ENCE ,有两个无毛刺电压输出,只需要一
+ 5V单电源供电。使用一个或两个输出模式
每个DAC通道用户选择。该PCM66P接受
串行数据输入格式与其他Burr-兼容
布朗PCM等产品的行业标准PCM56P 。
一个DAC双通道工作
通常, PCM66P与一个连续的时钟操作
输入的双通道输出模式。这个模式被选择时
SDM SEL保持低电平(单个DAC模式选择) 。参阅
通过表一的精确控制逻辑如图真值表关系
船舶。对于左,右声道的输出数据被加载
交替地进入PCM66P而控制逻辑
切换之间的左和右输出放大器
适当的整合和保持模式。数据字闩
ING是由WDCLK (字时钟)和通道控制
选择由LRCLK (左/右时钟)制成。图1
示出了用于单个DAC双通道模式的定时
的操作。在图2中的框图说明如何
单个DAC输出提供切换输出到两个
整合和保持放大器。左边和输出之间
在这种模式下,右声道不是同相的。见图3
为PCM66P在双通道的正确连接
DAC模式。
引脚功能
SDM SEL
0
0
0
0
1
1
1
1
1
1
1
1
LRDAC
X
X
X
X
0
0
0
0
1
1
1
1
LRCLCK
0
0
1
1
0
0
1
1
0
0
1
1
WDCLK
0
1
0
1
0
1
0
1
0
1
0
1
串行
数据字
输入
右
右
左
左
抑制
抑制
左
左
右
右
抑制
抑制
左
通道
产量
HOLD
INTEGRATE
HOLD
HOLD
V
COM
V
COM
V
COM
V
COM
V
COM
V
COM
V
COM
V
COM
右
通道
产量
HOLD
HOLD
HOLD
INTEGRATE
HOLD
HOLD
INTEGRATE
INTEGRATE
HOLD
HOLD
INTEGRATE
INTEGRATE
注: CLK ( P3 )的上升沿锁存LRCLK ( P1 ) , WDCLK ( P2 )和数据( P4 ) 。
表一PCM66P逻辑真值表。
3
PCM66P
双通道每个DAC输出模式
P3 (CLK)
P2 ( WDCLK )
P1 ( LRCLK )
加载右通道数据
加载左声道数据
P4( DATA)的
1
2
8
9
10
11
12
13
14
15
16
1
2
8
9
10
11
12
13
14
15
16
P10 ( LCH OUT )
HOLD
INTEGRATE
HOLD
P10 ( LCH V
OUT
)
P12 ( RCH OUT )
HOLD
INTEGRATE
P12 ( RCH V
OUT
)
注:单个DAC模式选择= 0 ; L / R DAC选择= X; WDCLK = 50 %的占空比;串行数据读取MSB先用BTC编码( MSB
=第1位) 。
单路单DAC输出模式
P3 (CLK)
两个DAC
P2 ( WDCLK )
两个DAC
P1 ( LRCLK )
两个DAC
P4( DATA)的
两个DAC
P12 ( RCH OUT )
右声道DAC
P12 ( RCH V
OUT
)
右声道DAC
P12 ( RCH OUT )
左DAC
P12 ( RCH V
OUT
)
左DAC
HOLD
INTEGRATE
加载右DAC数据
左加载DAC数据
1
2
8
9
10
11
12
13
14
15
16
1
2
8
9
10
11
12
13
14
15
16
HOLD
INTEGRATE
注:单个DAC模式选择= 1 ; L / R的DAC选择= 0 (左DAC)或1 (右DAC) 。
图1 PCM66P时序图。
PCM66P
4
数据
CLK
串行/并行
移位寄存器
模式控制逻辑
WDCLK
LRCLK
16位输入
数据锁存器
4k
30k
LRDAC
SDM SEL
16位D / A
变流器
10k
0–3.5V
20k
–
+
LCH
V
OUT
V
COM
4k
30k
参考
–
+
–
+
20k
–
+
通道
V
OUT
+V
CC
V
REF
SEN
V
REF
C
REF
+V
CC
图2. PCM66P框图。
所要求的输入,没有额外的输入信号,来锁存
从交替的左/右数据字输入中的相应数据
流。在单个DAC模式下, PCM66P的左声道
输出被禁用,并在+ V举行
COM
。在这种模式下都
DAC的分担DATA ,CLK, WDCLK共同投入,
LRCLK 。否则电路连接是一样的
两通道的DAC模式,除LRDAC的
其级别选择是否在单个DAC将输出
专用左或右通道数据。
整合并保持输出放大器
在PCM66P采用的集成和保持放大器
每个输出信道。这允许一个单一的,非常快的DAC来
养活两个放大器,减少电路的复杂性。这也
用于阻挡的输出毛刺从DAC到
各个通道输出,有效地使PCM66P
输出“无干扰”的PCM66P是+ 5V单电源
设备与2.8Vp - p的电压输出摆幅。输出
不对称的左右摆动V
COM
(+V
CC
- 2.33V ) 。看
表二为精确的输入/输出关系。由于真
CMOS放大器上使用的PCM66P ,负载电阻
tance上的输出不应该小于100kΩ的和
容性负载不能超过100pF的。为了获得最大的
低失真的性能,输出缓冲放大器应
可以考虑。
PCM66P
模式选择
20
19
18
17
16
10F
1
数字
输入
2
3
4
5
6
7
8
L声道输出
330pF
9
330pF
10
- [R CH OUT
LRCLK
WDCLK
CLK
数据
NC
D
COM
A
COM
L声道输出
V
COM
- [R CH OUT
C
COM
3.3F
模式2
模式1
+V
CC
+V
CC
+V
CC
V
REF
15
V
REF
SEN
14
C
REF
13
+V
CC
+V
CC
12
11
C
REF
0.1F
+
100F
+V
CC
+5V
图3. PCM66P连接图。
两个DAC双通道工作
在相,两声道输出可通过使用两个而获得
PCM66Ps并选择单个DAC模式( SDM设置
SEL高点) 。对使用的高或低输入电平
LRDAC (P左/右选择DAC ) ,每个DAC都可以有
右声道输出专用于或左或右的数据
5
PCM66P
PCM66P
FPO
FPO
16位CMOS单片音频
数位类比转换器
特点
q
低成本16位双通道CMOS
单片D / A转换器
q
q
q
q
q
q
单电源+ 5V操作
50mW的功耗
无干扰电压输出
低失真: -86dB最大THD + N
完成与参考
串行输入格式
描述
该PCM66P是一种低成本,双输出的16位的CMOS
数字 - 模拟转换器。该PCM66P具有真正的
无干扰电压输出,内部参考和再
张塌塌米只有一个单一的+ 5V电源。总功率耗散
灰小于50mW的最大低的最大总
谐波失真+噪声( -86dB最大; PCM66P-
j)为100 %测试。一个或两个信道的输出
模式是完全用户选择。
该PCM66P是在一个节省空间的20引脚塑封
SOIC封装。 PCM66P接收的串行数据输入
格式,并与其它的Burr-Brown的PCM兼容
等产品的行业标准PCM56P 。
q
单路或双路DAC模式
手术
q
塑料20引脚SOIC封装
V
CC
(+5V)
SDM SEL
LRDAC
LRCLK
WDCLK
CLK
数据
串行到并行
移位寄存器
控制
逻辑
16-Bit
V
OUT
DAC
参考
V
REF
A
COM
INTEGRATE
&保持放大器
L声道输出
V
OUT
INTEGRATE
&保持放大器
- [R CH OUT
D
COM
国际空港工业园邮寄地址:PO Box 11400
联系电话: ( 602 ) 746-1111 TWX : 910-952-1111 电缆: BBRCORP
图森,亚利桑那州85734 街道地址: 6730 S.图森大道。 图森,亚利桑那州85706
电传: 066-6491 传真: ( 602 ) 889-1510 即时产品信息: ( 800 ) 548-6132
PDS-1051D
美国印刷1993年10月
1990年的Burr-Brown公司
特定网络阳离子
电动
所有规格在25 ° C和+ V
CC
= + 5V ,除非另有说明。
PCM66P和PCM66P ,J
参数
决议
动态范围
数字输入
逻辑系列
逻辑电平: V
IH
V
IL
数据格式
输入时钟频率
动态特性
总谐波失真+ N
(2)
PCM60P / 66P : F = 991Hz ( 0分贝)
(3)
F = 991Hz ( -20dB )
F = 991Hz ( -60dB )
PCM60P -J / 66P -J : F = 991Hz ( 0分贝)
F = 991Hz ( -20dB )
F = 99lHz ( -60dB )
声道分离
传输特性
准确性
增益误差
增益不匹配
双极性零误差
(5)
增益漂移
预热时间
空闲信道的信噪比
模拟输出
输出范围
输出阻抗
短路持续时间
建立时间
毛刺能量
电源要求
+V
CC
电源电压
电源电流
功耗
温度范围
规范
操作
存储
(6)
条件
民
典型值
最大
16
单位
位
dB
96
TTL兼容的CMOS
I
IH
= + 40μA最大
I
IL
= -40μA最大
+2.4
0
串行BTC
(1)
8.5
+5.25
0.8
V
V
兆赫
f
S
f
S
f
S
f
S
f
S
f
S
= 176.4kHz
(4)
= 176.4kHz
= 176.4kHz
= 176.4kHz
= 176.4kHz
= 176.4kHz
+80
–88
–68
–28
–92
–68
–28
+85
–82
–86
dB
dB
dB
dB
dB
dB
dB
V
OUT
= 2.6
通道到通道
0 ° C至70℃
1
20-20KHZ与A加权滤波器
±2
±1
±30
100
±90
2.6
2
±10
%
%
mV
PPM /°C的
分钟
dB
VP-P
要确定
Suffieicnt以满足176.4kHz THD + N规范
满足所有THD + N规范,无需外部输出去毛刺
+4.75
V
CC
= +5V
0
–30
–60
+5
+9.5
+5.25
50
+70
+70
+100
V
mA
mW
°C
°C
°C
注: ( 1 )二进制补码。的(失真( 2)比率
RMS
+噪声
RMS
) /信号
RMS
。 (3) D / A变换器的输出频率/信号电平(上左和
右声道) 。 (4)的D / A转换器的采样频率(4× 44.1kHz的4倍,每通道的过采样) 。 ( 5 )偏移误差双极零。输出(6)的比率在BPZ (双极
零),用20kHz的低通滤波器,除了A加权滤波器的满量程范围。
本文提供的信息被认为是可靠的;但是, BURR -BROWN承担不准确或遗漏不承担任何责任。 BURR -BROWN
对使用这些信息不承担任何责任,所有此类信息的使用应完全由用户自己承担风险。价格和规格如有
更改,恕不另行通知。没有专利权或许可给任何此处所描述的电路被暗示或向任何第三方授予的。 BURR -BROWN没有授权
或保证任何Burr-Brown产品用于生命支持设备和/或系统。
PCM66P
2
PCM66P引脚分配
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
描述
左/右时钟
字时钟
时钟输入
数据输入
无连接
数字通用
常见的模拟
左声道V
OUT
输出共
右声道V
OUT
模拟电源
模拟电源
参考解耦
参考意义
参考输出
模拟电源
模拟电源
数字电源
单个DAC模式
左/右DAC选择
助记符
LRCLK
WDCLK
CLK
数据
NC
D
COM
A
COM
L声道输出
V
COM
- [R CH OUT
+V
CC
+V
CC
C
REF
V
REF
SENSE
V
REF
+V
CC
+V
CC
+V
CC
SDM SEL
LRDAC
包装信息
(1)
模型
PCM66P
PCM66P ,J
包
20引脚SOIC
20引脚SOIC
封装图
数
248
248
注: ( 1 )有关详细的图纸和维表,请参阅数据结束
片,或的Burr-Brown IC数据手册附录D 。
美国的代工价格
订购信息
模型
1–24
基本型号
PCM66P
$11.80
P:塑料
PCM66P -J级代码
13.30
性能
25-99
$10.40
11.70
PCM66P100+
-X
$9.15
10.30
绝对最大额定值
直流电源电压............................................... .............................
±10V
输入电压范围............................................... ............ -3V至+ 5.25V
功耗................................................ ............................ 50毫瓦
工作温度................................................ .... -30 ° C至+ 70°C
存储温度................................................ ...... -60 ° C至+ 100°C
焊接温度(焊接, 10秒) ........................................... ... + 300℃
工作原理
该PCM66P是一个双输出的16位CMOS数字 - 模拟
音频转换器。该PCM66P ,完成与内部参考
ENCE ,有两个无毛刺电压输出,只需要一
+ 5V单电源供电。使用一个或两个输出模式
每个DAC通道用户选择。该PCM66P接受
串行数据输入格式与其他Burr-兼容
布朗PCM等产品的行业标准PCM56P 。
一个DAC双通道工作
通常, PCM66P与一个连续的时钟操作
输入的双通道输出模式。这个模式被选择时
SDM SEL保持低电平(单个DAC模式选择) 。参阅
通过表一的精确控制逻辑如图真值表关系
船舶。对于左,右声道的输出数据被加载
交替地进入PCM66P而控制逻辑
切换之间的左和右输出放大器
适当的整合和保持模式。数据字闩
ING是由WDCLK (字时钟)和通道控制
选择由LRCLK (左/右时钟)制成。图1
示出了用于单个DAC双通道模式的定时
的操作。在图2中的框图说明如何
单个DAC输出提供切换输出到两个
整合和保持放大器。左边和输出之间
在这种模式下,右声道不是同相的。见图3
为PCM66P在双通道的正确连接
DAC模式。
引脚功能
SDM SEL
0
0
0
0
1
1
1
1
1
1
1
1
LRDAC
X
X
X
X
0
0
0
0
1
1
1
1
LRCLCK
0
0
1
1
0
0
1
1
0
0
1
1
WDCLK
0
1
0
1
0
1
0
1
0
1
0
1
串行
数据字
输入
右
右
左
左
抑制
抑制
左
左
右
右
抑制
抑制
左
通道
产量
HOLD
INTEGRATE
HOLD
HOLD
V
COM
V
COM
V
COM
V
COM
V
COM
V
COM
V
COM
V
COM
右
通道
产量
HOLD
HOLD
HOLD
INTEGRATE
HOLD
HOLD
INTEGRATE
INTEGRATE
HOLD
HOLD
INTEGRATE
INTEGRATE
注: CLK ( P3 )的上升沿锁存LRCLK ( P1 ) , WDCLK ( P2 )和数据( P4 ) 。
表一PCM66P逻辑真值表。
3
PCM66P
双通道每个DAC输出模式
P3 (CLK)
P2 ( WDCLK )
P1 ( LRCLK )
加载右通道数据
加载左声道数据
P4( DATA)的
1
2
8
9
10
11
12
13
14
15
16
1
2
8
9
10
11
12
13
14
15
16
P10 ( LCH OUT )
HOLD
INTEGRATE
HOLD
P10 ( LCH V
OUT
)
P12 ( RCH OUT )
HOLD
INTEGRATE
P12 ( RCH V
OUT
)
注:单个DAC模式选择= 0 ; L / R DAC选择= X; WDCLK = 50 %的占空比;串行数据读取MSB先用BTC编码( MSB
=第1位) 。
单路单DAC输出模式
P3 (CLK)
两个DAC
P2 ( WDCLK )
两个DAC
P1 ( LRCLK )
两个DAC
P4( DATA)的
两个DAC
P12 ( RCH OUT )
右声道DAC
P12 ( RCH V
OUT
)
右声道DAC
P12 ( RCH OUT )
左DAC
P12 ( RCH V
OUT
)
左DAC
HOLD
INTEGRATE
加载右DAC数据
左加载DAC数据
1
2
8
9
10
11
12
13
14
15
16
1
2
8
9
10
11
12
13
14
15
16
HOLD
INTEGRATE
注:单个DAC模式选择= 1 ; L / R的DAC选择= 0 (左DAC)或1 (右DAC) 。
图1 PCM66P时序图。
PCM66P
4
数据
CLK
串行/并行
移位寄存器
模式控制逻辑
WDCLK
LRCLK
16位输入
数据锁存器
4k
30k
LRDAC
SDM SEL
16位D / A
变流器
10k
0–3.5V
20k
–
+
LCH
V
OUT
V
COM
4k
30k
参考
–
+
–
+
20k
–
+
通道
V
OUT
+V
CC
V
REF
SEN
V
REF
C
REF
+V
CC
图2. PCM66P框图。
所要求的输入,没有额外的输入信号,来锁存
从交替的左/右数据字输入中的相应数据
流。在单个DAC模式下, PCM66P的左声道
输出被禁用,并在+ V举行
COM
。在这种模式下都
DAC的分担DATA ,CLK, WDCLK共同投入,
LRCLK 。否则电路连接是一样的
两通道的DAC模式,除LRDAC的
其级别选择是否在单个DAC将输出
专用左或右通道数据。
整合并保持输出放大器
在PCM66P采用的集成和保持放大器
每个输出信道。这允许一个单一的,非常快的DAC来
养活两个放大器,减少电路的复杂性。这也
用于阻挡的输出毛刺从DAC到
各个通道输出,有效地使PCM66P
输出“无干扰”的PCM66P是+ 5V单电源
设备与2.8Vp - p的电压输出摆幅。输出
不对称的左右摆动V
COM
(+V
CC
- 2.33V ) 。看
表二为精确的输入/输出关系。由于真
CMOS放大器上使用的PCM66P ,负载电阻
tance上的输出不应该小于100kΩ的和
容性负载不能超过100pF的。为了获得最大的
低失真的性能,输出缓冲放大器应
可以考虑。
PCM66P
模式选择
20
19
18
17
16
10F
1
数字
输入
2
3
4
5
6
7
8
L声道输出
330pF
9
330pF
10
- [R CH OUT
LRCLK
WDCLK
CLK
数据
NC
D
COM
A
COM
L声道输出
V
COM
- [R CH OUT
C
COM
3.3F
模式2
模式1
+V
CC
+V
CC
+V
CC
V
REF
15
V
REF
SEN
14
C
REF
13
+V
CC
+V
CC
12
11
C
REF
0.1F
+
100F
+V
CC
+5V
图3. PCM66P连接图。
两个DAC双通道工作
在相,两声道输出可通过使用两个而获得
PCM66Ps并选择单个DAC模式( SDM设置
SEL高点) 。对使用的高或低输入电平
LRDAC (P左/右选择DAC ) ,每个DAC都可以有
右声道输出专用于或左或右的数据
5
PCM66P