PCM16C00配置多功能PCMCIA接口芯片
1994年10月
PCM16C00
配置多功能PCMCIA接口芯片
概述
美国国家半导体的PCM16C00充当之间的标准接口
PCMCIA总线和存储卡侧的本地总线IO和memo-
RY PCMCIA卡该器件允许该卡设计者
专注的双重IO功能的设计,同时提供
对于IO内存窗口控制并发的单芯片解决方案
租金中断控制EEPROM接口和电源MAN-
理除了是可配置的接口,以
任何两个ISA兼容IO功能PCM16C00支持
必要的端口逻辑,简化了使用NA-设计
tional DP83902A ST- NIC以太网控制器为一体
功能
该PCM16C00完全符合PCMCIA 2版1
并与连续4千位和16千比特的EEPROM兼容
与使用MICROW- 8位和16位的组织
IRE
TM
此协议的多功能接口IC允许
系统软件设置IO的解码窗口,并提供
属性存储译码控制,允许属性
读取和写入数据传输
特点
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
PCMCIA总线接口
符合多功能扩展的PCMCIA
标准的3×
PCMCIA 2版1配置寄存器
串行EEPROM接口MICROWIRE兼容
EEPROM协议
片上RAM的内存属性2 KB的这shad-
OWS独联体和用于静态加载寄存器
地址译码和控制2 I O功能
逻辑支持任何两个中断能够IO功能
在一个PCMCIA卡系统蒸发散
电源管理和时钟控制
可编程仲裁单元的PCMCIA主机和两个
功能
常见的内存逻辑
国家DP83902A支持以太网的逻辑
4位方向可编程通用数字端口
ISA般的界面卡功能
1 0系统图
TL F 11669 - 1
图1-1
TRI- STATE是美国国家半导体公司的注册商标。
微丝
TM
是美国国家半导体公司的商标。
C
1995年全国半导体公司
TL F 11669
RRD - B30M75印制在U S A
目录
概述及产品特点
1 0系统图
2 0连接图
3 0引脚说明和明细表
4 0框图
5 0功能说明
5 1地址地图
5 1 1属性内存寻址
5 1 2 I O存储器寻址
5 1 3通用内存寻址
5 2寄存器
5 2 1个PCMCIA寄存器
5 2 2 PCM16C00专用寄存器
5 2 2 1标准模式寄存器设置
5 2 2 2 LAN (国家ST - NIC)模式寄存器设置
5 3逻辑说明
5 3 1 IO卡接口逻辑的PCMCIA主机IO是否访问
5 3 2 EEPROM接口
5 3 2 1 CIS数据安全
5 3 3电源管理
5 3 4总线仲裁
5 3 5通用内存管理
6 0操作模式
61
62
63
64
65
66
初始设置(复位)和配置
重设条件
中断控制
并发性功能
16位8位操作
特殊的可测性模式
1
1
3
4
7
8
8
8
9
9
9
9
10
10
14
17
17
17
18
18
19
19
19
19
19
19
20
20
20
20
22
22
22
22
38
38
软件
绝对最大额定值
推荐工作条件
可靠性要求
DC电气特性
典型应用
参考文献:
2
3 0引脚说明
(续)
表3-2串行EEPROM接口引脚
针
名字
EEDO
EEDI
EECS
EESK
EESize
EEORG
针
TYPE
I
O
O
O
I
I
针
No
119
120
122
121
117
118
水平
兼容性
TTL
CMOS 6毫安
CMOS 6毫安
CMOS 6毫安
TTL
TTL
l
10万到V
CC
l
10万到V
CC
国内
电阻器
描述
从EEPROM串行数据
串行数据输出到EEPROM
EEPROM芯片选择
EEPROM时钟频率
e
MCLK (0) 32
EEPROM大小如果高的EEPROM大小为16千比特的东西
大小为4千比特
EEPROM组织引脚如果高的EEPROM组织
作为16位的字其他组织是8位
记
能EEPROM功能在软件中写入EEPROM控制寄存器使能EEPROM位将默认为低(禁用)进行
在上电
表3-3卡端的接口引脚
针
名字
LDATA ( 15 0 )
针
TYPE
I O
针
No
13–7
5– 1
144–141
20 19
18 17
水平
兼容性
TTL 6毫安
国内
电阻器
保持电路
(注1 )
卡侧数据总线
描述
DPORT ( 3 0 )
I O
TTL 6毫安
对于一般的方向可编程功能端口
其他用户信号在LAN模式下,这些信号
分配使用的特定含义与以太局域网
IC
芯片选择外部属性内存没有阴影
在PCM16C00 IC
输入音频信号
振铃指示为0的功能在LAN模式下,这是一个
包指示输入
环形指示器的功能1
我O读信号从HIORD通过
根据如下所示时,一个有效的表达
地址译码
( CIORD
e
HIORD
a
REG
a
(CE1
CE2 )
我O写入信号从HIOWR通过
根据如下所示时,一个有效的表达
地址译码
CIOWR
e
HIOWR
a
REG
a
(CE1
CE2 )
卡方交易等待状态投入
芯片选择为每个功能
高字节使能时拉高和CS ( )
上认定LDATA 8位存取(7 0 )正在进行
这适用于奇数和偶数地址时
断言和CS ( )上宣称的16位访问
LDATA (15 0)进行中
l
10万到V
CC
EARD
SPK IN
RI
RI
IN(0)
IN(1)
O
I
I
I
O
128
127
53
129
23
CMOS 6毫安
TTL施密特
TTL施密特
TTL施密特
CMOS 6毫安
CIORD
CIOWR
O
22
CMOS 6毫安
CWAIT ( 1 0 )
CS ( 1 0 )
BHE
I
O
O
140 64
139 63
21
TTL
CMOS 6毫安
CMOS 6毫安
READY ( 1 0 )
I
136 60
TTL
表示该函数要么是就绪或
E
准备
(即 - 忙) ,这个信号被用来断言中的RDY BSY
在更换针位寄存器
卡方中断输入信号
信号重置卡端功能
CINT ( 1 0 )
SRESET ( 1 0 )
I
O
138 62
137 61
TTL施密特
CMOS 6毫安
5