飞利浦半导体
产品数据
CK00 ( 100/133 MHz)的扩频
差分系统时钟发生器
PCK2021
特点
3.3 V工作电压
六差分CPU时钟对
两个PCI时钟为33 MHz和1 3V66时钟
两个48 MHz的时钟在3.3 V
一个14.318 MHz的参考时钟
电源管理控制引脚
主时钟抖动小于200ps的周期到周期
主机时钟偏斜小于150 ps的引脚对引脚
扩频功能
优化的频率与扩频性能
描述
该PCK2021是一个时钟合成器/驱动器用于奔腾III 和
其他类似的处理器。
该PCK2021有六个差分对CPU的电流源输出,
2 33 MHz的输出,一个3V66输出,和两个48 MHz的时钟
可在上电时被禁止,和一个3.3伏参考时钟
在14.318兆赫,这也可在上电时被禁用。
该器件具有一个专用的掉电输入引脚电源
管理控制。此输入在芯片同步,并且
保证无干扰的输出转换。此外,该部分可以是
配置为禁用48 MHz的输出,低功率运行
和增加的功能输出端的性能。该
REF和PCI输出也可以为最高禁用
主机输出性能。
引脚配置
V
DDPCI
1
V
DD48
48M_0/SELA
48M_1/SELB
V
SS48
3V66
V
SS3V66
V
DD3V66
V
DDCPU
2
3
4
5
6
7
8
9
48 PCI0
47 PCI1
46 V
SSPCI
45 SEL133 / 100
44 NC
43 V
DDA
42 V
SSA
41 PWRDWN
40 V
DDCPU
39 HCLK3
38 HCLKB3
37 V
DDCPU
36 HCLK4
35 HCLKB4
34 V
SSCPU
33 HCLK5
32 HCLKB5
31 V
DD
30 MULTSEL0
29 MULTSEL1
28 V
SS
27 V
SSIREF
26 I
REF
25 V
DDIREF
HCLK0 10
HCLKB0 11
V
DDCPU
12
HCLK1 13
HCLKB1 14
V
SSCPU
15
HCLK2 16
HCLKB2 17
V
DDCPU
18
REF 19
SPREAD 20
V
SSREF
21
XIN 22
XOUT 23
V
DDREF
24
SW00960
订购信息
套餐
48引脚塑料TSSOP
48引脚塑封SSOP
温度范围
0至+70
°C
0至+70
°C
订货编号
PCK2021DGG
PCK2021DL
图号
SOT362-1
SOT370-1
Intel和Pentium III处理器是Intel Corporation的注册商标。
2001年10月11日
2
853-2301 27233
飞利浦半导体
产品数据
CK00 ( 100/133兆赫)扩频差
系统时钟发生器
PCK2021
引脚说明
PIN码( S)
1, 2, 8, 9,
12, 18, 24,
25, 31, 37,
40
3, 4
6
10, 11
13, 14
16, 17
47, 48
39, 38
36, 35
33, 32
19
20
22
23
26
29, 30
41
45
5, 7, 15,
21, 27, 28,
34, 46
43
42
符号
V
DD
功能
3.3 V电源
销9 ,12,和18供给主输出对0,1,和2 。
销37和40供给主输出对3 ,图4和5 。
3.3 V固定的48 MHz的时钟输出。在上电期间引脚用作锁存输入,使拉美经济体系和
SELB之前销被用于的3伏输出在48兆赫。部分的时钟必须锁存数据研究。
66 MHz的时钟: 66 MHz参考时钟
主机输出对0
主机输出对1
主机输出对2
33 MHz的时钟: 33 MHz参考时钟
主机输出对3
主机输出对4
主机输出对5
3.3 V固定14.318 MHz的输出
使扩频模式时保持低电平差分主机输出, 3V66和PCI时钟。
置为低电平。
晶振输入
晶振输出
这个引脚控制基准电流为主机对。该引脚需要一个固定的精密电阻连接到
接地以建立正确的电流。
选择用于控制HCLK和HCLKB输出电流的定标输入引脚。
当保持低电平,器件进入掉电模式。置为低电平。
选择输入引脚使能133 MHz或100 MHz的CPU输出
地
48M_0/SELA
48M_1/SELB
3V66
HCLK0
HCLKB0
HCLK1
HCLKB1
HCLK2
HCLKB2
PCI0
PCI1
HCLK3
HCLKB3
HCLK4
HCLKB4
HCLK5
HCLKB5
REF
传播
XIN
XOUT
I
REF
MULTSEL0
MULTSEL1
PWRDWN
SEL133/100
V
SS
V
DDA
V
SSA
模拟电路3.3 V电源供电
地面模拟电路
2001年10月11日
3
飞利浦半导体
产品数据
CK00 ( 100/133兆赫)扩频差
系统时钟发生器
PCK2021
框图
PWRDWN
XIN
14.318兆赫
OSC
USB PLL
PWRDWN
拉美经济体系/ B
PWRDWN
SELC
文献[ 0 ] ( 14.318兆赫)
XOUT
48MHz的[0..1] ( 3 V )
HOST [ 0..5 ] ( 100/133兆赫)
I
REF
IBIAS
PWRDWN
SYS PLL
HOST_BAR [ 0..5 ] ( 100/133兆赫)
PWRDWN
PCI [0..1] ( 33兆赫)
PWRDWN
SEL133/100
逻辑
传播
MULTSEL0
MULTSEL1
PWRDWN
3V66 [0]( 66 MHz)的
SW00961
功能表
SEL100/133
0
0
0
0
1
1
1
拉美经济体系
0
0
1
1
0
0
1
SELB
0
1
0
1
0
1
0
主持人
100兆赫
100兆赫
100兆赫
高阻
133兆赫
133兆赫
200兆赫
48MHz
48兆赫
禁用/低
禁用/低
高阻
48兆赫
禁用/低
48兆赫
PCI33MHz
33.3兆赫
33.3兆赫
禁用/低
高阻
33.3兆赫
33.3兆赫
33.3兆赫
66MHz
66.7兆赫
66.7兆赫
66.7兆赫
高阻
66.7兆赫
66.7兆赫
66.7兆赫
REFCLK
14.3兆赫
14.3兆赫
禁用/低
高阻
14.3兆赫
14.3兆赫
14.3兆赫
2001年10月11日
4
飞利浦半导体
产品数据
CK00 ( 100/133兆赫)扩频差
系统时钟发生器
PCK2021
表1.主机摆动功能选择
MULTSEL0
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
MULTSEL1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
板
阻抗
60
50
60
50
60
50
60
50
30
25
30
25
30
25
30
25
I
REF
R
REF
= 475 1%
I
REF
= 2.32毫安
R
REF
= 475 1%
I
REF
= 2.32毫安
R
REF
= 475 1%
I
REF
= 2.32毫安
R
REF
= 475 1%
I
REF
= 2.32毫安
R
REF
= 475 1%
I
REF
= 2.32毫安
R
REF
= 475 1%
I
REF
= 2.32毫安
R
REF
= 475 1%
I
REF
= 2.32毫安
R
REF
= 475 1%
I
REF
= 2.32毫安
R
REF
= 221 1%
I
REF
= 5毫安
R
REF
= 221 1%
I
REF
= 5毫安
R
REF
= 221 1%
I
REF
= 5毫安
R
REF
= 221 1%
I
REF
= 5毫安
R
REF
= 221 1%
I
REF
= 5毫安
R
REF
= 221 1%
I
REF
= 5毫安
R
REF
= 221 1%
I
REF
= 5毫安
R
REF
= 221 1%
I
REF
= 5毫安
I
OH
I
OH
= 5*I
REF
I
OH
= 5*I
REF
I
OH
= 6*I
REF
I
OH
= 6*I
REF
I
OH
= 4*I
REF
I
OH
= 4*I
REF
I
OH
= 7*I
REF
I
OH
= 7*I
REF
I
OH
= 5*I
REF
I
OH
= 5*I
REF
I
OH
= 6*I
REF
I
OH
= 6*I
REF
I
OH
= 4*I
REF
I
OH
= 4*I
REF
I
OH
= 7*I
REF
I
OH
= 7*I
REF
V
OH
@ IREF = 2.32毫安
0.71 V
0.59 V
0.85 V
0.71 V
0.56 V
0.47 V
0.99 V
0.82 V
0.75 V
0.62 V
0.90 V
0.75 V
0.60 V
0.50 V
1.05 V
0.84 V
注意:
的输出为阴影所示的配置最优化。
条件
I
OUT
I
OUT
V
DD
= 3.3 V
V
DD
= 3.3 V
±5%
CON组fi guration
所有的组合;
见上述表1
所有的组合;
见上述表1
负载
额定试验载荷为
定的配置
额定试验载荷为
定的配置
分钟。
-7 %的我
OH
见上述表1
我-12 %
OH
见上述表1
马克斯。
我+ 7 %
OH
见上述表1
我+ 12 %
OH
见上述表1
掉电模式
PWRDWN
HCLK / HCLKB
3V66
PCI
48MHz
低
REFCLK
低
置为低电平
HOST = 2 * I
REF
低
低
0 =活动
Host_bar =无驱动
注意:
差分输出应该有一个电压迫使碰到他们的时候掉电断言。
扩展频谱功能
SPREAD #
1
0
功能
主机,PCI和3V66
没有传播
主机,PCI和3V66
传播
t0.5%
5
48兆赫PLL
REFCLK
没有传播
没有传播
2001年10月11日