添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第77页 > PCI2050A
PCI2050A
PCI至PCI桥接器
SCPS067 - 2001年5月
D
D
D
D
D
D
D
2个32位, 66 - MHz的PCI总线
可配置为PCI电源管理
接口特定网络阳离子
提供CompactPCI热插拔
的功能
3.3 -V核心逻辑和通用PCI
接口兼容3.3 V与5 V
PCI信号环境
提供内部两层的仲裁
多达9种公交车大师赛和
支持外接辅助总线
ARBITER
突发数据传输用管道
建筑以最大限度地提高数据吞吐量
在两个方向
独立的读写缓冲区的
每个方向
D
D
D
D
D
D
D
D
D
D
在这两个最多三个延迟交易业务
方向
提供10个二级PCI时钟输出
每个PCI本地总线预见的延迟
规范
传播总线锁定
支持写结合,增强
数据吞吐量
支持的只有帧到帧延迟
四个PCI时钟从一条总线到另一
二级总线驱动为低电平复位期间
提供了VGA /调色板内存和I / O ,以及
消减解码选项
先进的亚微米,低功耗CMOS
技术
包装在208端子QFP
描述
该数据表PCI2050A仅列出增强PCI2050 ,必须配合使用
PCI2050 , PCI至PCI桥接器,数据手册(文献编号SCPS053A )
德州仪器(TI) PCI2050A PCI至PCI桥接器提供两个之间的高性能连接路径
外围组件互连(PCI)总线,在66 - MHz的最大总线频率下工作。
在另一个PCI总线上的主机和目标之间的交易发生,而PCI2050A允许桥接
交易同时出现在两个总线。该桥支持突发模式转移到最大化数据
的吞吐量,并且通过桥行为独立地在两个总线通信路径。
该PCI2050A桥是符合PCI本地总线规范,并且可以用来克服
每个PCI总线和每个扩展插槽一个PCI设备10台设备通过创建分层的电气负载限制
巴士。该PCI2050A提供了两层的内部仲裁多达9种总线主控器,可能是
与外部总线仲裁器来实现。
CompactPCI的热插拔PCI扩展能力使得PCI2050A为多功能的理想解决方案
紧凑的PCI卡和适应单一功能卡热插拔达标。
该PCI2050A桥是符合PCI至PCI桥接器规范1.1 。该PCI2050A提供合规
对于PCI电源管理1.0和1.1 。该PCI2050A的设计引领行业动力
消耗和数据吞吐量。先进的CMOS工艺实现了低了系统的功耗,同时
在PCI的时钟频率工作频率高达66 MHz的。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
CompactPCI的是PICMG , PCI工业计算机制造商组织, Inc.的商标。
所有其他商标均为其各自所有者的财产。
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
版权
2001年,德州仪器
邮政信箱655303
达拉斯,德克萨斯州75265
1
PCI2050A
PCI至PCI桥接器
SCPS067 - 2001年5月
PDV薄型四方扁平封装
顶视图
GND
MS0
S_AD10
S_M66ENA
S_AD9
VCC
S_AD8
S_C/BE0
GND
S_AD7
S_AD6
VCC
S_AD5
S_AD4
GND
S_AD3
S_AD2
VCC
S_AD1
S_AD0
GND
S_VCCP
TRST
TCK
TMS
VCC
TDO
TDI
HSLED
HSENUM
MSK_IN
CONFIG66
P_VCCP
GND
P_AD0
P_AD1
VCC
P_AD2
P_AD3
GND
P_AD4
P_AD5
VCC
P_AD6
P_AD7
GND
P_C/BE0
P_AD8
VCC
P_AD9
MS1
VCC
VCC
GND
S_AD11
GND
S_AD12
S_AD13
VCC
S_AD14
S_AD15
GND
S_C/BE1
S_PAR
S_SERR
VCC
S_PERR
S_LOCK
S_STOP
GND
S_DEVSEL
S_TRDY
S_IRDY
VCC
S_FRAME
S_C/BE2
GND
S_AD16
S_AD17
VCC
S_AD18
S_AD19
GND
S_AD20
S_AD21
VCC
S_AD22
S_AD23
GND
S_C/BE3
S_AD24
VCC
S_AD25
S_AD26
GND
S_AD27
S_AD28
VCC
S_AD29
S_AD30
GND
S_AD31
S_REQ0
VCC
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
156
155
154
153
152
151
150
149
148
147
146
145
144
143
142
141
140
139
138
137
136
135
134
133
132
131
130
129
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
PCI2050A
GND
VCC
P_M66ENA
P_AD10
GND
P_AD11
P_AD12
VCC
P_AD13
P_AD14
GND
P_AD15
P_C/BE1
VCC
P_PAR
P_SERR
P_PERR
P_LOCK
GND
P_STOP
P_DEVSEL
P_TRDY
P_IRDY
VCC
P_FRAME
P_C/BE2
GND
P_AD16
P_AD17
VCC
P_AD18
P_AD19
GND
P_AD20
P_AD21
VCC
P_AD22
P_AD23
GND
P_IDSEL
P_C/BE3
P_AD24
VCC
P_AD25
P_AD26
GND
P_AD27
P_AD28
VCC
P_AD29
GND
VCC
2
VCC
S_REQ1
S_REQ2
S_REQ3
S_REQ4
S_REQ5
S_REQ6
S_REQ7
S_REQ8
S_GNT0
S_GNT1
GND
S_GNT2
S_GNT3
S_GNT4
S_GNT5
S_GNT6
S_GNT7
S_GNT8
GND
S_CLK
S_RST
S_CFN
GP103/HSSWITCH
GPIO2
VCC
GPIO1
GPIO0
S_CLKOUT0
S_CLKOUT1
GND
S_CLKOUT2
S_CLKOUT3
VCC
S_CLKOUT4
S_CLKOUT5
GND
S_CLKOUT6
S_CLKOUT7
VCC
S_CLKOUT8
S_CLKOUT9
P_RST
BPCCE
P_CLK
P_GNT
P_REQ
GND
P_AD31
P_AD30
VCC
GND
邮政信箱655303
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
达拉斯,德克萨斯州75265
PCI2050A
PCI至PCI桥接器
SCPS067 - 2001年5月
终端功能
初级PCI系统终端
终奌站
名字
P_CLK
45
I / O
I
描述
主PCI总线时钟。 P_CLK提供定时对主PCI总线上的所有交易。所有主要的PCI信号
采样率为P_CLK的上升沿。
PCI复位。当主PCI总线复位有效, P_RST使得桥把所有输出缓冲器的
高阻抗状态,并重置所有内部寄存器。当断言,该设备是完全不起作用。
在P_RST ,辅助接口驱动为低电平。 P_RST被拉高后,电桥处于默认状态。
P_RST
43
I
主PCI地址和数据终端
终奌站
名字
P_AD31
P_AD30
P_AD29
P_AD28
P_AD27
P_AD26
P_AD25
P_AD24
P_AD23
P_AD22
P_AD21
P_AD20
P_AD19
P_AD18
P_AD17
P_AD16
P_AD15
P_AD14
P_AD13
P_AD12
P_AD11
P_AD10
P_AD9
P_AD8
P_AD7
P_AD6
P_AD5
P_AD4
P_AD3
P_AD2
P_AD1
P_AD0
P_C/BE3
P_C/BE2
P_C/BE1
P_C/BE0
49
50
55
57
58
60
61
63
67
68
70
71
73
74
76
77
93
95
96
98
99
101
107
109
112
113
115
116
118
119
121
122
64
79
92
110
I / O
描述
I / O
主地址/数据总线。这些信号构成了复用的PCI地址和数据总线上的主
界面。在一个主总线的PCI周期的地址段, P_AD31 - P_AD0包含一个32位的地址
或其他目的的信息。在数据阶段, P_AD31 - P_AD0包含数据。
I / O
主总线命令和字节使能。这些信号被复用在相同的物理终端。中
主PCI总线周期的地址段, P_C / BE3 - P_C / BE0定义总线命令。期间的数据
阶段,这4位总线被用作字节使能。该字节使能确定哪个字节的完整的32位的路径
数据总线进行有意义的数据。 P_C / BE0适用于字节0 ( P_AD7 - P_AD0 ) , P_C / BE1适用于1个字节
( P_AD15 - P_AD8 ) , P_C / BE2适用于2个字节( P_AD23 - P_AD16 ) ,和P_C / BE3适用于3个字节
(P_AD31–P_AD24).
邮政信箱655303
达拉斯,德克萨斯州75265
3
PCI2050A
PCI至PCI桥接器
SCPS067 - 2001年5月
终端功能(续)
主PCI接口控制终端
终奌站
名字
P_DEVSEL
84
I / O
描述
主设备选择。桥断言P_DEVSEL要求点的PCI周期作为目标设备。作为PCI
主主总线上,桥上监控P_DEVSEL ,直到目标响应。如果没有目标响应
超时发生前,然后桥终止循环与主中止。
主周期框架。 P_FRAME由主总线周期的主驱动。 P_FRAME被认定,以
表明一个总线事务被开始,并且数据传输继续,而该信号被认定。当
P_FRAME被拉高,主总线事务是在最后阶段的数据。
主总线金弥补。 P_GNT通过主PCI总线仲裁器从动授予桥访问
当前数据交易后的主PCI总线已经完成。 P_GNT可以或可以不遵循一个主
总线请求,根据不同的主总线仲裁算法。
初级初始化设备选择。 P_IDSEL选择在桥配置空间的访问。
P_IDSEL可以连接到主PCI总线上的上部24的PCI地址线中的一条。
注:没有IDSEL信号接口二级PCI总线;因此,对整个配置空间
桥只能从主总线访问。
首要倡导者准备。 P_IRDY表示主总线主站,完成当前数据的能力相
该交易。一个数据阶段完成上P_CLK其中两个P_IRDY和P_TRDY的上升沿
断言。直到P_IRDY和P_TRDY都采样断言,等待状态插入。
主PCI总线锁。 P_LOCK用于锁定主总线,并获得独占访问的总线主控。
主要的奇偶校验。在所有的主总线读写周期,桥计算整个P_AD偶校验
和P_C / BE总线。至于在PCI写周期总线主控器,桥的输出与该平价指标
一P_CLK延迟。如在PCI目标读周期,将计算出的奇偶校验进行比较的奇偶指示器
大师;一个不匹配可能会导致一个奇偶校验错误的断言( P_PERR ) 。
主要的奇偶校验错误指示器。 P_PERR被驱动通过主总线的PCI设备,以指示计算出的奇偶性
不匹配P_PAR时P_PERR通过命令寄存器( PCI抵消04H )的第6位使能。
主PCI总线请求。断言桥梁请求接入到主PCI总线的主控。
主系统错误。输出时通过命令寄存器使能脉冲桥( PCI抵消
04H ) 。显示系统错误发生。桥无须是主PCI周期的目标,以
断言这个信号。当位6在桥控制寄存器使能( PCI抵消3EH ) ,此信号也脉冲,
指示已发生的从属总线从桥下游的一个系统错误。
主周期停止信号。这个信号被驱动通过一个PCI目标,请求主站停止当前
主总线事务。这个信号被用于目标断开连接,并通常是由目标设备断言
不支持突发的数据传输。
主要目标做好了准备。 P_TRDY表示主总线目标的完成当前数据的能力
交易阶段。一种数据相时P_CLK的上升沿完成其中两个P_IRDY和
P_TRDY断言。直到两个P_IRDY和P_TRDY断言,等待状态插入。
I / O
P_FRAME
80
I / O
P_GNT
46
I
P_IDSEL
65
I
P_IRDY
P_LOCK
82
87
I / O
I / O
P_PAR
90
I / O
P_PERR
P_REQ
88
47
I / O
O
P_SERR
89
O
P_STOP
85
I / O
P_TRDY
83
I / O
4
邮政信箱655303
达拉斯,德克萨斯州75265
PCI2050A
PCI至PCI桥接器
SCPS067 - 2001年5月
终端功能(续)
二级PCI系统终端
终奌站
名字
S_CLKOUT9
S_CLKOUT8
S_CLKOUT7
S_CLKOUT6
S_CLKOUT5
S_CLKOUT4
S_CLKOUT3
S_CLKOUT2
S_CLKOUT1
S_CLKOUT0
S_CLK
42
41
39
38
36
35
33
32
30
29
21
I / O
描述
O
二级PCI总线时钟。提供定时为辅助PCI总线上的所有交易。每个二级
总线的器件样品在其相应的S_CLKOUT输入的上升沿所有辅助PCI信号。
I
二级PCI总线的时钟输入。该输入同步PCI2050到辅助总线时钟。
二级外部仲裁者启用。当此信号为高时,第二外部仲裁器被启用。当
外部仲裁器被启用时, PCI2050 S_REQ0终端被重新配置为辅助总线授权输入
桥和S_GNT0被重新配置为辅助总线主控器请求对外部仲裁者
二级总线。
二级PCI复位。 S_RST是一个逻辑或P_RST和次级总线复位位的状态(位6)
桥控制寄存器( PCI抵消3EH ) 。 S_RST是异步相对的状态
辅助接口CLK信号。
S_CFN
23
I
S_RST
22
O
邮政信箱655303
达拉斯,德克萨斯州75265
5
查看更多PCI2050APDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    PCI2050A
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
PCI2050A
√ 欧美㊣品
▲10/11+
10361
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号2-1-1102
PCI2050A
√ 欧美㊣品
▲10/11+
9439
贴◆插
【dz37.com】实时报价有图&PDF
查询更多PCI2050A供应信息

深圳市碧威特网络技术有限公司
 复制成功!