PCA9646
缓冲的4通道2线总线开关
版本1 - 2011年3月1日
产品数据表
1.概述
该PCA9646是一种单片CMOS集成电路2 - wire总线缓冲和
开关的应用,包括我
2
C总线, SMBus的, PMBus的,和其他系统的基础上
类似的原则。
每四个输出可以以任何组合来独立地使能为确定
由可编程控制寄存器的内容。每个I / O从阻抗隔离
所有的人,从而使总的2线总线五个分公司与指定的最大
负载(例如,5
400 pF的调频+ I
2
C总线频率为1MHz ,或5
4 nF的在较低的频率)
(参考文献。
1).
多个PCA9646可串联使用,提供了大量的扇出
能力。
按照该PCA9525和PCA9605简单的总线缓冲器, PCA9646包括
单向缓冲器的时钟信号,和用于数据信号的双向缓冲器。该
该时钟信号的方向,也可以由可编程控制的内容设置
注册。时钟延长,且时间必须始终在主设备的控制。
该PCA9646具有良好的应用2线总线地址扩展并增加
的最大负载电容。非常大的LED显示屏是一个很好的例子。
2.特点和好处科幻TS
插入式针与PCA9546A等兼容
每个I / O阻抗是所有其他允许在所有最大电容隔离
分支机构
在所有端口上30毫安静态吸收能力
适用于我
2
C总线(标准模式,快速模式和快速模式Plus ( FM + ) ) ,
SMBus的(标准的和高功率模式) ,和PMBus的
快速开关时间可超过1 MHz运行
可驱动大负载(例如, 5
4 NF)
滞后的I / O增强抗噪声能力
工作电压范围为2.7 V至5.5 V
适用于最常见的快速实现简单的特点
2线总线应用
3.应用
我的大阵
2
C总线的部件,例如, LED显示
电源管理系统
游戏机,电脑, RAID系统
恩智浦半导体
PCA9646
缓冲的4通道2线总线开关
7.功能描述
请参阅
图1 “简化PCA9646的方框图” 。
7.1 V
DD
, V
SS
- 直流电源引脚
在电源电压为PCA9646可以在范围内的任何电压2.7 V至
5.5 V的电源IC必须共同与总线供电。滞后的端口
是在IC的电源的百分比,因此,噪声容限的考虑应
选择工作电压时考虑进去。
7.2 SCL - 时钟信号输入
时钟信号缓冲器是单向的,与该针充当默认的输入。不过,
时钟信号的方向可以通过设置控制寄存器的MSB反转
HIGH 。在正常的I
2
C总线操作的主设备产生一个单向的时钟
信号的奴隶。对于成本最低的PCA9646结合的单向缓冲
时钟信号与数据信号的双向缓冲器。因此时钟延长不
支持的设备和从设备,可能需要时钟延长,必须由可容纳
主采取适当的时钟与他们沟通的时候。
该缓冲区包括滞后,以确保清洁开关信号输出,特别是
对高容性负载总线缓慢的上升时间。
7.3 SC0 , SC1 , SC2 , SC3 - 时钟信号输出
在SCL的时钟信号通过四个独立的缓冲剂进行缓冲,并且该信号是
发表在4 SC0到SC3端口。端口是漏极开路型,需要外部
上拉电阻。
当控制寄存器的MSB就为高,端口方向是相反的。该
所选SC0至SC3的行相与结果然后用于驱动漏极开路输出
SCL引脚。
7.4 SDA, SD0 , SD1 , SD2, SD3, - 数据信号的输入/输出
数据信号缓冲器是双向的。端口( SDA或SD0至SD3任一项),其
首先落在低,将决定这个缓冲区的方向和“锁定”信号来自未来
相反的一侧。作为“输入”信号继续下跌,将会带动的漏极开路
“输出”端为低电平。再次,滞后被施加到缓冲器,以最小化的效果
噪声。端口是开漏型的,需要外部上拉电阻。
在通信过程中的一些点,数据方向将反转,例如,
当从机发送一个应答( ACK)或响应的寄存器的内容。
在这些时候,控制“输入”方将不得不上升到V
开锁
它释放之前
在“锁” ,然后让“输出”的一面,以获得控制权,然后拉(是什么)的“输入”
再一边低。这将导致在'输入'侧的“脉冲”,它可以是相当长的
持续高容量公交车。然而,这种脉冲将不会与实际干扰
数据传输,在时钟线过渡时期应该不会出现它(在
正常我
2
C总线和SMBus协议),因此数据信号的建立时间要求
仍然满足。
PCA9646
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2011保留所有权利。
产品数据表
版本1 - 2011年3月1日
4 22
恩智浦半导体
PCA9646
缓冲的4通道2线总线开关
7.5 RESET - 复位IC到默认状态
低电平有效的复位输入用于禁用缓存,并将其重置为默认状态。
当总线空闲时,以避免命令截断的集成电路只应被禁用
这可能会混淆总线上的其它设备。
RESET信号将清除控制寄存器,其中有效果的内容
禁用所有输出线的SC [0:3 ]和SD [0:3 ] 。这是我的性质
2
C总线协议
设备可能成为“卡住” 。为了帮助在这种情况的结算时, PCA9646可
复位,并且每个端口进入联机依次寻找零件保持在总线
低。
7.6上电复位( POR )
在上电时, PCA9646内部在复位状态保持最大
t
RST
= 500纳秒。复位后的默认状态是控制寄存器被删除
(全零),因此在所有输出通道被禁用。
7.7 A0,A1, A2 - 地址线
该PCA9646的从机地址显示在
图4中。
地址引脚( A2 , A1 , A0 )
必须驱动为高或低的水平,他们没有内部上拉为默认状态。
1
1
固定
1
0
A2
A1
A 0 R / W
阅读= 1
写= 0
002aaf368
EXTERNALLY
可选
图4 。
从机地址
读/写位必须置低电平,使写入控制寄存器,或HIGH到
读取控制寄存器。
7.8控制寄存器
该PCA9646的控制寄存器如
图5中。
每四个输出的
通道( SCn上/ SDN对)可以独立地使能,并在时钟的方向
信号可以颠倒。
输出通道
使能位
最高位
B7
X
X
X
B3
B2
B1
B0 LSB
SC0 / SD0启用
SC1 / SD1启用
SC2 / SD2启用
SC3 / SD3启用
SCL方向
0 : SCL
→
SC0到SC3
1 : SC0到SC3
→
SCL
002aaf369
图5 。
PCA9646
控制寄存器
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2011保留所有权利。
产品数据表
版本1 - 2011年3月1日
5 22