飞利浦半导体
产品数据
5比特复用/ 1位锁存6位
I
2
EEPROM DIP开关
PCA9559
引脚配置
I
2
SCL
I
2
SDA
A1
A0
MUX_IN一
MUX_IN B
1
2
3
4
5
6
7
8
9
20 V
CC
19 WP
18 OVERRIDE_N
17 NON_MUXED_OUT
16 MUX_OUT一
15 MUX_OUT B
14 MUX_OUT
13 MUX_OUT
12 MUX_OUT ê
11 MUX_SELECT
特点
MUX_IN
MUX_IN
MUX_IN ê
5位的2至1多路转换器, 1位锁存器的DIP开关
6位内部非易失性寄存器
通过内部非易失性寄存器编程和可读性
I
2
C总线
GND 10
SW00216
覆盖输入强制所有输出为逻辑0
5开漏输出复用
1漏极开路非复用(锁定)输出
5 V和2.5 V电压输入
有用的PC主板的跳线“配置
2个地址引脚,允许最多4个设备上的I
2
C总线
ESD保护超过每JESD22 - A114 2000 V HBM ,
200 V MM每JESD22- A115和每JESD22 - C101 1000 V CDM
图1.引脚配置
引脚说明
针
Num-
BER
1
2
3
4
5-9
10
11
12-16
17
18
19
20
符号
I
2
SCL
I
2
SDA
A1地址
A0地址
MUX_IN A-E
GND
MUX_SELECT
MUX_OUT E- á
NON_MUXED_
OUT
OVERRIDE_N
WP
V
CC
功能
串行I
2
C总线时钟
串行双向I
2
C- bus数据
A1
A0
外部输入多路复用器
地
选择MUX_IN输入或注册
对于MUX_OUT输出内容
开漏输出复用
从漏极开路输出
非易失性存储器
强制所有的输出为逻辑0
非易失性寄存器写保护
电源: +3.0至+3.6 V
闭锁测试是为了JESDEC标准JESD78这
超过100mA的
描述
该PCA9559是由一个6位的20针CMOS器件
非易失性EEPROM寄存器, 5硬件引脚输入和一个5位
多路输出一个锁存EEPROM位。它是用于拨
切换的无或跳线更少的系统配置,并支持移动
和桌面VID配置,其中2预设值( 1套
内部的非易失性寄存器, 1组外部硬件引脚)
设置处理器电压,在性能或操作深
睡眠模式。该PCA9559也是服务器有用,
当用来取代DIP开关电信/网络应用
或跳线,因为这些设置可以很容易地通过我改变
2
C / SMBus的
无需关闭电源的设备,打开机壳。
非易失性存储器保存所选择的最当前设置
电源之前是关闭的。
该PCA9559典型的CPU与电压之间的驻留
稳压器模块( VRM ),用于CPU VID时(电压
识别码)的配置。它是用来绕过
CPU定义的VID值,并提供一组不同的VID值来
在VRM ,如果增加CPU的电压是理想的。增加
在CPU电压加上增加的CPU频率动态
以高达7.5 %的性能提升。降低CPU电压降低
功耗。
该PCA9559有2个地址引脚允许多达4个设备是
放置在相同的I
2
C总线或SMBus 。
订购信息
套餐
20引脚塑封TSSOP
温度范围
0至+70
°C
订货编号
PCA9559PW
上部MARK
PCA9559
图号
SOT360-1
标准包装数量和包装等数据可在www.philipslogic.com/packaging 。
2003 6月27日
2
飞利浦半导体
产品数据
5比特复用/ 1位锁存6位
I
2
EEPROM DIP开关
PCA9559
功能说明
当MUX_SELECT信号为逻辑0时,多路转换器将选择
从非易失性寄存器中的数据来驱动的MUX_OUT
销。当MUX_SELECT信号为逻辑1时,多路转换器将
选择MUX_IN线开车上MUX_OUT引脚。该
MUX_SELECT信号也被用来锁存NON_MUXED_OUT
信号从所述非易失性寄存器输出的数据。该
NON_MUXED_OUT信号锁存器是透明的,当MUX_SELECT
处于逻辑0状态,并且将锁存数据时MUX_SELECT是在一个
逻辑1状态。当低电平有效OVERRIDE_N信号被设定为
逻辑0和MUX_SELECT信号处于逻辑0时,所有输出将
被驱动到逻辑0的信息概括在表1中。
写保护( WP )输入用于控制写入的能力
在6位的非易失性寄存器的内容。若WP信号为逻辑0,
在我
2
C总线将能写的非易失性的内容
注册。若WP信号为逻辑1时,数据将不能被
写入到非易失性寄存器。
出厂默认为非易失性寄存器的内容都
逻辑0。这些存储的值可被读取或使用的书面
I
2
C总线(在下节中描述) 。
该OVERRIDE_N , WP , MUX_IN和MUX_SELECT信号有
内部上拉电阻。见DC和AC特性
滞后和信号尖峰抑制数字。
I
2
C接口
与此设备通信是通过发送一个有效启动
在I地址
2
C总线。地址格式(见图1)具有5
固定位和两个用户可编程位,然后是一个1位
读/写值决定数据传输的方向。
最高位
1
0
0
1
1
A1
A0
最低位
读/写
固定
五金
可选
图2.我
2
C类地址字节
下面的地址和应答位为8位数据位当中,
根据在地址的读/写位,将可读取的数据或
将数据写入到所述非易失性寄存器。数据将被写入到
寄存器,如果该读/写位为逻辑0,可湿性粉剂输入为逻辑0 。
将数据从寄存器中读出,如果该位为逻辑1。 4
高阶位被锁存输出,而4个低位比特是
多路输出(图3)。
注意:
1.为了保证数据的完整性,非易失性寄存器必须是
在内部写保护时, V
CC
给我
2
C-总线供电
向下或V
CC
该组件被降到正常
经营水平。
功能表
OVERRIDE_N
MUX_SELECT
MUX_OUT
输出
所有0
MUX_IN
输入
来自非
挥发物
注册
MUX_IN
输入
NON_MUXED_OUT
产量
所有0
LATCHED
NON_MUXED
Out
1
从非易失性
注册
从非易失性
注册
0
0
1
1
0
1
0
1
最高位
不
多路复用
数据
MUX
MUX
MUX
MUX
数据E数据D数据C数据B
最低位
MUX
数据
0
0
图3.我
2
C数据字节
注意:
1. NON_MUXED_OUT国家将在输出的当前值
在MUX_SELECT输入从一个逻辑0转换的时间
为逻辑1状态。
上电复位( POR )
当功率被施加到V
CC
,内部上电复位持有
PCA9559在复位状态,直到V
CC
已达到V
POR
。在这一点上,
在复位状态被释放,并且PCA9559易失寄存器
我
2
C / SMBus的状态机将初始化为默认状态。
在MUX_OUT和NON_MUXED_OUT销值取决于:
-
覆盖#和MUX_SELECT逻辑电平
-
在EEPROM中的寄存器/电流先前存储的值
如图所示,在功能表MUX_IN引脚值。
2003 6月27日
3
飞利浦半导体
产品数据
5比特复用/ 1位锁存6位
I
2
EEPROM DIP开关
PCA9559
绝对最大额定值
1, 2
按照绝对最大额定值系统( IEC 134 )
电压参考GND(地= 0 V)的
符号
V
CC
V
I
V
OUT
T
英镑
参数
直流电源电压
直流输入电压
直流输出电压
存储温度范围
注3
注3
条件
等级
-0.5到+4.6
-1.5到V
CC
+1.5
-0.5到V
CC
+0.5
-60到+150
单位
V
V
V
°C
注意事项:
1.强调超越那些可能会对设备造成永久性损坏。这些压力额定值只和功能操作
器件在这些或超出下标明的任何其他条件, “推荐工作条件”是不是暗示。接触
绝对最大额定条件下长时间可能会影响器件的可靠性。
2.高性能集成电路的结合它的热环境可以创建结的性能能力
温度,这是不利于可靠性。该集成电路的最高结温度不应超过150 ℃。
3.如果输入和输出电流额定值是所观察到的输入和输出电压额定值可能被超过。
推荐工作条件
符号
V
CC
V
IL
V
IH
V
OL
V
IL
直流电源电压
低电平输入电压
高电平输入电压
低电平输出电压
SCL,SDA
SCL,SDA
SCL,SDA
OVERRIDE_N ,
MUX_IN ,
MUX_SELECT
OVERRIDE_N ,
MUX_IN ,
MUX_SELECT
MUX_OUT ,
NON_MUXED_OUT
MUX_OUT ,
NON_MUXED_OUT
I
OL
= 3毫安
I
OL
= 3毫安
I
OL
= 3毫安
I
OL
= 6毫安
参数
条件
范围
民
3.0
-0.5
2.7
—
—
-0.5
最大
3.6
0.9
4.0
0.4
0.6
0.8
单位
V
V
V
V
低电平输入电压
V
V
IH
I
OL
I
OH
DT / DV
T
AMB
高电平输入电压
低电平输出电流
高电平输出电流
输入转换上升或下降时间
工作温度
2.0
—
—
0
0
4.0
8
100
10
70
V
mA
A
NS / V
°C
2003 6月27日
5