PCA9548A
8通道
2
C开关与复位
版本01 - 2005年4月15日
产品数据表
1.概述
该PCA9548A是通过我控制的八进制双向翻译开关
2
C总线。该
SCL / SDA上游对扇出八个下游对,或信道。任何个人
信道的SCX / SDX通道或组合可以选择,通过所确定的
可编程控制寄存器的内容。
一个低电平有效的复位输入允许PCA9548A从情况中恢复的其中一个
下游我
2
C-公交车被卡在一个低的状态。拉RESET引脚低电平将复位
I
2
C总线的状态机,并使得所有的通道被取消一样的内部
上电复位功能。
开关的选通门被构造成使得在V
DD
引脚可以用于限制
最大高电压将由PCA9548A通过。这允许使用
不同的总线电压上的每一对,以使1.8伏或2.5伏或3.3伏的部分可以进行通信
与5 V ,无任何额外保护。外部上拉电阻拉车了
为每个信道所需要的电压电平。所有I / O引脚可承受5V电压。
2.特点
s
s
s
s
s
s
s
s
s
s
s
s
s
s
s
1 -的- 8双向平移开关
I
2
C总线接口逻辑;与标准的SMBus兼容
低电平有效复位输入
3个地址引脚允许多达8个设备上的I
2
C总线
通过我的频道选择
2
C总线,以任何组合
上电时所有开关通道取消
低R
on
开关
1.8 V之间的允许电压电平转换, 2.5 V , 3.3 V和5 V客车
上电无毛刺
支持热插入
低待机电流
2.3 V至5.5 V工作电源电压范围
5 V容限输入
0 Hz至400 kHz的时钟频率
ESD保护超过每JESD22 - A114 2000 V HBM , 200 V MM元
JESD22 - A115 ,每JESD22 - C101 1000 V CDM
s
闭锁测试是为了JEDEC标准JESD78超过100毫安
s
提供了三个包: SO24 , TSSOP24和HVQFN24
飞利浦半导体
PCA9548A
8通道
2
C开关与复位
3.订购信息
表1:
订购信息
T
AMB
= –40
°
C至+ 85
°
C
类型编号
PCA9548ABS
PCA9548AD
PCA9548APW
包
名字
HVQFN24
SO24
TSSOP24
描述
VERSION
塑料的热增强型非常薄四方扁平的封装; SOT616-1
没有线索; 24个终端;体4
×
4
×
0.85 mm
塑料小外形封装; 24线索;
体宽7.5毫米
塑料薄小外形封装; 24线索;
体宽4.4毫米
SOT137-1
SOT355-1
4.标记
表2:
标记代码
上部MARK
548A
PCA9548AD
PCA9548A
类型编号
PCA9548ABS
PCA9548AD
PCA9548APW
9397 750 13297
皇家飞利浦电子有限公司2005年版权所有。
产品数据表
版本01 - 2005年4月15日
2 25
飞利浦半导体
PCA9548A
8通道
2
C开关与复位
6.管脚信息
6.1钢钉
A0
A1
RESET
SD0
SC0
SD1
SC1
SD2
SC2
1
2
3
4
5
6
7
8
9
24 V
DD
23 SDA
22 SCL
21 A2
20 SC7
19 SD7
18 SC6
17 SD6
16 SC5
15 SD5
14 SC4
13 SD4
002aab199
A0
A1
RESET
SD0
SC0
SD1
SC1
SD2
SC2
1
2
3
4
5
6
7
8
9
24 V
DD
23 SDA
22 SCL
21 A2
20 SC7
19 SD7
18 SC6
17 SD6
16 SC5
15 SD5
14 SC4
13 SD4
002aab200
PCA9548AD
PCA9548APW
SD3 10
SC3 11
V
SS
12
SD3 10
SC3 11
V
SS
12
图2.引脚CON组fi guration为SO24
24 RESET
图3.引脚CON组fi guration为TSSOP24
20 SDA
23 A1
SD0
SC0
SD1
SC1
SD2
SC2
1
2
3
4
5
6
SD4 10
SC4 11
SD5 12
7
8
9
22 A0
1号航站楼
索引区
19 SCL
18 A2
17 SC7
16 SD7
15 SC6
14 SD6
13 SC5
002aab201
PCA9548ABS
SD3
SC3
透明的顶视图
图4.引脚CON组fi guration的HVQFN24 (透明顶视图)
9397 750 13297
V
SS
21 V
DD
皇家飞利浦电子有限公司2005年版权所有。
产品数据表
版本01 - 2005年4月15日
4 25
飞利浦半导体
PCA9548A
8通道
2
C开关与复位
6.2引脚说明
表3:
符号
A0
A1
RESET
SD0
SC0
SD1
SC1
SD2
SC2
SD3
SC3
V
SS
SD4
SC4
SD5
SC5
SD6
SC6
SD7
SC7
A2
SCL
SDA
V
DD
[1]
引脚说明
针
SO , TSSOP
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
HVQFN
22
23
24
1
2
3
4
5
6
7
8
9
[1]
10
11
12
13
14
15
16
17
18
19
20
21
地址输入0
地址输入1
低电平有效复位输入
串行数据0
串行时钟0
串行数据
串行时钟1
串行数据2
串行时钟2
串行数据3
串行时钟3
供应地
串行数据4
串行时钟4
串行数据5
串行时钟5
串行数据6
串行时钟6
串行数据7
串行时钟7
地址输入2
串行时钟线
串行数据线
电源电压
描述
HVQFN封装芯片电源的接地连接两个V
SS
引脚和裸露焊盘中心。在V
SS
引脚必须连接到电源地为器件正常工作。为了改善散热,电气和
板级性能,暴露的焊盘必须焊接到使用相应的板
散热垫在黑板上,并进行适当的热传导通过板散热孔需
在PCB中的热焊盘区域并入。
9397 750 13297
皇家飞利浦电子有限公司2005年版权所有。
产品数据表
版本01 - 2005年4月15日
5 25
PCA9548A
8通道
2
带复位C总线开关
牧师03 - 2009年7月7日
产品数据表
1.概述
该PCA9548A是通过我控制的八进制双向翻译开关
2
C总线。该
SCL / SDA上游对扇出八个下游对,或信道。任何个人
信道的SCX / SDX通道或组合可以选择,通过所确定的
可编程控制寄存器的内容。
一个低电平有效的复位输入允许PCA9548A从情况中恢复的其中一个
下游我
2
C-公交车被卡在一个低的状态。拉RESET引脚低电平将复位
I
2
C总线的状态机,并使得所有的通道被取消一样的内部
上电复位功能。
开关的选通门被构造成使得在V
DD
引脚可以用于限制
最大高电压将由PCA9548A通过。这允许使用
不同的总线电压上的每一对,以使1.8伏或2.5伏或3.3伏的部分可以进行通信
与5 V ,无任何额外保护。外部上拉电阻拉车了
为每个信道所需要的电压电平。所有I / O引脚可承受5V电压。
2.特点
I
I
I
I
I
I
I
I
I
I
I
I
I
I
I
1 - 8双向翻译开关
I
2
C总线接口逻辑;与标准的SMBus兼容
低电平有效复位输入
3个地址引脚允许多达8个设备上的I
2
C总线
通过我的频道选择
2
C总线,以任何组合
上电时所有开关通道取消
低R
on
开关
1.8 V之间的允许电压电平转换, 2.5 V , 3.3 V和5 V客车
上电无毛刺
支持热插入
低待机电流
2.3 V至5.5 V工作电源电压范围
5 V容限输入
0 Hz至400 kHz的时钟频率
ESD保护超过每JESD22 - A114 2000 V HBM , 200 V MM元
JESD22 - A115 ,每JESD22 - C101 1000 V CDM
I
闭锁测试是为了JEDEC标准JESD78超过100毫安
I
提供了三个包: SO24 , TSSOP24和HVQFN24
恩智浦半导体
PCA9548A
8通道
2
带复位C总线开关
3.订购信息
表1中。
订购信息
包
名字
PCA9548ABS
PCA9548AD
PCA9548APW
HVQFN24
SO24
TSSOP24
描述
VERSION
塑料的热增强型非常薄四方扁平的封装; SOT616-1
没有线索; 24个终端;体4
×
4
×
0.85 mm
塑料小外形封装; 24线索;
体宽7.5毫米
塑料薄小外形封装; 24线索;
体宽4.4毫米
SOT137-1
SOT355-1
类型编号
3.1订购选项
表2中。
订购选项
上部MARK
548A
PCA9548AD
PCA9548A
温度范围
40 °C
+85
°C
40 °C
+85
°C
40 °C
+85
°C
类型编号
PCA9548ABS
PCA9548AD
PCA9548APW
PCA9548A_3
NXP B.V. 2009保留所有权利。
产品数据表
牧师03 - 2009年7月7日
2 26
恩智浦半导体
PCA9548A
8通道
2
带复位C总线开关
5.管脚信息
5.1钢钉
A0
A1
RESET
SD0
SC0
SD1
SC1
SD2
SC2
1
2
3
4
5
6
7
8
9
24 V
DD
23 SDA
22 SCL
21 A2
20 SC7
19 SD7
18 SC6
17 SD6
16 SC5
15 SD5
14 SC4
13 SD4
002aab199
A0
A1
RESET
SD0
SC0
SD1
SC1
SD2
SC2
1
2
3
4
5
6
7
8
9
24 V
DD
23 SDA
22 SCL
21 A2
20 SC7
19 SD7
18 SC6
17 SD6
16 SC5
15 SD5
14 SC4
13 SD4
002aab200
PCA9548AD
PCA9548APW
SD3 10
SC3 11
V
SS
12
SD3 10
SC3 11
V
SS
12
图2 。
引脚CON组fi guration为SO24
24 RESET
图3 。
引脚CON组fi guration为TSSOP24
20 SDA
23 A1
SD0
SC0
SD1
SC1
SD2
SC2
1
2
3
4
5
6
SD4 10
SC4 11
SD5 12
7
8
9
22 A0
1号航站楼
索引区
19 SCL
18 A2
17 SC7
16 SD7
15 SC6
14 SD6
13 SC5
002aab201
PCA9548ABS
SD3
SC3
透明的顶视图
图4 。
引脚CON组fi guration的HVQFN24 (透明顶视图)
PCA9548A_3
V
SS
21 V
DD
NXP B.V. 2009保留所有权利。
产品数据表
牧师03 - 2009年7月7日
4 26
恩智浦半导体
PCA9548A
8通道
2
带复位C总线开关
5.2引脚说明
表3中。
符号
A0
A1
RESET
SD0
SC0
SD1
SC1
SD2
SC2
SD3
SC3
V
SS
SD4
SC4
SD5
SC5
SD6
SC6
SD7
SC7
A2
SCL
SDA
V
DD
[1]
引脚说明
针
SO24 , TSSOP24
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
HVQFN24
22
23
24
1
2
3
4
5
6
7
8
9
[1]
10
11
12
13
14
15
16
17
18
19
20
21
地址输入0
地址输入1
低电平有效复位输入
串行数据0
串行时钟0
串行数据
串行时钟1
串行数据2
串行时钟2
串行数据3
串行时钟3
供应地
串行数据4
串行时钟4
串行数据5
串行时钟5
串行数据6
串行时钟6
串行数据7
串行时钟7
地址输入2
串行时钟线
串行数据线
电源电压
描述
HVQFN24封装芯片电源的接地连接两个V
SS
引脚和裸露焊盘中心。该
V
SS
引脚必须连接到电源地为器件正常工作。为了增强热,电,
和板级性能,暴露的焊盘必须焊接到使用相应的板
散热垫在黑板上,并进行适当的热传导通过板散热孔需
在PCB中的热焊盘区域并入。
PCA9548A_3
NXP B.V. 2009保留所有权利。
产品数据表
牧师03 - 2009年7月7日
5 26
PCA9548A
8 CHANNEL I C开关
与复位
2
www.ti.com
SCPS143B - 2006年10月 - 修订2007年3月
特点
1 - 8双向翻译开关
I
2
C总线和SMBus兼容
低电平有效的复位输入
地址由三个硬件地址引脚用于
使用多达8个器件
通过我的频道选择
2
C总线
上电时所有开关通道
取消
低R
ON
开关
允许电压电平转换之间
2.5 V, 3.3 V和5 V客车
上电无毛刺
支持热插入
低待机电流
操作的电源电压范围
2.3 V至5.5 V
5 V容限输入
400 kHz的快速I
2
C总线
闭锁性能超过100mA的每
JESD 78 , II类
ESD保护超过JESD 22
- 2000 -V人体模型( A114 -A )
- 200 -V机型号( A115 -A )
- 1000 -V带电器件模型( C101 )
RGE包装
( TOP VIEW )
DB , DGV , DW ,或PW包装
( TOP VIEW )
12
13
描述/订购信息
订购信息
T
A
QFN - RGE
SSOP - DB
-40 ° C至85°C
TVSOP - DGV
SOIC - DW
TSSOP - PW
(1)
包
(1)
3000卷
2000年卷
250的卷轴
2000年卷
2000年卷
25管
2000年卷
60管
订购型号
PCA9548ARGER
PCA9548ADBR
PCA9548ADBT
PCA9548ADGVR
PCA9548ADWR
PCA9548ADW
PCA9548APWR
PCA9548APW
顶部端标记
PD548A
PD548A
PD548A
PCA9548A
PD548A
对于最新的封装和订购信息,请参阅封装选项附录本文档的末尾,或见TI
网站:
www.ti.com 。
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
SD3
SC3
GND
SD4
SC4
SD5
2006-2007 ,德州仪器
A0
A1
RESET
SD0
SC0
SD1
SC1
SD2
SC2
SD3
SC3
GND
2
3
4
5
6
7
8
9
10
11
23
22
21
20
19
18
17
16
15
14
24 23 22 21 20 19
SD0
SC0
SD1
SC1
SD2
SC2
SDA
SCL
18
A2
17
SC7
16
SD7
15
SC6
14
SD6
13
SC5
1
24
V
CC
SDA
SCL
A2
SC7
SD7
SC6
SD6
SC5
SD5
SC4
SD4
1
2
3
4
5
6
7 8 9 10 11 12
RESET
A1
A0
V
CC
PCA9548A
8通道
2
C切换
与复位
SCPS143B - 2006年10月 - 修订2007年3月
www.ti.com
描述/订购信息(续)
该PCA9548A具有可以通过我来控制8双向翻译开关
2
C总线。在SCL / SDA
上游对扇出八个下游对,或信道。任何个人SCX / SDX通道或组合
的频道可以选择,通过可编程控制寄存器的内容决定。
该系统主机可以通过发送一个复位超时或其他操作不当的事件PCA9548A
低复位输入。同样,上电复位取消选择所有通道,并初始化I
2
C / SMBus的状态
机。断言RESET导致出现同样的复位/初始化不depowering的一部分。
开关的选通门是使得构造在V
CC
销可用于限制最大高
电压,这是由PCA9548A通过。这允许在每一对中使用不同的总线电压,从而使
2.5 V或3.3 V的部分可与5 -V的部分通信,而无需任何额外保护。外部上拉电阻
拉总线最多为每个信道所需要的电压电平。所有I / O引脚5 -V宽容。
2
提交文档反馈
www.ti.com
PCA9548A
8 CHANNEL I C开关
与复位
2
SCPS143B - 2006年10月 - 修订2007年3月
功能框图
PCA9548A
SC0
SC1
SC2
SC3
SC4
SC5
SC6
SC7
SD0
SD1
SD2
SD3
SD4
SD5
SD6
SD7
GND
V
CC
RESET
开关控制逻辑
复位电路
SCL
SDA
A0
输入滤波器
I 2 C总线控制
2
A1
A2
提交文档反馈
3
PCA9548A
8通道
2
C切换
与复位
SCPS143B - 2006年10月 - 修订2007年3月
www.ti.com
终端功能
号
SOIC ( DW ) ,
SSOP ( DB ) ,
TSSOP ( PW ) ,及
TVSOP ( DGV )
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
QFN ( RGE )
22
23
24
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
名字
描述
A0
A1
RESET
SD0
SC0
SD1
SC1
SC2
SC2
SD3
SC3
GND
SD4
SC4
SD5
SC5
SD6
SC6
SD7
SC7
A2
SCL
SDA
V
CC
地址输入0直接连接到V
CC
或地面。
地址输入1.直接连接到V
CC
或地面。
低电平有效复位输入。连接到V
CC
通过上拉电阻,如果不使用。
串行数据0连接到V
CC
通过上拉电阻。
串行时钟0连接到V
CC
通过上拉电阻。
串行数据1.连接到V
CC
通过上拉电阻。
串行时钟1.连接到V
CC
通过上拉电阻。
串行数据2.连接到V
CC
通过上拉电阻。
串行时钟2.连接到V
CC
通过上拉电阻。
串行数据3.连接到V
CC
通过上拉电阻。
串行时钟3.连接到V
CC
通过上拉电阻。
地
串行数据4.连接到V
CC
通过上拉电阻。
串行时钟4.连接到V
CC
通过上拉电阻。
串行数据5.连接到V
CC
通过上拉电阻。
串行时钟5.连接到V
CC
通过上拉电阻。
串行数据6.连接到V
CC
通过上拉电阻。
串行时钟6.连接到V
CC
通过上拉电阻。
串行数据7.连接到V
CC
通过上拉电阻。
串行时钟7.连接到V
CC
通过上拉电阻。
地址输入2.直接连接到V
CC
或地面。
串行时钟总线。连接到V
CC
通过上拉电阻。
串行数据总线。连接到V
CC
通过上拉电阻。
电源电压
I
2
C接口
在双向I
2
C总线由串行时钟( SCL)和串行数据( SDA)线。两条线必须是
当连接到装置的输出级通过上拉电阻连接到正电源。数据
传输可以启动只有当总线不忙。
I
2
这种装置C的通信是由一个主,从高至低跳变对发送启动条件启动
在SDA输入/输出,而SCL输入为高电平(见
图1)。
启动条件后,设备地址
字节发送,最显著位(MSB)首先,包括数据方向位( R / W) 。
接收到有效地址字节之后,该装置带有一个确认(ACK)响应,低的在SDA
输入/输出的ACK时钟脉冲的高过程中。从设备的地址输入( A0 -A2 )
不能开始和停止条件之间变化。
在我
2
C总线中,只有一个数据位在每个时钟脉冲期间传送。 SDA线上的数据必须保持
高脉冲的时钟周期,因为改变此时的数据线中的稳定将被解释为控制
命令(启动或停止) (见
图2)。
停止条件,在SDA输入由低到高的跳变/输出,而SCL输入为高电平,由发送
主人(见
图1)。
4
提交文档反馈
www.ti.com
PCA9548A
8 CHANNEL I C开关
与复位
2
SCPS143B - 2006年10月 - 修订2007年3月
任何数量的数据字节可以从发射机传送的开始和停止之间到接收器
条件。每个8位字节后面跟着一个ACK位。发射前必须释放SDA线
接收器可以发送一个ACK位。应答的器件必须在ACK期间拉低SDA线
时钟脉冲使SDA线为高脉冲ACK有关时钟周期的过程中稳定低(见
图3)。
当从机接收器处理,它必须产生一个ACK每收到一个字节后。同样,
主机必须产生,它接收从机发送一个字节后的ACK 。建立和保持
时间必须得到满足,以确保其正常工作。
主机接收器通过不产生应答信号的数据传输方的一端( NACK )
在最后一个字节被同步输出的奴隶。这是由主接收器完成握住SDA线
高。在这种情况下,发射器必须释放数据线,使主机产生一个停止条件。
SDA
SCL
S
启动条件
P
停止条件
启动和停止条件图1.定义
SDA
SCL
数据线
稳定的;
数据有效
变化
DATA的
允许
图2.位传输
数据输出
由发射器
NACK
数据输出
通过接收器
确认
从SCL
主
S
开始
条件
1
2
8
9
时钟脉冲
承认
图3.确认上我
2
C总线
提交文档反馈
5
不建议用于新设计
www.ti.com
PCA9548A
8 CHANNEL I C开关
与复位
2
SCPS143C - 2006年10月 - 修订2007年6月
特点
1 - 8双向翻译开关
I
2
C总线和SMBus兼容
低电平有效的复位输入
地址由三个硬件地址引脚用于
使用多达8个器件
通过我的频道选择
2
C总线
上电时所有开关通道
取消
低R
ON
开关
允许电压电平转换之间
2.5 V, 3.3 V和5 V客车
开机时无毛刺
支持热插入
低待机电流
操作的电源电压范围
2.3 V至5.5 V
5 V容限输入
400 kHz的快速I
2
C总线
闭锁性能超过100mA的每
JESD 78 , II类
ESD保护超过JESD 22
- 2000 -V人体模型( A114 -A )
- 200 -V机型号( A115 -A )
- 1000 -V带电器件模型( C101 )
RGE包装
( TOP VIEW )
DB , DGV , DW ,或PW包装
( TOP VIEW )
12
13
描述/订购信息
订购信息
T
A
QFN - RGE
SSOP - DB
-40 ° C至85°C
TVSOP - DGV
SOIC - DW
TSSOP - PW
(1)
(2)
包
(1) (2)
3000卷
2000年卷
250的卷轴
2000年卷
2000年卷
25管
2000年卷
60管
订购型号
PCA9548ARGER
PCA9548ADBR
PCA9548ADBT
PCA9548ADGVR
PCA9548ADWR
PCA9548ADW
PCA9548APWR
PCA9548APW
顶部端标记
PD548A
PD548A
PD548A
PCA9548A
PD548A
对于最新的封装和订购信息,请参阅封装选项附录本文档的末尾,或见TI
网站:
www.ti.com 。
包装图纸,标准包装数量,热数据,符号和PCB设计指南可在
www.ti.com/sc/package 。
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
SD3
SC3
GND
SD4
SC4
SD5
2006-2007 ,德州仪器
A0
A1
RESET
SD0
SC0
SD1
SC1
SD2
SC2
SD3
SC3
GND
2
3
4
5
6
7
8
9
10
11
23
22
21
20
19
18
17
16
15
14
24 23 22 21 20 19
SDA
SCL
18
A2
17
SC7
16
SD7
15
SC6
14
SD6
13
SC5
1
24
V
CC
SDA
SCL
A2
SC7
SD7
SC6
SD6
SC5
SD5
SC4
SD4
SD0
SC0
SD1
SC1
SD2
SC2
1
2
3
4
5
6
7 8 9 10 11 12
RESET
A1
A0
V
CC
PCA9548A
8通道
2
C切换
与复位
不建议用于新设计
www.ti.com
SCPS143C - 2006年10月 - 修订2007年6月
描述/订购信息(续)
该PCA9548A具有可以通过我来控制8双向翻译开关
2
C总线。在SCL / SDA
上游对扇出八个下游对,或信道。任何个人SCX / SDX通道或组合
的频道可以选择,通过可编程控制寄存器的内容决定。
该系统主机可以通过发送一个复位超时或其他操作不当的事件PCA9548A
低复位输入。同样,上电复位取消选择所有通道,并初始化I
2
C / SMBus的状态
机。断言RESET导致出现同样的复位/初始化不depowering的一部分。
开关的选通门是使得构造在V
CC
销可用于限制最大高
电压,这是由PCA9548A通过。这允许在每一对中使用不同的总线电压,从而使
2.5 V或3.3 V的部分可与5 -V的部分通信,而无需任何额外保护。外部上拉电阻
拉总线最多为每个信道所需要的电压电平。所有I / O引脚5 -V宽容。
2
提交文档反馈
不建议用于新设计
www.ti.com
PCA9548A
8 CHANNEL I C开关
与复位
2
SCPS143C - 2006年10月 - 修订2007年6月
功能框图
PCA9548A
SC0
SC1
SC2
SC3
SC4
SC5
SC6
SC7
SD0
SD1
SD2
SD3
SD4
SD5
SD6
SD7
GND
V
CC
RESET
开关控制逻辑
复位电路
SCL
SDA
A0
输入滤波器
I 2 C总线控制
2
A1
A2
提交文档反馈
3
PCA9548A
8通道
2
C切换
与复位
不建议用于新设计
www.ti.com
SCPS143C - 2006年10月 - 修订2007年6月
终端功能
号
SOIC ( DW ) ,
SSOP ( DB ) ,
TSSOP ( PW ) ,及
TVSOP ( DGV )
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
QFN ( RGE )
22
23
24
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
名字
描述
A0
A1
RESET
SD0
SC0
SD1
SC1
SC2
SC2
SD3
SC3
GND
SD4
SC4
SD5
SC5
SD6
SC6
SD7
SC7
A2
SCL
SDA
V
CC
地址输入0直接连接到V
CC
或地面。
地址输入1.直接连接到V
CC
或地面。
低电平有效复位输入。连接到V
CC
通过上拉电阻,如果不使用。
串行数据0连接到V
CC
通过上拉电阻。
串行时钟0连接到V
CC
通过上拉电阻。
串行数据1.连接到V
CC
通过上拉电阻。
串行时钟1.连接到V
CC
通过上拉电阻。
串行数据2.连接到V
CC
通过上拉电阻。
串行时钟2.连接到V
CC
通过上拉电阻。
串行数据3.连接到V
CC
通过上拉电阻。
串行时钟3.连接到V
CC
通过上拉电阻。
地
串行数据4.连接到V
CC
通过上拉电阻。
串行时钟4.连接到V
CC
通过上拉电阻。
串行数据5.连接到V
CC
通过上拉电阻。
串行时钟5.连接到V
CC
通过上拉电阻。
串行数据6.连接到V
CC
通过上拉电阻。
串行时钟6.连接到V
CC
通过上拉电阻。
串行数据7.连接到V
CC
通过上拉电阻。
串行时钟7.连接到V
CC
通过上拉电阻。
地址输入2.直接连接到V
CC
或地面。
串行时钟总线。连接到V
CC
通过上拉电阻。
串行数据总线。连接到V
CC
通过上拉电阻。
电源电压
I
2
C接口
在双向I
2
C总线由串行时钟( SCL)和串行数据( SDA)线。两条线必须是
当连接到装置的输出级通过上拉电阻连接到正电源。数据
传输可以启动只有当总线不忙。
I
2
这种装置C的通信是由一个主,从高至低跳变对发送启动条件启动
在SDA输入/输出,而SCL输入为高电平(见
图1)。
启动条件后,设备地址
字节发送,最显著位(MSB)首先,包括数据方向位( R / W) 。
接收到有效地址字节之后,该装置带有一个确认(ACK)响应,低的在SDA
输入/输出的ACK时钟脉冲的高过程中。从设备的地址输入( A0 -A2 )
不能开始和停止条件之间变化。
在我
2
C总线中,只有一个数据位在每个时钟脉冲期间传送。 SDA线上的数据必须保持
高脉冲的时钟周期,因为改变此时的数据线中的稳定将被解释为控制
命令(启动或停止) (见
图2)。
停止条件,在SDA输入由低到高的跳变/输出,而SCL输入为高电平,由发送
主人(见
图1)。
4
提交文档反馈
不建议用于新设计
www.ti.com
PCA9548A
8 CHANNEL I C开关
与复位
2
SCPS143C - 2006年10月 - 修订2007年6月
任何数量的数据字节可以从发射机传送的开始和停止之间到接收器
条件。每个8位字节后面跟着一个ACK位。发射前必须释放SDA线
接收器可以发送一个ACK位。应答的器件必须在ACK期间拉低SDA线
时钟脉冲使SDA线为高脉冲ACK有关时钟周期的过程中稳定低(见
图3)。
当从机接收器处理,它必须产生一个ACK每收到一个字节后。同样,
主机必须产生,它接收从机发送一个字节后的ACK 。建立和保持
时间必须得到满足,以确保其正常工作。
主机接收器通过不产生应答信号的数据传输方的一端( NACK )
在最后一个字节被同步输出的奴隶。这是由主接收器完成握住SDA线
高。在这种情况下,发射器必须释放数据线,使主机产生一个停止条件。
SDA
SCL
S
启动条件
P
停止条件
启动和停止条件图1.定义
SDA
SCL
数据线
稳定的;
数据有效
变化
DATA的
允许
图2.位传输
数据输出
由发射器
NACK
数据输出
通过接收器
确认
从SCL
主
S
开始
条件
1
2
8
9
时钟脉冲
承认
图3.确认上我
2
C总线
提交文档反馈
5