PCA9547
8通道
2
C总线多路复用器与复位
牧师02 - 2006年9月12日
产品数据表
1.概述
该PCA9547是一个八进制双向翻译复用器由我控制
2
C总线。
在SCL / SDA上游对扇出八个下游对,或信道。只有一个
SCX / SDX信道可以同时被选择,通过的内容决定
可编程控制寄存器。该器件上电时,通道0连接,使
关于该信道的主站和下游设备之间的直接通信。
一个低电平有效的复位输入允许PCA9547从情况中恢复的其中一个
下游我
2
C-公交车被卡在一个低的状态。拉RESET引脚低电平将复位
I
2
C总线状态机产生的所有通道被取消,除非通道0,
该主机可以重新获得总线的控制权。
多路转换器的选通门被构造成使得在V
DD
针可以用于
限制最大高电压将由PCA9547通过。这允许使用
不同的总线电压上的每一对,以使1.8V, 2.5V,或3.3V的部分可以进行通信
与5 V ,无任何额外保护。外部上拉电阻拉车了
为每个信道所需要的电压电平。所有I / O引脚可承受5V电压。
2.特点
I
I
I
I
I
I
I
I
I
I
I
I
I
I
I
1 - 8双向翻译多路复用器
I
2
C总线接口逻辑;与标准的SMBus兼容
低电平有效复位输入
3个地址引脚允许多达8个设备上的I
2
C总线
通过我的频道选择
2
C总线,一次一个信道
电与取消除通道0的所有通道,它连接
低R
on
多路复用器
1.8 V之间的允许电压电平转换, 2.5 V , 3.3 V和5 V客车
上电无毛刺
支持热插入
低待机电流
2.3 V至5.5 V工作电源电压范围
5 V容限输入
0 Hz至400 kHz的时钟频率
ESD保护超过每JESD22 - A114 2000 V HBM , 200 V MM元
JESD22 - A115 ,每JESD22 - C101 1000 V CDM
I
闭锁测试是为了JEDEC标准JESD78超过100毫安
I
封装可供选择: SO24 , TSSOP24 , HVQFN24
飞利浦半导体
PCA9547
8通道
2
C总线多路复用器与复位
5.管脚信息
5.1钢钉
A0
A1
RESET
SD0
SC0
SD1
SC1
SD2
SC2
1
2
3
4
5
6
7
8
9
24 V
DD
23 SDA
22 SCL
21 A2
20 SC7
19 SD7
18 SC6
17 SD6
16 SC5
15 SD5
14 SC4
13 SD4
002aaa958
A0
A1
RESET
SD0
SC0
SD1
SC1
SD2
SC2
1
2
3
4
5
6
7
8
9
24 V
DD
23 SDA
22 SCL
21 A2
20 SC7
19 SD7
18 SC6
17 SD6
16 SC5
15 SD5
14 SC4
13 SD4
002aaa959
PCA9547D
PCA9547PW
SD3 10
SC3 11
V
SS
12
SD3 10
SC3 11
V
SS
12
图2.引脚CON组fi guration为SO24
24 RESET
图3.引脚CON组fi guration为TSSOP24
20 SDA
23 A1
SD0
SC0
SD1
SC1
SD2
SC2
1
2
3
4
5
6
SD4 10
SC4 11
SD5 12
7
8
9
22 A0
1号航站楼
索引区
19 SCL
18 A2
17 SC7
16 SD7
15 SC6
14 SD6
13 SC5
002aaa960
PCA9547BS
SD3
SC3
透明的顶视图
图4.引脚CON组fi guration的HVQFN24 (透明顶视图)
PCA9547_2
V
SS
21 V
DD
皇家飞利浦电子有限公司2006年版权所有。
产品数据表
牧师02 - 2006年9月12日
4 26
飞利浦半导体
PCA9547
8通道
2
C总线多路复用器与复位
5.2引脚说明
表3中。
符号
A0
A1
RESET
SD0
SC0
SD1
SC1
SD2
SC2
SD3
SC3
V
SS
SD4
SC4
SD5
SC5
SD6
SC6
SD7
SC7
A2
SCL
SDA
V
DD
[1]
引脚说明
针
SO , TSSOP
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
HVQFN
22
23
24
1
2
3
4
5
6
7
8
9
[1]
10
11
12
13
14
15
16
17
18
19
20
21
地址输入0
地址输入1
低电平有效复位输入
串行数据输出0
串行时钟输出0
串行数据输出1
串行时钟输出1
串行数据输出2
串行时钟输出2
串行数据输出3
串行时钟输出3
供应地
串行数据输出4
串行时钟输出4
串行数据输出5
串行时钟输出5
串行数据输出6
串行时钟输出6
串行数据输出7
串行时钟输出7
地址输入2
串行时钟线
串行数据线
电源电压
描述
HVQFN封装芯片电源的接地连接两个V
SS
引脚和裸露焊盘中心。在V
SS
引脚必须连接到电源地为器件正常工作。为了改善散热,电气和
板级性能,暴露的焊盘必须焊接到使用相应的板
散热垫在黑板上,并进行适当的热传导通过板散热孔需
在PCB中的热焊盘区域并入。
PCA9547_2
皇家飞利浦电子有限公司2006年版权所有。
产品数据表
牧师02 - 2006年9月12日
5 26
PCA9547
8通道
2
C总线多路复用器与复位
牧师03 - 2009年7月10日
产品数据表
1.概述
该PCA9547是一个八进制双向翻译复用器由我控制
2
C总线。
在SCL / SDA上游对扇出八个下游对,或信道。只有一个
SCX / SDX信道可以同时被选择,通过的内容决定
可编程控制寄存器。该器件上电时,通道0连接,使
关于该信道的主站和下游设备之间的直接通信。
一个低电平有效的复位输入允许PCA9547从情况中恢复的其中一个
下游我
2
C-公交车被卡在一个低的状态。拉RESET引脚低电平将复位
I
2
C总线状态机产生的所有通道被取消,除非通道0,
该主机可以重新获得总线的控制权。
多路转换器的选通门被构造成使得在V
DD
针可以用于
限制最大高电压将由PCA9547通过。这允许使用
不同的总线电压上的每一对,以使1.8V, 2.5V,或3.3V的部分可以进行通信
与5 V ,无任何额外保护。外部上拉电阻拉车了
为每个信道所需要的电压电平。所有I / O引脚可承受5V电压。
2.特点
I
I
I
I
I
I
I
I
I
I
I
I
I
I
I
1 - 8双向翻译多路复用器
I
2
C总线接口逻辑;与标准的SMBus兼容
低电平有效复位输入
3个地址引脚允许多达8个设备上的I
2
C总线
通过我的频道选择
2
C总线,一次一个信道
电与取消除通道0的所有通道,它连接
低R
on
多路复用器
1.8 V之间的允许电压电平转换, 2.5 V , 3.3 V和5 V客车
上电无毛刺
支持热插入
低待机电流
2.3 V至5.5 V工作电源电压范围
5 V容限输入
0 Hz至400 kHz的时钟频率
ESD保护超过每JESD22 - A114 2000 V HBM , 200 V MM元
JESD22 - A115 ,每JESD22 - C101 1000 V CDM
I
闭锁测试是为了JEDEC标准JESD78超过100毫安
I
封装可供选择: SO24 , TSSOP24 , HVQFN24
恩智浦半导体
PCA9547
8通道
2
C总线多路复用器与复位
5.管脚信息
5.1钢钉
A0
A1
RESET
SD0
SC0
SD1
SC1
SD2
SC2
1
2
3
4
5
6
7
8
9
24 V
DD
23 SDA
22 SCL
21 A2
20 SC7
19 SD7
18 SC6
17 SD6
16 SC5
15 SD5
14 SC4
13 SD4
002aaa958
A0
A1
RESET
SD0
SC0
SD1
SC1
SD2
SC2
1
2
3
4
5
6
7
8
9
24 V
DD
23 SDA
22 SCL
21 A2
20 SC7
19 SD7
18 SC6
17 SD6
16 SC5
15 SD5
14 SC4
13 SD4
002aaa959
PCA9547D
PCA9547PW
SD3 10
SC3 11
V
SS
12
SD3 10
SC3 11
V
SS
12
图2 。
引脚CON组fi guration为SO24
24 RESET
图3 。
引脚CON组fi guration为TSSOP24
20 SDA
23 A1
SD0
SC0
SD1
SC1
SD2
SC2
1
2
3
4
5
6
SD4 10
SC4 11
SD5 12
7
8
9
22 A0
1号航站楼
索引区
19 SCL
18 A2
17 SC7
16 SD7
15 SC6
14 SD6
13 SC5
002aaa960
PCA9547BS
SD3
SC3
透明的顶视图
图4 。
引脚CON组fi guration的HVQFN24 (透明顶视图)
PCA9547_3
V
SS
21 V
DD
NXP B.V. 2009保留所有权利。
产品数据表
牧师03 - 2009年7月10日
4 26
恩智浦半导体
PCA9547
8通道
2
C总线多路复用器与复位
5.2引脚说明
表3中。
符号
A0
A1
RESET
SD0
SC0
SD1
SC1
SD2
SC2
SD3
SC3
V
SS
SD4
SC4
SD5
SC5
SD6
SC6
SD7
SC7
A2
SCL
SDA
V
DD
[1]
引脚说明
针
SO24 , TSSOP24
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
HVQFN24
22
23
24
1
2
3
4
5
6
7
8
9
[1]
10
11
12
13
14
15
16
17
18
19
20
21
地址输入0
地址输入1
低电平有效复位输入
串行数据输出0
串行时钟输出0
串行数据输出1
串行时钟输出1
串行数据输出2
串行时钟输出2
串行数据输出3
串行时钟输出3
供应地
串行数据输出4
串行时钟输出4
串行数据输出5
串行时钟输出5
串行数据输出6
串行时钟输出6
串行数据输出7
串行时钟输出7
地址输入2
串行时钟线
串行数据线
电源电压
描述
HVQFN24封装芯片电源的接地连接两个V
SS
引脚和裸露焊盘中心。该
V
SS
引脚必须连接到电源地为器件正常工作。为了增强热,电,
和板级性能,暴露的焊盘必须焊接到使用相应的板
散热垫在黑板上,并进行适当的热传导通过板散热孔需
在PCB中的热焊盘区域并入。
PCA9547_3
NXP B.V. 2009保留所有权利。
产品数据表
牧师03 - 2009年7月10日
5 26