PCA9540B
2通道我
2
C总线多路复用器
牧师04 - 2009年9月3日
产品数据表
1.概述
该PCA9540B是1-的-2的双向平移复用器,通过I控制
2
C总线。
在SCL / SDA上游对扇出两个SCX / SDX下游对,或信道。
只有一个SCX / SDX通道被选择的时间,通过的内容决定
可编程控制寄存器。
上电复位功能使寄存器默认状态,并初始化I
2
C总线
状态机,没有选择的频道。
多路转换器的选通门被构造成使得在V
DD
针可以用于
限制最大高电压将由PCA9540B通过。这允许使用
每个SCX / SDX对不同总线的电压,对使1.8伏, 2.5伏或3.3伏的部分可以
与5 V ,无任何额外保护通信。外部上拉电阻
可以拉车达此通道所需要的电压电平。所有I / O引脚5 V
宽容。
2.特点
I
I
I
I
I
I
I
I
I
I
I
I
I
1 -OF- 2双向翻译多路复用器
I
2
C总线接口逻辑;与标准的SMBus兼容
通过我的频道选择
2
C总线
电源与取消所有多通道
低R
on
开关
1.8 V之间的允许电压电平转换, 2.5 V , 3.3 V和5 V客车
上电无毛刺
支持热插入
低待机电流
2.3 V至5.5 V工作电源电压范围
5 V容限输入
0 Hz至400 kHz的时钟频率
ESD保护超过每JESD22 - A114 2000 V HBM ,每JESD2 - A115 200 V MM
每JESD22 - C101 1000 V CDM
I
闭锁测试是为了JEDEC标准JESD78超过100毫安
I
封装形式: SO8 , TSSOP8 , XSON8U
恩智浦半导体
PCA9540B
2通道我
2
C总线多路复用器
3.订购信息
表1中。
订购信息
T
AMB
=
40
°
C至+ 85
°
C
类型编号
PCA9540BD
PCA9540BDP
PCA9540BGD
顶面
标志
PA9540B
9540B
40B
包
名字
SO8
TSSOP8
XSON8U
描述
塑料小外形封装; 8线索;体宽3.9毫米
VERSION
SOT96-1
塑料薄小外形封装; 8线索;体宽3毫米SOT505-1
塑料非常薄小外形封装;没有线索; 8终端; SOT996-2
UTLP基础;体3
×
2
×
0.5 mm
4.框图
PCA9540B
SD0
SD1
SC0
SC1
V
SS
开关控制逻辑
V
DD
POWER- ON
RESET
SCL
SDA
输入
滤波器
I
2
C总线
控制
002aae715
图1 。
PCA9540B的框图
PCA9540B_4
NXP B.V. 2009保留所有权利。
产品数据表
牧师04 - 2009年9月3日
2 22
恩智浦半导体
PCA9540B
2通道我
2
C总线多路复用器
6.功能描述
请参阅
图1 “块PCA9540B示意图” 。
6.1设备寻址
在开始状态之后总线主机必须输出从机的地址是
访问。该PCA9540B的地址显示在
图5中。
从机地址
1
1
1
0
固定
0
0
0
读/写
002aae716
图5 。
从机地址
要执行的从机地址去连接网元的操作的最后一位。当设置为
逻辑1的读出被选择,而一个逻辑0,则选择一个写操作。
6.2控制寄存器
下面从机地址的成功确认,总线主机会发送
一个字节到PCA9540B将被存储在控制寄存器中。如果有多个字节
由PCA9540B接收,它将保存接收到的最后一个字节。该寄存器可写
并通过我读
2
C总线。
通道选择位
(读/写)
7
X
6
X
5
X
4
X
3
X
2
B2
1
B1
0
B0
002aae717
使能位
图6 。
控制寄存器
6.2.1控制寄存器德网络nition
在SCX / SDX下游对或通道,被选中的控件的内容
注册。后PCA9540B已经解决了这个寄存器写入。在2个LSB
控制字节被用来确定哪个信道要被选择。当信道是
选定后,它将成为活动后停止条件已经放在了我
2
C总线。
这确保了所有SCX / SDX线将处于高状态时,该通道是由
活性,以便在连接时不产生错误的情况。
PCA9540B_4
NXP B.V. 2009保留所有权利。
产品数据表
牧师04 - 2009年9月3日
4 22
恩智浦半导体
PCA9540B
2通道我
2
C总线多路复用器
控制寄存器:写通道选择;读取信道状态
D6
X
X
X
X
0
D5
X
X
X
X
0
D4
X
X
X
X
0
D3
X
X
X
X
0
B2
0
1
1
1
0
B1
X
0
0
1
0
B0
X
0
1
X
0
命令
没有选择的通道
通道0启用
通道1启用
没有选择的通道
没有通道选择;
上电缺省状态
表3中。
D7
X
X
X
X
0
6.3上电复位
当功率被施加到V
DD
,内部上电复位( POR )持有PCA9540B
复位状态,直到V
DD
已达到V
POR
。在这一点上,复位状态的解除
和PCA9540B寄存器和I
2
C总线状态机初始化为默认值
州(全零) ,从而导致所有通道被取消。此后,V
DD
必须是
降低到低于0.2 V重置设备。
6.4电平转换
该PCA9540B的通栅晶体管的构造使得在V
DD
电压可以
被用来限制将被从一个I传递的最大电压
2
C总线到另一个。
5.0
V
O( SW )
(V)
4.0
(1)
002aaa964
3.0
(2)
(3)
2.0
1.0
2.0
2.5
3.0
3.5
4.0
4.5
5.5
5.0
V
DD
(V)
(1)最大
( 2 )典型
(3)最小
图7 。
通过栅极电压与电源电压
图7
示出了通栅晶体管的电压特性(请注意,该图
使用中的特定数据网络版生成
第10章“静态特性”
这
数据表) 。为了使PCA9540B充当电压转换器中,V
O( SW )
电压
应等于或低于最低的总线电压。例如,如果主总线是
在5V运行,下游总线分别为3.3 V和2.7 V ,则V
O( SW )
应
等于或低于2.7以有效地夹紧下游总线电压。看着
PCA9540B_4
NXP B.V. 2009保留所有权利。
产品数据表
牧师04 - 2009年9月3日
5 22