PCA9539
远程16位IC和SMBus低功耗I / O扩展器
与中断输出,复位和配置寄存器
2
www.ti.com
SCPS130D - 2005年8月 - 修订2007年3月
特点
低待机电流的消耗
1
A
最大
I
2
C到并行端口扩展器
漏极开路低电平有效中断输出
低电平有效的复位输入
5 V容限I / O端口
与大多数微控制器
400 kHz的快速I
2
C总线
极性反转寄存器
DB , DBQ , DGV , DW ,或PW包装
( TOP VIEW )
地址由两个硬件地址引脚用于
使用多达4个器件
锁存输出,大电流驱动
能力可直接驱动LED
闭锁性能超过100mA的每
JESD 78 , II类
ESD保护超过JESD 22
- 2000 -V人体模型( A114 -A )
- 1000 -V带电器件模型( C101 )
RGE包装
( TOP VIEW )
RESET
A1
INT
V
CC
P00
P01
P02
P03
P04
P05
1
2
3
4
5
6
INT
A1
RESET
P00
P01
P02
P03
P04
P05
P06
P07
GND
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
V
CC
SDA
SCL
A0
P17
P16
P15
P14
P13
P12
P11
P10
24 23 22 21 20 19
18
A0
17
P17
16
P16
15
P15
14
P14
13
P13
7 8 9 10 11 12
描述/订购信息
订购信息
T
A
SSOP - DB
QSOP - DBQ
TVSOP - DGV
-40 ° C至85°C
SOIC - DW
包
(1)
2000年卷
60管
2500卷
2000年卷
25管
2000年卷
60管
TSSOP - PW
QFN - RGE
(1)
1200卷
250的卷轴
3000卷
订购型号
PCA9539DBR
PCA9539DB
PCA9539DBQR
PCA9539DGVR
PCA9539DW
PCA9539DWR
PCA9539PW
PCA9539PWR
PCA9539PWT
PCA9539RGER
PD9539
PD9539
顶部端标记
PCA9539
PD9539
PD9539
PCA9539
包装图纸,标准包装数量,热数据,符号和PCB设计指南可在
www.ti.com/sc/package 。
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
P06
P07
GND
P10
P11
P12
版权所有2005-2007 ,德州仪器
SDA
SCL
PCA9539
REMOTE 16位I
2
C和SMBus的低功耗I / O扩展器
与中断输出,复位和配置寄存器
SCPS130D - 2005年8月 - 修订2007年3月
www.ti.com
描述/订购信息(续)
这16位I / O扩展为双线双向总线(我
2
C)是专为2.3 V至5.5 V V
CC
操作。它
提供通用的远程I / O扩展通过我大多数微控制器系列
2
C接口[串行
时钟( SCL ) ,串行数据( SDA )。
该PCA9539由两个8位配置(输入或输出选择) ,输入端口,输出端口和极性
反转(高电平或低电平有效操作)寄存器。在上电时,I / O引脚配置为输入。该
系统主机可以通过写I / O配置位将I / O作为输入或输出。数据
对于每个输入或输出被保存在相应的输入或输出寄存器。输入端口的极性
寄存器可以与极性反转寄存器反转。所有寄存器可以由系统主机读取。
该系统主机可以通过发送一个复位超时或其他操作不当的情况下的PCA9539
低复位输入。上电复位会将寄存器的默认状态,并初始化I
2
C / SMBus的
状态机。断言RESET导致出现同样的复位/初始化不depowering的一部分。
当任何输入状态与其对应的PCA9539漏极开路中断(INT )输出被激活
输入端口寄存器状态和用于指示到系统主器件的输入状态发生了变化。
INT可以连接到微控制器的中断输入。通过该线路上发送一个中断信号,该
远程I / O可以通知微控制器是否存在及其端口的输入数据,而不必通过通信
在我
2
C总线。因此, PCA9539可保持简单的从设备。
该器件的输出(锁定)具有大电流驱动能力可直接驱动LED 。该器件具有低的
电流消耗。
该PCA9539是相同的PCA9555 ,除了在除去内部的I / O上拉电阻,其
大大降低了I / O将保持为低时,功率消耗,更换A2的使用RESET ,和一个不同
地址范围。
两个硬件引脚( A0和A1 )用于编程和改变固定我
2
C类地址,并允许最多四个
设备共享同一I
2
C总线或SMBus 。
2
提交文档反馈
www.ti.com
PCA9539
远程16位IC和SMBus低功耗I / O扩展器
与中断输出,复位和配置寄存器
2
SCPS130D - 2005年8月 - 修订2007年3月
终端功能
号
SOIC ( DW ) ,
SSOP ( DB ) ,
QSOP ( DBQ )
TSSOP ( PW ) ,及
TVSOP ( DGV )
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
名字
描述
QFN ( RGE )
22
23
24
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
INT
A1
RESET
P00
P01
P02
P03
P04
P05
P06
P07
GND
P10
P11
P12
P13
P14
P15
P16
P17
A0
SCL
SDA
V
CC
中断输出。连接到V
CC
通过上拉电阻。
地址输入。直接连接到V
CC
或地面。
低电平有效复位输入。连接到V
CC
通过上拉电阻,如果没有活动
连接被使用。
P-端口的输入/输出。推拉式的设计结构。
P-端口的输入/输出。推拉式的设计结构。
P-端口的输入/输出。推拉式的设计结构。
P-端口的输入/输出。推拉式的设计结构。
P-端口的输入/输出。推拉式的设计结构。
P-端口的输入/输出。推拉式的设计结构。
P-端口的输入/输出。推拉式的设计结构。
P-端口的输入/输出。推拉式的设计结构。
地
P-端口的输入/输出。推拉式的设计结构。
P-端口的输入/输出。推拉式的设计结构。
P-端口的输入/输出。推拉式的设计结构。
P-端口的输入/输出。推拉式的设计结构。
P-端口的输入/输出。推拉式的设计结构。
P-端口的输入/输出。推拉式的设计结构。
P-端口的输入/输出。推拉式的设计结构。
P-端口的输入/输出。推拉式的设计结构。
地址输入。直接连接到V
CC
或地面。
串行时钟总线。连接到V
CC
通过上拉电阻。
串行数据总线。连接到V
CC
通过上拉电阻。
电源电压
提交文档反馈
3
PCA9539
REMOTE 16位I
2
C和SMBus的低功耗I / O扩展器
与中断输出,复位和配置寄存器
SCPS130D - 2005年8月 - 修订2007年3月
www.ti.com
逻辑图(正逻辑)
1
PCA9539
打断
逻辑
LP滤波器
INT
A0
A1
21
2
P07P00
22
23
输入
滤波器
I
2
C总线
控制
移
注册
16位
I / O
PORT
P17P10
SCL
SDA
3
RESET
V
CC
GND
24
12
POWER- ON
RESET
写脉冲
读脉冲
A.
B.
显示引脚数是DB , DBQ , DGV , DW和PW包。
所有I / O设置为输入复位。
4
提交文档反馈
www.ti.com
PCA9539
远程16位IC和SMBus低功耗I / O扩展器
与中断输出,复位和配置寄存器
2
SCPS130D - 2005年8月 - 修订2007年3月
P- PORT I / O的简化原理图
(1)
DATA FROM
移位寄存器
CON组fi guration
注册
DATA FROM
移位寄存器
写配置
脉冲
写脉冲
D
FF
CLK Q
Q
D
FF
CLK Q
输出端口
注册
Q
输出端口
注册资料
V
CC
Q1
I / O引脚
Q2
输入端口
注册
D
FF
读脉冲
CLK Q
Q
GND
输入端口
注册资料
为INT
DATA FROM
移位寄存器
D
FF
Q
极性
注册资料
写极性
脉冲
CLK Q
极性反转
注册
(1)
在上电复位,所有寄存器恢复为默认值。
I / O端口
当一个I / O配置为输入,场效应晶体管Q1和Q2关断时,它创建了一个高阻抗输入。该
输入电压可以高于V升高
CC
到最大5.5 V
如果该I / O被配置为输出时,Q1或Q2使能,根据输出端口寄存器的状态。在
这种情况下,还有I / O引脚,要么V的低阻抗路径
CC
或GND 。外部电压
适用于该I / O引脚不应超过正常工作的建议水平。
提交文档反馈
5