飞利浦半导体
产品数据表
热插拔我
2
C和SMBus总线缓冲器
PCA9510 ; PCA9511
描述
该PCA9510和PCA9511支持热插拔我
2
C和SMBus的
缓冲区,允许I / O卡插入带电背板无
损毁数据和时钟总线。控制电路可以防止
从连接到该卡,直到停止命令背板
或总线空闲时在背板上,而不在总线争用
卡。当进行连接时, PCA9510和PCA9511
提供双向缓冲,保持背板与卡
电容隔离。
PCA9511的上升时间加速器电路允许使用
同时还能满足上升时间减弱DC的上拉电流
要求,而PCA9510没有上升时间加速器
电路,以防止干扰当在多个设备
相同的系统。该PCA9510和PCA9511集成了数字
ENABLE输入引脚,这使得该装置时断言高
并强制器件进入低电流模式时置为低电平,
和开漏就绪输出引脚,这表明该
背板和卡边连接在一起(高电平)或不
(低) 。
在插入期间, PCA9510 (IN只)和PCA9511 SDA和
SCL线被预充电到1伏,以减少所需的电流
充电芯片的寄生电容。
该PCA9510的动态偏移设计/ 11/12 /13/ 14 I / O驱动程序
允许它们被连接到另一个PCA9510 / 11/12 /13/ 14所述的装置
串联或并联,并与PCA9517的A侧。该
PCA9510 / 11/12 /13/ 14能够
不
连接到静态偏移的I / O中使用
在PCA9515 / 15A / 16 / 16A / 17 B面和PCA9518 。
特点
双向缓冲的SDA和SCL线增加了扇出和
防止SDA和SCL腐败在实时董事会插入和
去除多点背板系统
兼容我
2
C标准模式下,我
2
C快速模式和SMBus
标准
ΔV / ΔT
上升时间加速器上的所有SDA和SCL线( PCA9511
只)
上升了0.6 V时油门门槛
高电平有效使能输入
高电平有效READY漏极开路输出
高阻抗SDA和SCL引脚V
CC
= 0 V
1 V预充电所有SDA和SCL线( PCA9510只)
支持时钟延长,且多主
仲裁/同步
应用
的cPCI , VME , AdvancedTCA的卡和其他多点底板
所需要的插入或去除从卡
操作系统。
工作电源电压范围: 2.7 V至5.5 V
5.5 V容限I / O的
0至400 kHz的时钟频率
ESD保护超过每JESD22 - A114 2000 V HBM ,
每JESD22 - A115 200 V MM ,每1000 V CDM
JESD22-C101
闭锁测试是为了JEDEC标准JESD78这
套餐报价: SO8 , TSSOP8 ( MSOP8 )
订购信息
套餐
8引脚塑料SO
8引脚塑料SO
8引脚塑料TSSOP ( MSOP )
8引脚塑料TSSOP ( MSOP )
温度范围
–40
°C
+85
°C
–40
°C
+85
°C
–40
°C
+85
°C
–40
°C
+85
°C
订货编号
PCA9510D
PCA9511D
PCA9510DP
PCA9511DP
上部MARK
PCA9510
PCA9511
9510
9511
图号
SOT96-1
SOT96-1
SOT505-1
SOT505-1
超过100mA的
标准包装数量和包装等数据可在www.standardproducts.philips.com/packaging 。
2004年10月5日
2
飞利浦半导体
产品数据表
热插拔我
2
C和SMBus总线缓冲器
PCA9510 ; PCA9511
引脚配置
顶视图
启用1
SCLOUT
SCLIN
GND
2
3
4
8
7
6
5
V
CC
SDAOUT
SDAIN
准备
引脚说明
针
1
符号
启用
描述
芯片使能引脚。该接地引脚放
部分在低电流( <1
A)
模式。这也
禁用的上升时间加速器,分离
SDAIN从SDAOUT和隔离SCLIN
从SCLOUT 。
串行时钟的输出,并从与SCL总线
卡上。
串行时钟输入,并从与SCL总线
在背板上。
地面上。该引脚连接到地平面
为获得最佳效果。
这是一个开漏输出,拉
LOW时SDAIN和SCLIN是
从SDAOUT和SCLOUT断开,
和关闭时,双方都
连接。
串行数据输入和从SDA总线
背板。
串行数据输出和从SDA总线
卡上。
电源。
2
3
SCLOUT
SCLIN
GND
准备
SW01045
图1.引脚配置。
4
5
6
7
8
SDAIN
SDAOUT
V
CC
特征选择图
特点
空闲检测
高阻抗SDA , SCL引脚为V
CC
= 0 V
上升时间加速器电路上的所有SDA和SCL线
上升时间加速器电路硬件禁用引脚用于轻载
系统
上升时间加速器的阈值0.8 V VS 0.6 V提高噪声容限
READY开漏输出
两个V
CC
引脚支持5 V至3.3 V与改进的噪声电平转换
保证金
1 V预充电所有SDA和SCL线
92
A
电流源SCLIN和SDAIN为PICMG应用
PCA9510
是的
是的
—
—
—
是的
—
只
—
PCA9511
是的
是的
是的
—
—
是的
—
是的
—
PCA9512
是的
是的
是的
是的
—
—
是的
是的
—
PCA9513
是的
是的
是的
—
是的
是的
—
—
是的
PCA9514
是的
是的
是的
—
是的
是的
—
—
—
2004年10月5日
3
飞利浦半导体
产品数据表
热插拔我
2
C和SMBus总线缓冲器
PCA9510 ; PCA9511
描述
该PCA9510和PCA9511支持热插拔我
2
C和SMBus的
缓冲区,允许I / O卡插入带电背板无
损毁数据和时钟总线。控制电路可以防止
从连接到该卡,直到停止命令背板
或总线空闲时在背板上,而不在总线争用
卡。当进行连接时, PCA9510和PCA9511
提供双向缓冲,保持背板与卡
电容隔离。
PCA9511的上升时间加速器电路允许使用
同时还能满足上升时间减弱DC的上拉电流
要求,而PCA9510没有上升时间加速器
电路,以防止干扰当在多个设备
相同的系统。该PCA9510和PCA9511集成了数字
ENABLE输入引脚,这使得该装置时断言高
并强制器件进入低电流模式时置为低电平,
和开漏就绪输出引脚,这表明该
背板和卡边连接在一起(高电平)或不
(低) 。
在插入期间, PCA9510 (IN只)和PCA9511 SDA和
SCL线被预充电到1伏,以减少所需的电流
充电芯片的寄生电容。
该PCA9510的动态偏移设计/ 11/12 /13/ 14 I / O驱动程序
允许它们被连接到另一个PCA9510 / 11/12 /13/ 14所述的装置
串联或并联,并与PCA9517的A侧。该
PCA9510 / 11/12 /13/ 14能够
不
连接到静态偏移的I / O中使用
在PCA9515 / 15A / 16 / 16A / 17 B面和PCA9518 。
特点
双向缓冲的SDA和SCL线增加了扇出和
防止SDA和SCL腐败在实时董事会插入和
去除多点背板系统
兼容我
2
C标准模式下,我
2
C快速模式和SMBus
标准
ΔV / ΔT
上升时间加速器上的所有SDA和SCL线( PCA9511
只)
上升了0.6 V时油门门槛
高电平有效使能输入
高电平有效READY漏极开路输出
高阻抗SDA和SCL引脚V
CC
= 0 V
1 V预充电所有SDA和SCL线( PCA9510只)
支持时钟延长,且多主
仲裁/同步
应用
的cPCI , VME , AdvancedTCA的卡和其他多点底板
所需要的插入或去除从卡
操作系统。
工作电源电压范围: 2.7 V至5.5 V
5.5 V容限I / O的
0至400 kHz的时钟频率
ESD保护超过每JESD22 - A114 2000 V HBM ,
每JESD22 - A115 200 V MM ,每1000 V CDM
JESD22-C101
闭锁测试是为了JEDEC标准JESD78这
套餐报价: SO8 , TSSOP8 ( MSOP8 )
订购信息
套餐
8引脚塑料SO
8引脚塑料SO
8引脚塑料TSSOP ( MSOP )
8引脚塑料TSSOP ( MSOP )
温度范围
–40
°C
+85
°C
–40
°C
+85
°C
–40
°C
+85
°C
–40
°C
+85
°C
订货编号
PCA9510D
PCA9511D
PCA9510DP
PCA9511DP
上部MARK
PCA9510
PCA9511
9510
9511
图号
SOT96-1
SOT96-1
SOT505-1
SOT505-1
超过100mA的
标准包装数量和包装等数据可在www.standardproducts.philips.com/packaging 。
2004年10月5日
2
飞利浦半导体
产品数据表
热插拔我
2
C和SMBus总线缓冲器
PCA9510 ; PCA9511
引脚配置
顶视图
启用1
SCLOUT
SCLIN
GND
2
3
4
8
7
6
5
V
CC
SDAOUT
SDAIN
准备
引脚说明
针
1
符号
启用
描述
芯片使能引脚。该接地引脚放
部分在低电流( <1
A)
模式。这也
禁用的上升时间加速器,分离
SDAIN从SDAOUT和隔离SCLIN
从SCLOUT 。
串行时钟的输出,并从与SCL总线
卡上。
串行时钟输入,并从与SCL总线
在背板上。
地面上。该引脚连接到地平面
为获得最佳效果。
这是一个开漏输出,拉
LOW时SDAIN和SCLIN是
从SDAOUT和SCLOUT断开,
和关闭时,双方都
连接。
串行数据输入和从SDA总线
背板。
串行数据输出和从SDA总线
卡上。
电源。
2
3
SCLOUT
SCLIN
GND
准备
SW01045
图1.引脚配置。
4
5
6
7
8
SDAIN
SDAOUT
V
CC
特征选择图
特点
空闲检测
高阻抗SDA , SCL引脚为V
CC
= 0 V
上升时间加速器电路上的所有SDA和SCL线
上升时间加速器电路硬件禁用引脚用于轻载
系统
上升时间加速器的阈值0.8 V VS 0.6 V提高噪声容限
READY开漏输出
两个V
CC
引脚支持5 V至3.3 V与改进的噪声电平转换
保证金
1 V预充电所有SDA和SCL线
92
A
电流源SCLIN和SDAIN为PICMG应用
PCA9510
是的
是的
—
—
—
是的
—
只
—
PCA9511
是的
是的
是的
—
—
是的
—
是的
—
PCA9512
是的
是的
是的
是的
—
—
是的
是的
—
PCA9513
是的
是的
是的
—
是的
是的
—
—
是的
PCA9514
是的
是的
是的
—
是的
是的
—
—
—
2004年10月5日
3
集成电路
PCA9511
热插拔我
2
C总线和SMBus总线
卜FF器
产品数据表
替换数据表PCA9510 ; 2006年PCA9511 8月15日
2006年8月23日
飞利浦
半导体
飞利浦半导体
产品数据表
热插拔我
2
C总线和SMBus总线缓冲器
PCA9511
描述
该PCA9511是一种支持热插拔我
2
C总线和SMBus缓冲器
允许I / O卡插入带电背板,而不会破坏
数据和时钟总线。控制电路可以防止背板
从连接到该卡,直到STOP命令或总线空闲
发生在无卡总线争用的背板。当
连接而成,所述PCA9511提供双向
缓冲,保持背板与板卡电容隔离。
PCA9511的上升时间加速器电路允许使用
同时还能满足上升时间减弱DC的上拉电流
要求,以防止干扰,当存在多个
器件在同一系统中。该PCA9511采用了数字
ENABLE输入引脚,这使得该装置时断言高
并强制器件进入低电流模式时置为低电平,
和开漏就绪输出引脚,这表明该
背板和卡边连接在一起(高电平)或不
(低) 。
在插入过程中, PCA9511 SDA和SCL线被预充电
为1伏,以尽量减少充电寄生所需的电流
芯片的电容。
该PCA9510的动态偏移设计/ 11/12 /13/ 14 I / O驱动程序
允许它们被连接到另一个PCA9510 / 11/12 /13/ 14所述的装置
串联或并联,并与PCA9517的A侧。该
PCA9510 / 11/12 /13/ 14能够
不
连接到静态偏移的I / O中使用
在PCA9515 / 15A / 16 / 16A / 17 B面和PCA9518 。
特点
双向缓冲的SDA和SCL线增加了扇出和
防止SDA和SCL腐败在实时董事会插入和
去除多点背板系统
兼容我
2
C总线标准模式,我
2
C总线快速模式,以及
标准的SMBus
应用
ΔV / ΔT
上升时间加速器上的所有SDA和SCL线
上升了0.6 V时油门门槛
高电平有效使能输入
高电平有效READY漏极开路输出
高阻抗SDA和SCL引脚V
CC
= 0 V
1 V预充电所有SDA和SCL线
支持时钟延长,且多主
仲裁/同步
的cPCI , VME , AdvancedTCA的卡和其他多点底板
所需要的插入或去除从卡
操作系统。
工作电源电压范围: 2.7 V至5.5 V
0 Hz至400 kHz的时钟频率
ESD保护超过每JESD22 - A114 2000 V HBM ,
每JESD22 - A115 200 V MM ,每1000 V CDM
JESD22-C101
闭锁测试是为了JEDEC标准JESD78这
封装形式: SO8 , TSSOP8 ( MSOP8 )
订购信息
套餐
8引脚塑料SO
8引脚塑料TSSOP ( MSOP )
温度范围
–40
°C
+85
°C
–40
°C
+85
°C
订货编号
PCA9511D
PCA9511DP
上部MARK
PCA9511
9511
图号
SOT96-1
SOT505-1
超过100mA的
标准包装数量和包装等数据可在www.standardproducts.philips.com/packaging 。
2006年8月23日
2
飞利浦半导体
产品数据表
热插拔我
2
C总线和SMBus总线缓冲器
PCA9511
引脚配置
顶视图
启用1
SCLOUT
SCLIN
GND
2
3
4
8
7
6
5
V
CC
SDAOUT
SDAIN
准备
引脚说明
针
1
符号
启用
描述
芯片使能引脚。该接地引脚放
部分在低电流( <1
A)
模式。这也
禁用的上升时间加速器,分离
SDAIN从SDAOUT和隔离SCLIN
从SCLOUT 。
串行时钟的输出,并从与SCL总线
卡上。
串行时钟输入,并从与SCL总线
在背板上。
地面上。该引脚连接到地平面
为获得最佳效果。
这是一个开漏输出,拉
LOW时SDAIN和SCLIN是
从SDAOUT和SCLOUT断开,
和关闭时,双方都
连接。
串行数据输入和从SDA总线
背板。
串行数据输出和从SDA总线
卡上。
电源。
2
3
SCLOUT
SCLIN
GND
准备
SW01045
图1.引脚配置。
4
5
6
7
8
SDAIN
SDAOUT
V
CC
特征选择图
特点
空闲检测
高阻抗SDA , SCL引脚为V
CC
= 0 V
上升时间加速器电路上的所有SDA和SCL线
上升时间加速器电路硬件禁用引脚用于轻载
系统
上升时间加速器的阈值0.8 V VS 0.6 V提高噪声容限
准备开漏输出
两个V
CC
引脚支持5 V至3.3 V与改进的噪声电平转换
保证金
1 V预充电所有SDA和SCL线
92
A
电流源SCLIN和SDAIN为PICMG应用
PCA9510
是的
是的
—
—
—
是的
—
只
—
PCA9511
是的
是的
是的
—
—
是的
—
是的
—
PCA9512
是的
是的
是的
是的
—
—
是的
是的
—
PCA9513
是的
是的
是的
—
是的
是的
—
—
是的
PCA9514
是的
是的
是的
—
是的
是的
—
—
—
2006年8月23日
3
飞利浦半导体
产品数据表
热插拔我
2
C总线和SMBus总线缓冲器
PCA9511
手术
启动
一个欠电压/初始化电路保持在一个部分
断开状态,呈现高阻抗所有SDA和
在上电期间SCL引脚。一个低电平使能引脚也力
化零为低电流断开状态时,我
CC
is
基本为零。作为电源被带上来的
ENABLE为高电平或部分供电,使能取
从低电平变为高电平时,它进入初始化状态下的内部
引用被稳定化和对PCA9511预充电电路是
启用。在初始化状态的结束了“停止位,公交车
空闲“检测电路被使能。用ENABLE引脚为高电平长
足以完成初始化状态和剩余HIGH
当所有的SDA和SCL引脚一直居高不下的总线空闲
时,或者当所有引脚为高电平和一个停止条件看到
该SDAIN和SCLIN销, SDAIN连接到SDAOUT和
SCLIN连接到SCLOUT 。 1 V的预充电电路是
在初始化过程中被激活和去激活时
连接而成。预充电电路拉起SDA和
SCL引脚1 V通过个人100 kΩ的电阻的标称。这
预充电销为1伏,以尽量减少在最坏情况下的干扰
这个结果从插入卡插入背板哪里
底板和卡是在相反的逻辑电平。
设备的最大数量系列
每个缓冲区增加了约0.065 V动态电平偏移25
°C
同
偏移在较高温度下更大。最大偏移量( V
OS
)是
0.150 V.低电平的信号发起端(主站)是
取决于载荷和唯一规范点是
I
2
3毫安的C总线特定连接的阳离子会产生V
OL
< 0.4伏,但如果
轻载的V
OL
可能是
0.1
五,假设V
OL
= 0.1 V和
V
OS
= 0.1 V时,后四个缓冲器的电平将是0.5伏,这是唯一的
约0.1V以下的边缘加速上升的阈值(大约
0.6 V) 。小心翼翼四个缓冲系统可以正常工作,但作为
在V
OL
0.1 V向上移动,对线路噪声或反弹将导致
在射击边缘加速器上涨从而带来了虚假的时钟
边缘。一般来说,建议限制在缓冲区的数量
系列2 。
该PCA9510 (上升时间加速器是永久禁用)和
该PCA9512 (上升时间加速器可以被关闭)是一个小
与上升时间加速器不同关掉,因为崛起
时间加速器不会拉结了,但同样的逻辑
打开加速器接通下拉关闭。如果在V
IL
以上是
0.6
在检测V和一个上升沿,在下拉将关闭并
会不会重新开启,直到检测到下降沿;因此,如果噪声是
足够小的是可能使用多于两个PCA9510或
PCA9512部件串联,但不推荐使用。
连接电路
一旦连接电路被激活, SDAIN的行为
和SDAOUT以及SCLIN和SCLOUT变得等同于
每次充当了隔离输入双向缓冲器
而通信从输出的总线电容电容
的逻辑电平。一个低被迫在任SDAIN和SDAOUT会
导致其他引脚由器件驱动为低电平。相同的是
也适用于SCL引脚。 0.7V之间的噪声
CC
和V
CC
is
通常被忽略,因为一个下降沿时,才能识别它的时候
低于0.7V
CC
至少有1.25 V / μs的压摆率。当一个
下降沿被看作一个销对中的另一个销开启一个上
被引用到一个小的电压高于下拉驱动
落针。司机将拉针下来确定的压摆率
通过在驱动器和负载最初,因为它没有启动,直到
第一个下降沿引脚低于0.7V
CC
。第一下降销可以具有快
或慢的转换速率,如果它比下拉转换速率越快则
最初的下拉速度将继续。如果第一下降销具有慢
压摆率则第二销将在其初始斜率被拉低
只有速度,直到它正上方的第一个引脚电压的,他们都将
继续向下在第一的压摆率。
一旦双方都低,他们将保持低电平,直到所有的外部
驱动程序已停止驾驶低点。如果双方正在驱动
低到由外部驱动为相同的值,例如, 10毫伏,
这是时钟延长的情况下,通常的情况下,
承认,与一旁的外部驱动器停止驱动该引脚将
上升,上升并超过额定电压的偏移,直到内部驱动器
赶上并且将其拉回向下的偏移电压。这种反弹
是最差的为低电容,低电阻,并且可以成为
过度。当最后一个外部驱动器停止驱动为低电平,即
针会反弹起来,解决了出去略高于其他引脚既
通过内部的转换速率决定的压摆率一起上升
控制和RC时间常数。只要压摆率是至少
1.25 V / μs的,当该脚电压大于0.6 V时,上升时间
加速器电路被接通,并在下拉驱动器被
关。
缓冲液A
主
常见
节点
缓冲液C
奴隶
缓冲液B
机B
SW02353
图4中。
考虑一个系统的三个缓冲器连接到一个公共节点
与Master和Slave B是沟通
连接在缓冲液A和缓冲液B串联两端如图所示
如果V图4.考虑
OL
在缓冲液A的输入为0.3 V和
在V
OL
从B的(确认时)为0.4 V的方向
从主变为从机B ,然后从从B到主机。
方向改变之前,你会看到V
IL
在输入
缓冲液A 0.3 V和它的输出端,该公共节点,是
0.4
五。
缓冲液B和缓冲液C的输出将是
0.5
V,但是从B为
驱动为0.4V ,所以,在从机B上的电压为0.4V。的输出
缓冲液C是
0.5
五,当主下拉关闭时,输入
缓冲液A上升,所以不将其输出,该公共节点,因为它
是唯一的部分找到的节点。公共节点将上升到0.5 V
前缓冲液B的输出导通,若上拉强的节点将
反弹。如果退回去超过阈值的上升沿
加速器
0.6
V的缓冲液A和缓冲液C两个加速器
将火用缓冲液B的输出输入百家争鸣的节点
缓冲区的会高将缓冲C的输入节点后,
公共节点电压是稳定的,而上升边缘
加速器将关闭和公共节点将返回到
0.5
V
因为缓冲液B还亮着。同时在主电压和
从机节点会再落下来
0.6
V开始,从B关闭。这
不会引起在数据线上的故障,只要返回到
0.5 V的公共节点上(在主站和从站 ~0.6 V)
数据建立时间之前发生的。如果这是在SCL线,
部分在缓冲液A和缓冲液C会看到一个错误的时钟,而不是
拉伸的时钟,这将导致系统错误。
2006年8月23日
5