恩智浦半导体
PCA9511A
热插拔我
2
C总线和SMBus总线缓冲器
在初始化过程中被激活,并且被去激活时进行连接。该
预充电电路拉起通过个人100 kΩ的SDA和SCL引脚1 V
标称电阻。这个预充电引脚1 V ,以尽量减少最坏的情况下
这是由于插入卡插入背板的干扰,其中背板和
该卡是在相反的逻辑电平。
8.2连接电路
一旦连接电路被激活, SDAIN和SDAOUT的行为,以及
SCLIN和SCLOUT变得一致,作为一个双向缓冲器即
从输出总线电容隔离的输入电容,同时进行通信的
逻辑电平。一个低被迫在任SDAIN和SDAOUT会导致其他引脚为
由器件驱动为低电平。同样也适用于将SCL管脚。之间的噪声
0.7V
CC
和V
CC
通常被忽略,因为一个下降沿时,才能识别它的时候
低于0.7V
CC
至少有1.25 V / μs的压摆率。当下降沿被看到的
一个销,在该对中的另一个销接通该被引用到一个小的下拉驱动
电压高于下降引脚。该驱动程序将拉动牵制在所确定的压摆率
在驱动器和负载最初,因为它没有启动,直到网络连接第一个下降沿引脚低于
0.7V
CC
。的网络连接第一个下降沿销可以具有快或慢的转换速率,如果是比拉快
向下压摆率则初始的下拉速度将继续。如果连接的第一个落下脚有一个缓慢的
压摆率则第二销将被下拉在其初始转换率只有直到它仅仅是
上面的科幻RST引脚电压那么他们都将继续下行的第一个科幻的压摆率。
一旦双方都低,他们将保持低电平,直到所有的外部驱动器已停止
驾驶低点。如果双方都被驱动为低,以相同的值,例如, 10毫伏
由外部驱动器,它是对时钟拉伸的情况下,通常对壳体
承认,与一旁的外部驱动器停止驱动该引脚将上升,直到内部
驱动程序将其拉向下的偏移电压。当最后一个外部驱动器停止驾驶
LOW ,则该引脚将站起来,并解决了略高于其他引脚既崛起与
由内部的压摆率控制和RC时间常数所确定的压摆率。只要
作为摆率至少为1.25伏/微秒,当端子电压超过0.6V时为
PCA9511A ,上升时间加速器的电路被接通和下拉驱动器是
关闭。
在一系列设备8.3最大数量
每个缓冲区增加了约0.1 V动态电平偏移25
°C
与在较高的偏移较大
温度。最大偏移量( V
OFFSET
)为0.150 V为10kΩ上拉电阻。在低
在信号起源端(主)水平取决于负载和唯一
特定网络连接的阳离子的一点是,我
2
3毫安的C总线特定连接的阳离子会产生V
OL
< 0.4 V,
但如果轻载的V
OL
可能是 0.1 V.假设V
OL
= 0.1 V和V
OFFSET
= 0.1 V,
后四个缓冲器的电平将是0.5伏,这是只有约0.1V以下的阈值
上升沿加速器(约0.6V) 。小心翼翼一个四缓冲系统可
的工作,但作为V
OL
0.1 V向上移动,对线路噪声或反弹将导致网络环
边缘加速上升从而导致了错误的时钟边沿。一般是
推荐缓冲器串联的数目限制为2 ,并保持负载光
最小化的偏移量。
该PCA9510A (上升时间加速器是永久禁用)和PCA9512A (上升
时间加速器可以被关闭)是与上升时间加速器打开少许不同
关闭,因为上升时间加速器不会拉结了,但同样的逻辑,变成
PCA9511A_4
NXP B.V. 2009保留所有权利。
产品数据表
牧师04 - 2009年8月19日
5 24