特点
PC603e
微处理器(嵌入式PowerPC
芯) ,在100 - 200兆赫
- 140 MIPS频率为100 MHz ( Dhrystone的2.1 )
- 280 MIPS频率为200 MHz ( Dhrystone的2.1 )
- 高性能,超标量微处理器
- 禁用CPU模式
- 改进的低功耗酷睿
- 16K字节的数据和16 KB的指令Cache ,四路组相联
- 内存管理单元
- 没有浮点单元
- 通用片上处理器( COP )
系统集成单元( SIU )
- 内存控制器,包括两个专用SDRAM机
- PCI高达66 MHz的(可在后续版本)
- 硬件总线监控器和软件看门狗定时器
- IEEE 1149.1 JTAG测试访问端口
高性能通信处理器模块( CPM)与操作
频率高达166 MHz的
- PowerPC和CPM月运行在不同的频率
- 支持串行比特率高达710 Mbps的133兆赫
- 并行I / O寄存器
- 板载24的双端口RAM千字节
- 两个多通道控制器(小额贷款公司)各配套128全双工, 64 Kbps的,
HDLC线
- 虚拟DMA功能
两种总线体系结构:一个64位PowerPC和一个32位的本地总线( PCI或
PC8265)
两个UTOPIA Level-2的主/从端口,都与多PHY支持。可以
支持8/16位数据
三MIL接口
八TDM接口( T1 / E1 ) ,两个TDM端口可以无缝至T3 / E3
功耗: 2.5W ,在133兆赫
基于PowerPC的
通讯
处理器
PC8260
的PowerQUICC II
描述
在PC8260的PowerQUICC II
是一个多功能的通信处理器,该处理器集成起来
在一个芯片上,一个高性能的PowerPC ( PC603e )的RISC微处理器,一个格栅
高度灵活的系统集成部,以及许多通信外围设备控制 -
制器可以在各种应用中使用,特别是在通信和
网络系统。
内核的PC603e微处理器的嵌入式变型中,特别提及
本文档后面的EC603e ,与指令缓存为16K字节和16
数据高速缓存的字节,没有浮点运算单元( FPU ) 。该系统接口单元( SIU )
由该接口以几乎任何用户定义灵活的存储器控制器的
内存系统, 60X到PCI总线桥(在将来的版本可用)和许多
其他外围设备,从而使该装置在一个芯片上的完整体系。
通信处理器模块(CPM )包括所有找到的外设
的PC860 ,用加入了3高性能的通信信道是
支持新出现的协议(例如, 155 Mbps的ATM和快速以太网) 。
配有专用的硬件上, PC8260可以处理多达256全双工,
时分,多路逻辑通道。
牧师2131B - HIREL - 02/03
1
质量筛选
包装
该产品的制造,完全符合:
筛选升级基于爱特梅尔的标准。
整个军用温度范围(T
J
= -55 ° C,T
J
= +125°C)
工业级温度范围(T
J
= -40 ° C,T
J
= +110°C)
核心供电:
2.5V ±5% ( L型规格为200兆赫)
2.50V至2.75V ( R-规格为250兆赫) ( TBC)
I / O电源: 3.0V至3.6V
480球带球栅阵列封装( TBGA 37.5毫米X 37.5毫米)
2
PC8260的PowerQUICC II
2131B–HIREL–02/03
PC8260的PowerQUICC II
PC8260架构
总体概述
该PC8260有两个外部总线,以适应从带宽需求
高速系统核心和非常快速的通信信道。该装置是的COM
所构成的以下三个主要的功能块:
从具有MMU和高速缓存的EC603e衍生出的64位PowerPC内核。
系统接口单元( SIU) 。
一个通信处理器模块( CPM ) 。两个系统的核心和CPM
有一个内部锁相环,其允许频率中的独立优化
它们运行。该系统的核心和CPM都连接到总线60倍。
图1 。
PC8260框图
16-Kbyte
指令缓存
60X巴士
IMMU
EC603e
PowerPC的
CORE
16-Kbyte
数据缓存
DMMU
内存控制器
60倍至PCI总线桥
( PC8265只)
60X到本地总线桥
PCI /
当地
公共汽车
计时器
并行I / O
波特率
发电机
打断
调节器
24 KB的双核
端口RAM
总线接口单元
串口的DMA
时钟计数器
4虚拟
IDMAs
32位RISC通信
处理器(CP)和
程序ROM
系统功能
MCC
MCC
FCC
FCC
FCC
SCC
SCC
SCC
SCC
SMC
SMC
SPI
I
2
C
时隙分配
串行接口
2 UTOPIA
8 TDMS
3 MLLS
非复用I / O
3
2131B–HIREL–02/03
EC603e核心
该EC603e芯从PowerPC603e微处理器导出而不悬空
荷兰国际集团分单元和电源管理modifications.The核心是一个高
高性能低功耗实现了PowerPC系列精简指令的
集计算机(RISC)微处理器。该EC603e内核实现了32比特部
PowerPC体系结构,它提供32位有效地址,整型数据
类型的8位,16位和32位。该EC603e高速缓存提供了窥探,以确保数据的相干
ency与其他大师。这有助于确保CPM和系统之间的一致性
核心内容。
所述芯包括指令高速缓冲存储器的16K字节和数据高速缓冲存储器的16K字节。它有一个
将其直接连接到外部64位的分离事务处理外部数据总线
PC8260引脚。
该EC603e核心内部有一个共同的片上( COP)调试处理器。这种亲
处理器允许访问内部扫描链用于调试目的。它也可以用来作为
以核心的串行连接的仿真器的支持。
对于SPEC基准测试95整数运算的EC603e核心性能
在之间4.4和5.1 200 MHz的范围内。在Dhrystone的2.1 MIPS的EC603e 280
MIPS在200兆赫(相比于在66 MHz的86 MIPS的PC860的) 。
该EC603e核心可以被禁用。在这种模式下, PC8260充当从
周向外部核心或以与它的芯另一个PC8260设备启用。
4
PC8260的PowerQUICC II
2131B–HIREL–02/03
PC8260的PowerQUICC II
系统接口单元
( SIU )
萧包含以下内容:
一个60X兼容并行系统总线配置为64位数据宽度。在PC8260
支持64位, 32位,16位和8位端口sizes.The PC8260内部仲裁进行仲裁
可以访问该总线的内部组件(系统核心,PCI桥之间,
CPM和一个外部主机) 。该仲裁器可以被禁用,并且外部
仲裁器可以在需要时使用。
本地(32位数据, 32位的内部和18位外部地址)总线。这是公交车
用于加强对非常高速的通信控制器的操作。
而不需要广泛的操作由核心,总线可被用来存储
用于ATM或缓冲区描述符( BD中),用于在通信连接的表
信道或即信道之间发送的原始数据。局部总线是
同步到60x的总线和运行在相同的频率。
本地总线可以被配置为一个32位的数据和高达66 MHz的PCI (2.1版)
总线。在PCI模式总线可以被编程为一个主机或作为试剂。在PCI
总线可被配置为同步或异步运行到60x的总线。该
PC8260拥有一个有效率的60倍至PCI DMA内存内部PCI桥
块传输。
同时需要在本地总线和PCI总线的应用程序需要连接外部
PCI桥接器。
支持12个内存银行内存控制器,可分配给任意
系统或局部总线。存储器控制器是一个增强型版本
PC8260内存控制器。它支持三种用户可编程的机器。
除了支持所有PC8260功能,存储器控制器也支持
SDRAM与页模式和地址数据管道
支持JTAG控制器IEEE 1149.1测试访问端口( TAP ) 。
总线监视器,防止60X总线拘留所,一个实时时钟,一个周期中断
定时器和其它系统功能在嵌入式应用中是有用的。
无缝连接到L2高速缓存和4 / 16 -K -进入CAM 。
5
2131B–HIREL–02/03