特点
300兆赫 - 333兆赫待定, PC603e处理器内核实现的
PowerPC的
架构
32位PCI接口工作在高达66MHz的
内存控制器发售SDRAM支持高达133 MHz的操作,支持高达
2 GB
通用I / O和ROM接口支持
双通道DMA控制器,支持链接
与I2O消息支持能力消息股
工业标准I
2
C接口
可编程中断控制器具有多个定时器和计数器
16550兼容DUART
描述
该PC8245结合了PC603e核微处理器与PCI桥。在PCI
在PC8245的支持将允许系统设计人员能够利用快速设计系统
外设已经设计了PCI及其他标准接口。在PC8245
还集成支持各种类型的高性能存储器控制器
ROM和SDRAM 。
该PC8245是一个系列产品的第二,提供系统级支持
用于与PC603e处理器核心的工业标准接口。
本文档中描述了相关的电学和物理特性
PC8245 。用于处理器的功能特性,指的是摩托罗拉的文档
心理状态"MPC8245集成处理器用户Manual" ( MPC8245UM / D) 。
集成
处理器
家庭
PC8245
产品
规范
筛选/质量/包装
该产品的制造,完全符合:
筛选升级基于爱特梅尔的标准
军用温度范围(T
c
= -55 ° C,T
c
= +125°C)
核心供电:
2.0 ± 100 mV的
I / O电源: 3.3V
± 0.3V
352磁带球栅阵列( TBGA )
TP后缀
TBGA352
磁带球栅阵列
牧师2171D - HIREL - 6月4日
概述
框图
图1 。
框图
PC8245
附加功能:
PROG I / O与观察点
JTAG / COP接口
电源管理
处理器核心地块
处理器
PLL
(64位)双指令取出
该PC8245集成处理器包括一个外围逻辑块和一个32位的
超标量体系结构的PowerPC 603e内核,如图1中所示。
支
处理指令单元
单位
( BPU )
(64位)双指令调度
系统
注册
单位
( SRU )
整
单位
(国际单位)
LOAD / STORE
单位
( LSU )
漂浮的
点
单位
(FPU)
64-bit
数据
MMU
16-Kbyte
数据
缓存
指令
MMU
16-Kbyte
指令
缓存
外围逻辑
公共汽车
外设逻辑块
信息
单位
(有我
2
O)
DMA
调节器
地址
(32-bit)
中央
控制
单位
数据( 64位)
数据路径
ECC控制器
数据总线
(32位或64位)
8位奇偶校验
或ECC
内存/ ROM / PORTX
地址和控制
内存
调节器
I
2
C
I
2
C
调节器
EPIC
打断
调节器
/定时器
性能
MONITOR
DLL
外围逻辑
PLL
CON组fi guration
注册
SDRAM_SYNC_IN
SDRAM时钟
PCI_SYNC_IN
5的IRQ /
16系列
中断
DUART
PCI总线
接口单元
WATCHPOINT
设施
地址
翻译者
PCI
ARBITER
扇出
缓冲器
PCI总线
钟
32-bit
五请求/
PCI接口双格兰特
振荡器
输入
2
PC8245
2171D–HIREL–06/04
PC8245
外围逻辑电路集成了一个PCI桥,双通用异步
接收器/发送器( DUART ) ,存储器控制器,DMA控制器, EPIC中断的执行
控制器,一个消息单元(和我
2
输入输出接口) ,和一个余
2
接口名为控制器。处理器
核心是一个全功能的,带有浮点支持,内存高性能处理器
管理, 16K字节指令缓存, 16 KB数据缓存,以及电源管理
换货功能。整合降低整体包装要求和
所需的嵌入式系统的分立器件的数目。
该PC8245包含一个内部外设逻辑总线接口的处理器核心
到外围逻辑。芯可以在各种频率下的操作,从而使
设计师权衡性能功耗。处理器核心是
从一个独立的锁相环,它被引用到外围逻辑的PLL时钟。这
使微处理器和外围逻辑块在不同frequen-操作
连锁商店,同时维持一个同步总线接口。该接口使用一个64位或32位
数据总线(取决于存储器的数据总线宽度),并连同一个32位的地址总线
控制信号,使处理器与外围逻辑之间的接口
对性能进行了优化。 PCI存取都通过了PC8245内存空间
为当启用探听探听模式的处理器总线。
处理器核心和外围逻辑是通用的,以便提供各种
的嵌入式应用。该PC8245可以用作任一PCI主或者PCI代理
控制器。
常规参数
下面的列表提供的PC8245的总体参数的摘要:
Technology0.25微米的CMOS ,五层金属
模具尺寸49.2毫米
2
晶体管count4.5万元
逻辑designFully静
封装表面贴装352磁带球栅阵列( TBGA )
核心供电: 2.0V ± 100 mV的直流
(名义,请参阅第12页上的表“推荐工作条件”
详细信息
I / O电源supply3.0至3.6V DC
特点
是PC8245的主要特点如下:
处理器内核
–
–
高性能,超标量处理器核心
整数单元( IU ) ,浮点单元( FPU ) (软件启用或禁用) ,
加载/存储单元(LSU ) ,系统寄存器单元(SRU ) ,和一个转移处理
单元( BPU )
16 KB的指令缓存
16 KB数据缓存
可上锁的L1高速缓存
—
整个高速缓存或基于每个方法的基础最多三个四
途径
动态电源管理
—
支持60X小睡,打盹和睡眠模式
–
–
–
–
3
2171D–HIREL–06/04
外围逻辑
外设逻辑总线
–
–
–
–
–
支持多种工作频率和总线的分频比
32位地址总线, 64位数据总线
支持完整的内存一致性
分离的地址和数据总线为外设逻辑总线流水线
访问
在外围逻辑存储采集总线到PCI写道:
存储器接口
–
–
–
–
–
–
–
–
–
–
–
–
支持高达2 GB的SDRAM内存
高带宽数据总线( 32位或64位)到SDRAM
可编程时序支持SDRAM
支持1到8家银行的16 , 64 , 128 , 256 ,或512兆位存储设备
写缓冲PCI和处理器访问
支持正常的奇偶校验,读 - 修改 - 写(RMW ) ,或ECC
存储器接口和处理器之间的数据路径的缓冲
低电压TTL逻辑( LVTTL )接口
基地的272兆和扩展ROM /闪光灯/ PORTX空间
基ROM空间支持8位数据路径或相同大小的SDRAM数据
路径(32位或64位)
扩展ROM空间,支持8位,16位, 32位数据采集通道, 32位或64位
位(宽)数据路径
PORTX : 8-,16- , 32-,或使用ROM控制器的64位通用I / O口
可编程地址选通时序,数据就绪输入信号接口
( DRDY ) ,和4个片选
32位PCI接口
–
–
–
–
–
–
–
–
–
–
–
–
–
–
工作频率高达66 MHz的
PCI 2.2兼容
PCI 5.0V宽容
支持双地址周期( DAC)的64位PCI寻址(主只)
支持PCI锁定存取内存
支持接入到PCI内存, I / O空间和配置
可选择大端或小端操作
处理器到PCI写入存储收集和PCI到内存中写
访问
PCI内存预取读访问
可选的硬件实施的一致性
PCI总线仲裁单元( 5请求/准许对)
PCI代理模式功能
地址转换有两个入站和出站单位( ATU )
一些内部配置寄存器的PCI访问
双通道集成DMA控制器(写入ROM /不支持PORTX )
4
PC8245
2171D–HIREL–06/04
PC8245
–
–
–
–
–
–
–
–
支持直接模式或链接模式( DMA传输的自动链接)
支持分散采集
—
读取或写入连续的内存
每通道64个字节的传输队列
中断已完成段,链条和错误
本地到本地内存
PCI到PCI内存
本地到PCI内存
PCI内存到本地内存
消息单元
–
–
–
两个门铃寄存器
两个入站和出站2寄存器短信
I
2
O消息接口
全主/从支持双线接口控制器接受广播
消息
嵌入式可编程中断控制器(EPIC)
–
–
五硬件中断( IRQ的)或16个串行中断
与级联四个可编程定时器
两个(双)通用异步接收器/发送器(UART )
集成的PCI总线和SDRAM时钟发生器
可编程PCI总线和存储器接口输出驱动器
系统级的性能监控工具
调试功能
- 内存属性和PCI属性信号
- 调试地址信号
- MIV信号:在存储器上的标记有效的地址和数据的总线周期
公共汽车
- 与观察点功能可编程输入和输出信号
- 数据路径上的错误注入/采集
- IEEE 1149.1 ( JTAG ) /测试接口
5
2171D–HIREL–06/04