PACS1284
IEEE 1284 ECP / EPP终端网络
特点
单芯片IEEE 1284并行端口终端
采用28引脚QSOP封装,最小物理
解
在单个封装17端接线路
在系统ESD保护
±
8KV , HBM
在系统ESD保护
±
每4KV
IEC 61000-4-2
保护下游设备至30V
无铅版本
产品说明
加利福尼亚微设备公司PACS1284并行口之三
mination网络提供了一个完整的集成解决方案
灰整个IEEE 1284接口在单个
QSOP封装。
为了支持双向传输的数据速率
增强型高速并行端口, IEEE 1284
标准建议合并终止/拉
驱动器/接收器和电缆之间的滤波网络
在并行端口接口的两端。此外,
政府的EMC兼容性要求征收
并行端口上严格筛选的要求。该
加利福尼亚微设备公司PACS1284解决所有
这些要求通过提供一个17行的IEEE
1284标准的网络中的薄膜集成电路。
该器件提供了一个完整的并行端口端接
通过integrat-空间关键应用化解决方案
荷兰国际集团共60分立元件。此外,所有的
在I / O引脚的ESD保护接触放电
最多
±
每个人体模型( HBM ) ,与4KV
输出引脚具有的ESD脉冲的最高概率
接触保护,
±
8KV (HBM) ,由此提供
必要的鲁棒性端口的应用程序
环境。
该PACS1284是在一个28引脚QSOP制造
封装,带有可选无铅整饰
ING 。
应用
ECP / EPP并口终止
PC外设
笔记本和台式电脑
工程工作站和服务器
电气原理图
PACS1284-02 :
R1 =采用2.2kΩ
R2 = 33
R3 =采用2.2kΩ
C = 220PF
PACS1284-04 :
R1 = 4.7kΩ上
R2 = 33
R3 = 4.7kΩ上
C =为180pF
28
27
26
25
24
23
22 21
20
19
18
17
16
15
R1
R3
R1
R1
R1
R2
R1
R2
R1
R2
R1
R2
R1
R2
R3
R1
R2
R3
R1
R2
R3
R1
R2
R1
R2
R3
C
C
C
C
C
C
C
C
C
C
C
C
C
C
C
C
C
1
2
3
4
5
6
7
8
9
10
11
12
13
14
2004加利福尼亚微设备公司保留所有权利。
06/07/04
430 N.麦卡锡大道,加利福尼亚州米尔皮塔斯95035-5112
▲
联系电话: 408.263.3214
▲
传真: 408.263.7846
▲
www.calmicro.com
1
PACS1284
PACKAGE /引脚布局图
CAP过滤; R1上拉
CAP过滤; R1上拉
超级芯片侧串联端接
超级芯片侧串联端接
超级芯片侧串联端接
超级芯片侧串联端接
超级芯片侧串联端接
CAP过滤; R3上拉
超级芯片侧串联端接
CAP过滤; R3上拉
超级芯片侧串联端接
CAP过滤; R3上拉
超级芯片侧串联端接
超级芯片侧串联端接
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
CAP过滤; R3上拉
CAP过滤; R1上拉
连接器侧串联端接
连接器侧串联端接
连接器侧串联端接
连接器侧串联端接
GND
连接器侧串联端接
V
CC
连接器侧串联端接
连接器侧串联端接
连接器侧串联端接
连接器侧串联端接
CAP过滤; R3上拉
注意:该附图是不按比例。
28引脚QSOP
引脚说明
引脚
1, 2, 27
8, 10, 12,
15, 28
3-7,
9,11,
13,14
16-19,
21,
23-26
20
22
引脚名称
盖过滤;
R1上拉
盖过滤;
R3上拉
超级芯片侧
串联端接
连接器端
串联端接
V
CC
GND
描述
IEEE 1284的信号,不需要串联端接;拉起来是R1的值。
IEEE 1284的信号,不需要串联端接;拉起来是R3的值。
IEEE 1284这需要一系列的终端上的超级I / O芯片侧信号。
IEEE上的并行端口连接器端需要串联端接1284的信号。
供电轨的设备
该设备接地参考
订购信息
标准值
产品
PACS1284-02
PACS1284-04
R1 ()
2.2k
4.7k
R2 ()
33
33
R3 ()
2.2k
4.7k
C( pF)的
220
180
品名信息
标准完成
订购零件
引脚
28
28
包
QSOP
QSOP
数
1
PACS1284-02Q
PACS1284-04Q
最热
PACS128402Q
PACS128404Q
无铅完成
订购零件
数
1
PACS1284-02QR
PACS1284-04QR
最热
PACS128402QR
PACS128404QR
注1 :部件是运带&卷轴形式,除非另有规定。
2004加利福尼亚微设备公司保留所有权利。
2
430 N.麦卡锡大道,加利福尼亚州米尔皮塔斯95035-5112
▲
联系电话: 408.263.3214
▲
传真: 408.263.7846
▲
www.calmicro.com
06/07/04
PACS1284
特定网络阳离子
绝对最大额定值
参数
V
CC
电压
输入电压范围,无卡
存储温度范围
每个电阻的功率耗散
封装功耗
等级
6.0
-6.0 6.0
-65到+150
100
1.00
单位
V
V
°C
mW
W
标准工作条件
参数
V
CC
电压
工作温度
等级
5.0
0至+70
单位
V
°C
电气运行特性
(见注1 )
符号
托尔
R
托尔
C
I
泄漏
V
ESD
参数
绝对电阻容差
(R1, R2, R3)
绝对的电容容差
泄漏电流GND
条件
测量在T
A
=25°C
测量频率为1MHz , 2.5VDC ,T
A
=25°C
测量5.0VDC ,T
A
=25°C
±4
民
典型值
最大
±10
±20
1
单位
%
%
A
kV
峰值放电电压在任何I / O每MIL - STD- 883 ,方法3015
(HBM) ;
放电
=100pF;
R
放电
= 1.5KΩ ; 2,3注释
在系统ESD保护
每MIL -STD- 883 ,方法3015
(HBM) ;
放电
=100pF;
R
放电
= 1.5KΩ ; 2,3注释
符合IEC 61000-4-2 2级;
C
放电
= 150pF的;
放电
=330;
2,3注释
ESD适用于连接器的引脚,测
sured在相应的输入引脚; + 8kV的
放电,人体模型
注2
V
ESD
±8
kV
V
ESD
在系统ESD保护
±4
kV
V
CL
在ESD钳位电压
放电
±30
V
注1 :经营特点是在标准工作条件,除非另有说明。
注2 :设计保证。
注3 :引脚22之间的ESD接触放电( GND)和引脚1 , 2 , 8 , 10 , 12 , 15 , 16 , 17 , 18 , 19 , 21 , 23 , 24 , 25 , 26 , 27 , 28 & ( 1
同时,其他所有的I / O引脚开路) ,
引脚20 = 5V ;引脚22 = GND
2004加利福尼亚微设备公司保留所有权利。
06/07/04
430 N.麦卡锡大道,加利福尼亚州米尔皮塔斯95035-5112
▲
联系电话: 408.263.3214
▲
传真: 408.263.7846
▲
www.calmicro.com
3
PACS1284
演出信息
滤波电容
图1
显示了典型插入损耗曲线的
PACS1284 ,数据和选通信号。曲线
依赖于过滤器的物理位置的元素
ments相对于地面和V
CC
终端
该设备。
这些曲线图的测量,在50欧姆的环境。
该信号在串联电阻输入被引入并
输出的测量是在相应的过滤器
电容。
在三线绘制
图1
描述如下
测量:
线标记"A"是14脚之间测量
(输入)和销16 (输出) 。
线标记"B"是引脚3 (输入)之间测量
与销26 (输出) 。
线标记"C"是引脚6 (输入)之间测量
与销23 (输出) 。
该"A"图描绘了“最坏情况”的过滤性能,
而"C"表示“最好的情况”的局面。中图
所有其他过滤元件会在这两者之间下降。 (本
使用Hewlett滤波器的插入损耗测量
惠普HP8753C分析仪)。
S
12
S
21
以dB为单位
0
-10
A
-20
B
-30
C
-40
-50
300
450
600
750
900
1050
1200
(频率,兆赫)
图1.典型的滤波器插入损耗为PACS1284 (S
21
以dB为单位,T
A
=25°C)
2004加利福尼亚微设备公司保留所有权利。
4
430 N.麦卡锡大道,加利福尼亚州米尔皮塔斯95035-5112
▲
联系电话: 408.263.3214
▲
传真: 408.263.7846
▲
www.calmicro.com
06/07/04
PACS1284
应用信息
终止注意事项
IEEE 1284规范要求双方终止
和EMI滤波上一共17条信号线。控制
和状态线(共8 )只需要一个上拉电阻
器和一个滤波电容。数据线和选通
还要求,除了一系列的终端电阻
该上拉电阻和滤波器电容。看
表1
在第1页的原理图相结合。
表1 : IEEE 1284要求终止
接口为IEEE 1284连接器
IEEE 1284定义了三种接口连接器:
1284 A是一个25针的DB系列连接器,它是
事实上的标准PC为主机的连接。
1284 B是一个36针, 0.085英寸中心线连接器
所使用的外围设备上。
1284 C是一个新的36针, 0.050英寸中心线CON-
接器,可用于主机和外设
ERAL 。
图2a
示之间的可能钩取
1284 -A在PC主板上的连接器和
PACS1284 ,说明怎样的引脚配置
PACS1284允许之间轻松互连
2 。该PACS1284的点I / O信号
通常被连接到一个超级I / O芯片
主板。
该
该
该
该
将
该
信号终端需求
信号名称
数据1 - DATA8
频闪
INIT
AutoFeedXT
选择
确认
忙
纸空
SELECT
故障
系列终端
是的
是的
不要求
不要求
不要求
不要求
不要求
不要求
不要求
不要求
图2b
示之间的一个可能的钩取
1284 -B在外围和PACS1284连接器。
图2c
示之间的一个可能的钩取
1284 -C连接器和PACS1284 。
图2a:
1284 -A连接器
主持人
14
25
19
1
图2b :
1284-B连接器
外设
36
19
13
1
18
1
2
20
图2c :
1284 -C连接器
主机/外设
36
18
PACS1284
SUPER 1284
1
PACS1284
SUPER 1284
PACS1284
SUPER 1284
= GND
= V
CC
=流量
通过
信号的
1
= GND
= V
CC
1
IEEE 1284连接器与PACS1284图2.示例连接
2004加利福尼亚微设备公司保留所有权利。
06/07/04
430 N.麦卡锡大道,加利福尼亚州米尔皮塔斯95035-5112
▲
联系电话: 408.263.3214
▲
传真: 408.263.7846
▲
www.calmicro.com
5