飞利浦半导体
初步speci fi cation
CMOS单芯片8位微控制器
80C453/83C453/87C453
引脚说明
助记符
V
SS
V
CC
P0.0–0.7
PIN号
TYPE
I
I
I / O
名称和功能
地面:
0V参考。
电源:
这是在电源电压为正常,空闲和掉电操作。
端口0 :
端口0是一个开漏双向I / O口。端口0也是多路复用数据和低阶
地址总线时访问外部存储器。在程序需要外部上拉电阻
核查。端口0可以吸入/源8 LS TTL输入。
端口1 :
端口1是一个具有内部上拉电阻的8位双向I / O口。端口1接收低位地址
在程序存储器校验字节。端口1可以吸入/源的三LS TTL输入和CMOS驱动器
输入,无需外部上拉电阻。
端口2 :
端口2是一个具有内部上拉电阻的8位双向I / O口。端口2发出的高位地址
访问外部存储器中的字节和接收高位地址位和控制信号
在程序验证。端口2可以吸入/源的三LS TTL输入,驱动CMOS输入,而不
外部上拉电阻。
端口3 :
端口3是一个具有内部上拉电阻的8位双向I / O口。端口3可吸收/源的三LS TTL
输入和驱动CMOS输入,无需外部上拉电阻。端口3还兼任上市的特殊功能
如下:
RXD( P3.0 ) :
串行输入端口
的TxD ( P3.1 ) :
串行输出端口
INT0 ( P3.2 ) :
外部中断
INT1 ( P3.3 ) :
外部中断
T0 ( P3.4 ) :
定时器0外部输入
T1 ( P3.5 ) :
定时器1外部输入
WR ( P3.6 ) :
外部数据存储器写选通
RD ( P3.7 ) :
外部数据存储器读选通
端口4 :
端口4是一个具有内部上拉电阻的8位双向I / O口。端口4可以吸入/源的三LS TTL
输入和驱动CMOS输入,无需外部上拉电阻。
端口5 :
端口5是一个具有内部上拉电阻的8位双向I / O口。端口5可以吸入/源的三LS TTL
输入和驱动CMOS输入,无需外部上拉电阻。
口6 :
端口6是一个具有内部上拉电阻的专用的8位双向I / O口。这种特殊的端口
汇/源的三LS TTL输入和驱动CMOS输入,无需外部上拉电阻。口6可以在一个用于
选通或操作的非选通模式。 6口一起工作有四个控制引脚的服务
下面列出的功能:
ODS :
输出数据选通
IDS :
输入数据选通
BFLAG :
双向I / O引脚具有内部上拉电阻
AFLAG :
双向I / O引脚具有内部上拉电阻
RESET :
高该引脚上出现两个机器周期振荡器运行时,复位设备。一
内部下拉电阻允许仅使用连接到V的外部电容上电复位
CC
.
地址锁存使能/编程脉冲:
输出脉冲的过程中锁存地址的低字节
访问外部存储器。 ALE在1/6的恒定速率将振荡器频率除时激活
外部数据存储器访问,在该时间1 ,ALE将被跳过。 ALE可以吸入/源的三LS TTL
输入和驱动CMOS输入,无需外部上拉电阻。该引脚也是EPROM中的编程脉冲
编程。
程序存储使能:
读选通外部程序存储器。 PSEN被激活两次,每次
在从外部程序存储器取机器周期。但是,在执行的外部时出
程序存储器, PSEN两个激活是在每次访问外部程序存储器跳过。
PSEN在从内部程序存储器取指没有被激活。 PSEN可以吸入/源8 LS TTL
输入和驱动CMOS输入,无需外部上拉电阻。该引脚应在编程过程中接低电平。
指令执行控制/编程电源电压:
当EA保持高电平时, CPU执行
从内部程序存储器,除非程序计数器超过1FFFH 。当EA保持低电平时,
CPU执行了外部程序存储器。 EA决不允许浮动。该引脚还接收
在12.75V编程电源电压(V
PP
)在EPROM编程。
晶体1 :
输入到振荡器反相放大器构成的振荡器。这个输入端接收的外部
当外部振荡器时,振荡器。
水晶2 :
倒相放大器构成的振荡器的输出。该引脚应悬空时的
外部振荡器。
54
18
17-10
P1.0–P1.7
27-34
I / O
P2.0–P2.7
2-9
I / O
P3.0–P3.7
36-43
I / O
36
37
38
39
40
41
42
43
P4.0–P4.3
P4.0–P4.7
P5.0–P5.7
P6.0–P6.7
26-19
44-51
59-66
I
O
I
I
I
I
O
O
I / O
I / O
I / O
I / O
消耗臭氧层物质
IDS
BFLAG
AFLAG
RST
ALE / PROG
55
56
57
58
35
68
I
I
I / O
I / O
I
I / O
PSEN
67
O
EA / V
PP
1
I
XTAL1
XTAL2
53
52
I
O
1996年8月15日
3-314