添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第1297页 > P83C750EBDDB
集成电路
83C750/87C750
80C51的8位微控制器系列
1K / 64 OTP ROM ,低引脚数
产品speci fi cation
取代1998年的数据01月19日
IC20数据手册
1998年5月1日
飞利浦
半导体
飞利浦半导体
产品speci fi cation
80C51的8位微控制器系列
1K / 64 OTP / ROM ,低引脚数
83C750/87C750
描述
飞利浦8XC750提供80C51架构的优势
在一个小的包,并以较低的成本。
该8XC750微控制器制造与飞利浦高密度
CMOS技术。飞利浦外延衬底CMOS最小化
闭锁敏感度。
该87C750包含1K
×
8 EPROM , 64
×
8 RAM , 19 I / O口线,
16位自动重载计数器/定时器,五源,固定优先级
中断结构和片上振荡器。
销刀豆网络gurations
P3.4 / A4 1
P3.3 / A3 2
P3.2 / A2 / A10 3
P3.1 / A1 / A9 4
P3.0 / A0 / A8 5
P0.2/V
PP
6
P0.1/OE–PGM
P0.0/ASEL
RST
7
8
9
塑料
IN- LINE
热收缩
概要
24 V
CC
23 P3.5 / A5
22 P3.6 / A6
21 P3.7 / A7
20 P1.7 / T0 / D7
19 P1.6 / INT1 / D6
18 P1.5 / INT0 / D5
17 P1.4 / D4
16 P1.3 / D3
15 P1.2 / D2
14 P1.1 / D1
13 P1.0 / D0
特点
基于80C51架构
振荡器的频率范围,高达16MHz的
小封装尺寸
24引脚DIP ( 300万“裸泳” )
24引脚小外形封装
28引脚PLCC
X2 10
X1 11
V
SS
12
4
5
塑料
含铅
芯片
支架
11
12
1
2
3
4
5
6
7
8
9
10
11
12
13
14
功能
P3.4/A4
P3.3/A3
P3.2/A2/A10
P3.1/A1/A9
NC *
P3.0/A0/A8
P0.2/V
PP
P0.1/OE-PGM
P0.0/ASEL
NC *
RST
X2
X1
V
SS
18
15
16
17
18
19
20
21
22
23
24
25
26
27
28
1
26
87C750的一次性可编程塑料封装
低功耗:
正常运行:小于11毫安@ 5V , 12MHz的
空闲模式
掉电模式
25
19
1k
×
8 EPROM ( 87C750 )
64
×
8 RAM
16位自动重载的计数器/定时器
布尔处理器
CMOS和TTL兼容
非常适合于逻辑的替代品,消费品和工业
应用
LED驱动器输出
功能
P1.0/D0
P1.1/D1
P1.2/D2
P1.3/D3
P1.4/D4
P1.5/INT0/D5
NC *
NC *
P1.6/INT1/D6
P1.7/T0/D7
P3.7/A7
P3.6/A6
P3.5/A5
V
CC
*无内部连接
SU00295A
订购信息
只读存储器
P83C750EBP
P83C750EFP
P83C750EBA一
P83C750EFA一
EPROM
1
P87C750EBP
P87C750EFP
P87C750EBA一
P87C750EFA一
OTP
OTP
OTP
OTP
温度范围
°C
和包装
0到+70 ,塑料双列直插封装
-40到+85 ,塑料双列直插封装
0到+70 ,塑料引线芯片载体
-40到+85 ,塑料引线芯片载体
0至+70 ,紧缩小型封装
频率
3.5到16MHz
3.5到16MHz
3.5到16MHz
3.5到16MHz
3.5到16MHz
制图
SOT222-1
SOT222-1
SOT261-3
SOT261-3
SOT340-1
P83C750EBD DB
P87C750EBD DB
OTP
注意:
1 = OTP一次性可编程EPROM 。
1998年5月1日
2
853–1683 19331
飞利浦半导体
产品speci fi cation
80C51的8位微控制器系列
1K / 64 OTP / ROM ,低引脚数
83C750/87C750
框图
P0.0–P0.2
端口0
DRIVERS
V
CC
V
SS
RAM地址
注册
内存
端口0
LATCH
EPROM
B
注册
指针
节目
地址
注册
TMP2
TMP1
ALU
PCON
IE
TH0
TL0
RTL
RTH
TCON
卜FF器
PSW
中断和
定时器模块
PC
增量
M输入
节目
计数器
指令
注册
RST
定时
控制
DPTR
PD
端口1
LATCH
端口3
LATCH
振荡器
端口1
DRIVERS
X1
X2
P1.0–P1.7
P3.0–P3.7
端口3
DRIVERS
SU00312
1998年5月1日
3
飞利浦半导体
产品speci fi cation
80C51的8位微控制器系列
1K / 64 OTP / ROM ,低引脚数
83C750/87C750
引脚说明
PIN号
助记符
V
SS
V
CC
P0.0-P0.2
DIP /
SSOP
12
24
8-6
LCC
14
28
9-7
TYPE
I
I
I / O
电路的地电位
在正常,空闲和掉电操作电源电压。
端口0 :
端口0是一个3位漏极开路的双向端口。 P0口有写信给他们1秒浮,
并且在该状态可作为高阻抗输入。这些引脚被拉低,如果端口寄存器
位写一个0引脚的状态总是可以从端口寄存器由程序读出。
P0.0 , P0.1 , P0.2和为漏极开路双向I / O引脚中列出的电气特性
在下面的表格。虽然这些从“标准TTL ”的特点不同,他们是足够接近
该引脚仍然可以用作通用I / O引脚。 P0口还可提供备用功能
编程EPROM存储器,如下所示:
V
PP
(P0.2) –
编程电压输入。 (见注1 )
OE / PGM ( P0.1 ) -
输入指定验证模式(输出使能)或编程模式。
OE / PGM = 1输出使能(验证模式) 。
OE / PGM = 0编程模式。
ASEL ( P0.0 ) -
输入其指示的EPROM的地址的哪些位被施加到端口3 。
ASEL = 0的低地址字节可用的端口3 。
ASEL = 1的高地址字节的可用端口3 (仅三个最显著位被使用) 。
端口1 :
端口1是一个具有内部上拉电阻的8位双向I / O口。 P1口有1秒写入
他们是拉高由内部上拉电阻,可以用来作为输入。作为输入,端口1引脚
被外部电路拉,因为内部上拉的时将输出电流。 (见DC
电气特性:我
IL
) 。端口1用于输出在验证被寻址的EPROM的内容
模式和接受输入的值进行编程到选定的地址在节目中
模式。端口1还提供了80C51系列的特殊功能特点具体如下:
INT0 ( P1.5 ) :
外部中断。
INT1 ( P1.6 ) :
外部中断。
T0 ( P1.7 ) :
定时器0外部输入。
端口3 :
端口3是一个具有内部上拉电阻的8位双向I / O口。 P3口有1秒写入
他们是拉高由内部上拉电阻,可以用来作为输入。作为输入,端口3引脚
这被外部拉低,因为上拉的时将输出电流。 (见DC电气
特点:我
IL
) 。端口3还起到作为地址输入为EPROM存储器地址以
编程(或验证) 。 10位地址复用该端口所指定的
P0.0/ASEL.
RESET :
高该引脚上出现两个机器周期振荡器运行时,复位设备。
内部扩散电阻到V
SS
只使用一个外部电容,以允许一个上电复位
V
CC
。设备复位后, 10位串行序列,发送LSB在前,适用于RESET ,地点
该装置中的编程状态,允许编程的地址,数据和V
PP
要施加于
编程或验证。复位串行序列必须与同步
X1输入。
晶体1 :
输入到振荡器反相放大器和输入到内部时钟发生器电路。
X1也作为时钟的串行比特流转换为RESET闸门将设备中的
编程状态。
水晶2 :
输出振荡器反相放大器器。
名称和功能
6
7
7
8
不适用
I
8
9
I
P1.0-P1.7
13-20
15-20,
23, 24
I / O
18
19
20
P3.0-P3.7
5-1,
23-21
20
23
24
6, 4-1,
27-25
I
I
I
I / O
RST
9
11
I
X1
11
13
I
X2
10
12
O
注意:
1.当P0.2处于或接近0伏,它可能会影响到内部ROM操作。我们建议P0.2连接到V
CC
通过一个小的上拉(例如
2k).
振荡器特性
X1和X2是一个反相器的输入和输出,分别
放大器,它可以用作内部振荡器进行配置。
开车从外部时钟源设备, X1应该是
而X2悬空驱动。上有没有要求
外部时钟信号的占空比,因为输入到
内部时钟电路是通过除以2的触发器。不过,
在数据规定的最小和最大的高低电平时间
板材必须遵守。
够以使振荡器时间启动(通常几
以毫秒为单位),加上两个机器周期。在上电时,电压上
V
CC
和RST必须拿出在同一时间进行适当的启动。
空闲模式
在空闲模式下,CPU把自己的睡眠,而所有片上的
外设保持活跃。指令来调用空闲模式是
之前在正常操作模式下执行的最后一条指令
空闲模式下被激活。 CPU的内容,所述的片上RAM ,并且所有
特殊功能寄存器在该模式下保持不变。该
空闲模式可以被终止或者通过任何使能的中断(在
该时间过程被拾起在中断服务程序
和持续) ,或通过硬件复位该启动处理器中
同样地一个上电复位。
RESET
复位是通过保持RST引脚为高电平,至少有两个完成
机器周期( 24个振荡周期) ,振荡器运行时。
为了确保良好的电复位, RST引脚要高长
1998年5月1日
4
飞利浦半导体
产品speci fi cation
80C51的8位微控制器系列
1K / 64 OTP / ROM ,低引脚数
83C750/87C750
掉电模式
在省电模式下,振荡器停止,并且
指令来调用掉电是最后执行的指令。
的片上RAM只有内容被保存下来。硬件
复位终止掉电模式的唯一途径。控制
位在低功耗模式是在特殊功能寄存器
PCON 。
TCON设置在计数器溢出,如果中断使能,将
产生一个中断。
TCON注册
最高位
C / T
TF
TR
IE0
IT0
IE1
最低位
IT1
表1中。
模式
空闲
掉电
外部引脚状态空闲和
掉电模式
端口0
数据
数据
端口1
数据
数据
端口2
数据
数据
C / T
TF
TR
的8XC750两党差异
80C51
程序存储器
在8XC750 ,程序存储器为1024字节长,不
外部扩展,所以80C51指令MOVX , LJMP和
LCALL没有实现。在程序中唯一的固定位置
存储器是在其中执行被吸收在该地址
响应于复位和中断,其如下所示:
程序存储器
EVENT
地址
RESET
000
外部中断0
003
计数器/定时器0
00B
013
外部INT1
IE0
IT0
IE1
IT1
1 - 定时器/计数器已经被打开,只有当INT0引脚为高电平,
和TR为1 。
0 - 定时器/计数器已经被打开时, TR为1 。
1 - 从T0引脚计数器/定时器操作。
0 - 从内部时钟定时器操作。
1 - 坐落在TH的溢出。
0 - 清除时,处理器进入中断向量程序
并复位。
1 - 定时器/计数器功能。
0 - 定时器/计数器禁用。
1 - 边缘检测INT0 。
1 - INT0为边沿触发。
0 - INT0为电平触发。
1 - 边缘检测的INT1 。
1 - INT1为边沿触发。
0 - INT1为电平触发。
这些标志在功能上等同于对应80C51
标志,所不同的是没有对83C750 ,只有一个计时器的
因此,标志被合并成一个寄存器。
注意, IE0 / IT0的位置和IE1 / IT1位
从标准80C51 TCON中使用的位置调换
注册。
中断子系统 - 固定的优先级
IP寄存器和80C51的2级中断系统是
消除了。同时中断的条件是由解析
单级,固定优先级如下:
最高优先级:
引脚INT0
计数器/定时器标志0
INT1引脚
计数器/定时器子系统
定时器/计数器
该8XC750有一个定时器: 16位定时器/计数器。 16位
定时器/计数器的动作与模式2的操作的
80C51 ,而是扩展到16位。定时器/计数器的时钟由
无论是1/12振荡频率或通过T0引脚的转换。
在C / T引脚特殊功能寄存器TCON之间进行选择
这两种模式。当TCON TR位被置位,定时器/计数器
启用。寄存器对TH和TL的时钟增加
源。当对寄存器溢出,寄存器对为
重新载入到寄存器中RTH和RTL的值。在价值
重装寄存器保持不变。看到83C750计数器/定时器
在图1框图特殊功能寄存器的TF位
特殊功能寄存器地址
特殊功能寄存器的8XC750的那些相同的
80C51的,除了下面列出的更改:
80C51特殊功能寄存器中不存在的8XC750是
TMOD ( 89 ) , P2 ( A0 )和IP ( B8 ) 。在80C51注册TH1和TL1
被替换为87C750寄存器RTH和RTL分别
(参照表2)。
OSC
÷
12
C / T = 0
TL
C / T = 1
TH
TF
诠释。
T0引脚
TR
RELOAD
INT0引脚
RTL
RTH
SU00300
图1 。
83C751计数器/定时器框图
1998年5月1日
5
集成电路
83C750/87C750
80C51的8位微控制器系列
1K / 64 OTP ROM ,低引脚数
产品speci fi cation
取代1998年的数据01月19日
IC20数据手册
1998年5月1日
飞利浦
半导体
飞利浦半导体
产品speci fi cation
80C51的8位微控制器系列
1K / 64 OTP / ROM ,低引脚数
83C750/87C750
描述
飞利浦8XC750提供80C51架构的优势
在一个小的包,并以较低的成本。
该8XC750微控制器制造与飞利浦高密度
CMOS技术。飞利浦外延衬底CMOS最小化
闭锁敏感度。
该87C750包含1K
×
8 EPROM , 64
×
8 RAM , 19 I / O口线,
16位自动重载计数器/定时器,五源,固定优先级
中断结构和片上振荡器。
销刀豆网络gurations
P3.4 / A4 1
P3.3 / A3 2
P3.2 / A2 / A10 3
P3.1 / A1 / A9 4
P3.0 / A0 / A8 5
P0.2/V
PP
6
P0.1/OE–PGM
P0.0/ASEL
RST
7
8
9
塑料
IN- LINE
热收缩
概要
24 V
CC
23 P3.5 / A5
22 P3.6 / A6
21 P3.7 / A7
20 P1.7 / T0 / D7
19 P1.6 / INT1 / D6
18 P1.5 / INT0 / D5
17 P1.4 / D4
16 P1.3 / D3
15 P1.2 / D2
14 P1.1 / D1
13 P1.0 / D0
特点
基于80C51架构
振荡器的频率范围,高达16MHz的
小封装尺寸
24引脚DIP ( 300万“裸泳” )
24引脚小外形封装
28引脚PLCC
X2 10
X1 11
V
SS
12
4
5
塑料
含铅
芯片
支架
11
12
1
2
3
4
5
6
7
8
9
10
11
12
13
14
功能
P3.4/A4
P3.3/A3
P3.2/A2/A10
P3.1/A1/A9
NC *
P3.0/A0/A8
P0.2/V
PP
P0.1/OE-PGM
P0.0/ASEL
NC *
RST
X2
X1
V
SS
18
15
16
17
18
19
20
21
22
23
24
25
26
27
28
1
26
87C750的一次性可编程塑料封装
低功耗:
正常运行:小于11毫安@ 5V , 12MHz的
空闲模式
掉电模式
25
19
1k
×
8 EPROM ( 87C750 )
64
×
8 RAM
16位自动重载的计数器/定时器
布尔处理器
CMOS和TTL兼容
非常适合于逻辑的替代品,消费品和工业
应用
LED驱动器输出
功能
P1.0/D0
P1.1/D1
P1.2/D2
P1.3/D3
P1.4/D4
P1.5/INT0/D5
NC *
NC *
P1.6/INT1/D6
P1.7/T0/D7
P3.7/A7
P3.6/A6
P3.5/A5
V
CC
*无内部连接
SU00295A
订购信息
只读存储器
P83C750EBP
P83C750EFP
P83C750EBA一
P83C750EFA一
EPROM
1
P87C750EBP
P87C750EFP
P87C750EBA一
P87C750EFA一
OTP
OTP
OTP
OTP
温度范围
°C
和包装
0到+70 ,塑料双列直插封装
-40到+85 ,塑料双列直插封装
0到+70 ,塑料引线芯片载体
-40到+85 ,塑料引线芯片载体
0至+70 ,紧缩小型封装
频率
3.5到16MHz
3.5到16MHz
3.5到16MHz
3.5到16MHz
3.5到16MHz
制图
SOT222-1
SOT222-1
SOT261-3
SOT261-3
SOT340-1
P83C750EBD DB
P87C750EBD DB
OTP
注意:
1 = OTP一次性可编程EPROM 。
1998年5月1日
2
853–1683 19331
飞利浦半导体
产品speci fi cation
80C51的8位微控制器系列
1K / 64 OTP / ROM ,低引脚数
83C750/87C750
框图
P0.0–P0.2
端口0
DRIVERS
V
CC
V
SS
RAM地址
注册
内存
端口0
LATCH
EPROM
B
注册
指针
节目
地址
注册
TMP2
TMP1
ALU
PCON
IE
TH0
TL0
RTL
RTH
TCON
卜FF器
PSW
中断和
定时器模块
PC
增量
M输入
节目
计数器
指令
注册
RST
定时
控制
DPTR
PD
端口1
LATCH
端口3
LATCH
振荡器
端口1
DRIVERS
X1
X2
P1.0–P1.7
P3.0–P3.7
端口3
DRIVERS
SU00312
1998年5月1日
3
飞利浦半导体
产品speci fi cation
80C51的8位微控制器系列
1K / 64 OTP / ROM ,低引脚数
83C750/87C750
引脚说明
PIN号
助记符
V
SS
V
CC
P0.0-P0.2
DIP /
SSOP
12
24
8-6
LCC
14
28
9-7
TYPE
I
I
I / O
电路的地电位
在正常,空闲和掉电操作电源电压。
端口0 :
端口0是一个3位漏极开路的双向端口。 P0口有写信给他们1秒浮,
并且在该状态可作为高阻抗输入。这些引脚被拉低,如果端口寄存器
位写一个0引脚的状态总是可以从端口寄存器由程序读出。
P0.0 , P0.1 , P0.2和为漏极开路双向I / O引脚中列出的电气特性
在下面的表格。虽然这些从“标准TTL ”的特点不同,他们是足够接近
该引脚仍然可以用作通用I / O引脚。 P0口还可提供备用功能
编程EPROM存储器,如下所示:
V
PP
(P0.2) –
编程电压输入。 (见注1 )
OE / PGM ( P0.1 ) -
输入指定验证模式(输出使能)或编程模式。
OE / PGM = 1输出使能(验证模式) 。
OE / PGM = 0编程模式。
ASEL ( P0.0 ) -
输入其指示的EPROM的地址的哪些位被施加到端口3 。
ASEL = 0的低地址字节可用的端口3 。
ASEL = 1的高地址字节的可用端口3 (仅三个最显著位被使用) 。
端口1 :
端口1是一个具有内部上拉电阻的8位双向I / O口。 P1口有1秒写入
他们是拉高由内部上拉电阻,可以用来作为输入。作为输入,端口1引脚
被外部电路拉,因为内部上拉的时将输出电流。 (见DC
电气特性:我
IL
) 。端口1用于输出在验证被寻址的EPROM的内容
模式和接受输入的值进行编程到选定的地址在节目中
模式。端口1还提供了80C51系列的特殊功能特点具体如下:
INT0 ( P1.5 ) :
外部中断。
INT1 ( P1.6 ) :
外部中断。
T0 ( P1.7 ) :
定时器0外部输入。
端口3 :
端口3是一个具有内部上拉电阻的8位双向I / O口。 P3口有1秒写入
他们是拉高由内部上拉电阻,可以用来作为输入。作为输入,端口3引脚
这被外部拉低,因为上拉的时将输出电流。 (见DC电气
特点:我
IL
) 。端口3还起到作为地址输入为EPROM存储器地址以
编程(或验证) 。 10位地址复用该端口所指定的
P0.0/ASEL.
RESET :
高该引脚上出现两个机器周期振荡器运行时,复位设备。
内部扩散电阻到V
SS
只使用一个外部电容,以允许一个上电复位
V
CC
。设备复位后, 10位串行序列,发送LSB在前,适用于RESET ,地点
该装置中的编程状态,允许编程的地址,数据和V
PP
要施加于
编程或验证。复位串行序列必须与同步
X1输入。
晶体1 :
输入到振荡器反相放大器和输入到内部时钟发生器电路。
X1也作为时钟的串行比特流转换为RESET闸门将设备中的
编程状态。
水晶2 :
输出振荡器反相放大器器。
名称和功能
6
7
7
8
不适用
I
8
9
I
P1.0-P1.7
13-20
15-20,
23, 24
I / O
18
19
20
P3.0-P3.7
5-1,
23-21
20
23
24
6, 4-1,
27-25
I
I
I
I / O
RST
9
11
I
X1
11
13
I
X2
10
12
O
注意:
1.当P0.2处于或接近0伏,它可能会影响到内部ROM操作。我们建议P0.2连接到V
CC
通过一个小的上拉(例如
2k).
振荡器特性
X1和X2是一个反相器的输入和输出,分别
放大器,它可以用作内部振荡器进行配置。
开车从外部时钟源设备, X1应该是
而X2悬空驱动。上有没有要求
外部时钟信号的占空比,因为输入到
内部时钟电路是通过除以2的触发器。不过,
在数据规定的最小和最大的高低电平时间
板材必须遵守。
够以使振荡器时间启动(通常几
以毫秒为单位),加上两个机器周期。在上电时,电压上
V
CC
和RST必须拿出在同一时间进行适当的启动。
空闲模式
在空闲模式下,CPU把自己的睡眠,而所有片上的
外设保持活跃。指令来调用空闲模式是
之前在正常操作模式下执行的最后一条指令
空闲模式下被激活。 CPU的内容,所述的片上RAM ,并且所有
特殊功能寄存器在该模式下保持不变。该
空闲模式可以被终止或者通过任何使能的中断(在
该时间过程被拾起在中断服务程序
和持续) ,或通过硬件复位该启动处理器中
同样地一个上电复位。
RESET
复位是通过保持RST引脚为高电平,至少有两个完成
机器周期( 24个振荡周期) ,振荡器运行时。
为了确保良好的电复位, RST引脚要高长
1998年5月1日
4
飞利浦半导体
产品speci fi cation
80C51的8位微控制器系列
1K / 64 OTP / ROM ,低引脚数
83C750/87C750
掉电模式
在省电模式下,振荡器停止,并且
指令来调用掉电是最后执行的指令。
的片上RAM只有内容被保存下来。硬件
复位终止掉电模式的唯一途径。控制
位在低功耗模式是在特殊功能寄存器
PCON 。
TCON设置在计数器溢出,如果中断使能,将
产生一个中断。
TCON注册
最高位
C / T
TF
TR
IE0
IT0
IE1
最低位
IT1
表1中。
模式
空闲
掉电
外部引脚状态空闲和
掉电模式
端口0
数据
数据
端口1
数据
数据
端口2
数据
数据
C / T
TF
TR
的8XC750两党差异
80C51
程序存储器
在8XC750 ,程序存储器为1024字节长,不
外部扩展,所以80C51指令MOVX , LJMP和
LCALL没有实现。在程序中唯一的固定位置
存储器是在其中执行被吸收在该地址
响应于复位和中断,其如下所示:
程序存储器
EVENT
地址
RESET
000
外部中断0
003
计数器/定时器0
00B
013
外部INT1
IE0
IT0
IE1
IT1
1 - 定时器/计数器已经被打开,只有当INT0引脚为高电平,
和TR为1 。
0 - 定时器/计数器已经被打开时, TR为1 。
1 - 从T0引脚计数器/定时器操作。
0 - 从内部时钟定时器操作。
1 - 坐落在TH的溢出。
0 - 清除时,处理器进入中断向量程序
并复位。
1 - 定时器/计数器功能。
0 - 定时器/计数器禁用。
1 - 边缘检测INT0 。
1 - INT0为边沿触发。
0 - INT0为电平触发。
1 - 边缘检测的INT1 。
1 - INT1为边沿触发。
0 - INT1为电平触发。
这些标志在功能上等同于对应80C51
标志,所不同的是没有对83C750 ,只有一个计时器的
因此,标志被合并成一个寄存器。
注意, IE0 / IT0的位置和IE1 / IT1位
从标准80C51 TCON中使用的位置调换
注册。
中断子系统 - 固定的优先级
IP寄存器和80C51的2级中断系统是
消除了。同时中断的条件是由解析
单级,固定优先级如下:
最高优先级:
引脚INT0
计数器/定时器标志0
INT1引脚
计数器/定时器子系统
定时器/计数器
该8XC750有一个定时器: 16位定时器/计数器。 16位
定时器/计数器的动作与模式2的操作的
80C51 ,而是扩展到16位。定时器/计数器的时钟由
无论是1/12振荡频率或通过T0引脚的转换。
在C / T引脚特殊功能寄存器TCON之间进行选择
这两种模式。当TCON TR位被置位,定时器/计数器
启用。寄存器对TH和TL的时钟增加
源。当对寄存器溢出,寄存器对为
重新载入到寄存器中RTH和RTL的值。在价值
重装寄存器保持不变。看到83C750计数器/定时器
在图1框图特殊功能寄存器的TF位
特殊功能寄存器地址
特殊功能寄存器的8XC750的那些相同的
80C51的,除了下面列出的更改:
80C51特殊功能寄存器中不存在的8XC750是
TMOD ( 89 ) , P2 ( A0 )和IP ( B8 ) 。在80C51注册TH1和TL1
被替换为87C750寄存器RTH和RTL分别
(参照表2)。
OSC
÷
12
C / T = 0
TL
C / T = 1
TH
TF
诠释。
T0引脚
TR
RELOAD
INT0引脚
RTL
RTH
SU00300
图1 。
83C751计数器/定时器框图
1998年5月1日
5
查看更多P83C750EBDDBPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    P83C750EBDDB
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号2-1-1102
P83C750EBDDB
√ 欧美㊣品
▲10/11+
9458
贴◆插
【dz37.com】实时报价有图&PDF
查询更多P83C750EBDDB供应信息

深圳市碧威特网络技术有限公司
 复制成功!