P82B96
双路双向总线缓冲器
牧师06 - 2008年1月31日
产品数据表
1.概述
该P82B96是一个双极集成电路,创建一个非锁定,双向,逻辑接口
正常我之间
2
C总线以及一系列其他巴士CON连接gurations 。它可以连接
I
2
C总线逻辑信号到具有不同的电压和电流水平类似总线。
例如,它可以连接到350
A
SMBus的,至3.3 V逻辑器件,以及15 V
水平和/或低阻抗线路,以改善上较长的总线长度的抗噪声能力。
它实现了这个接口,而对正常的我任何限制
2
C总线协议或时钟
速度。在IC加载荷最小到I
2
C总线的节点,并且新的总线的负荷或
远程I
2
C总线的节点不发送或转化到本地节点。限制
上的余数
2
在一个系统C总线设备,或者它们之间的物理分离,
几乎消除。通过传输平衡传输SDA和SCL信号
线(双绞线)或电气隔离(光电耦合)很简单,因为独立
设置定向Tx和Rx信号。 Tx和Rx信号可以是直接
连接,而不会引起闩锁,提供一种替代的双向信号线与
I
2
C总线的性能。
2.特点
I
我的双向数据传输
2
C总线信号
I
隔离电容允许400 pF的pF的上上TX / TY侧SX / SY侧和4000
I
TX /泰输出有60毫安吸收能力,用于驱动低阻抗,高电容
巴士
I
在至少20米的电线, 400千赫兹操作(见
AN10148)
I
2 V至15 V的I电源电压范围
2
C总线逻辑电平SX / SY方
与电源电压无关
I
我劈叉
2
C总线信号转换为对前进/后退接口TX / RX , TY / RY信号
与光电隔离器和需要单向输入的类似设备,并
输出信号路径。
I
低电源电流
I
ESD保护超过每JESD22 - A114 3500 V HBM , 250 V DIP封装, 400 V
SO每JESD22- A115打包MM ,和1000 V CDM每JESD22- C101
I
闭锁免费(双极性工艺,无锁扣结构)
I
封装形式: DIP8 , SO8和TSSOP8
恩智浦半导体
P82B96
双路双向总线缓冲器
7.功能描述
请参阅
图1 “块P82B96示意图” 。
该P82B96兼具I的两个相同的缓冲器,允许缓冲
2
C总线( SDA和
SCL)信号。每个缓冲器从由两个逻辑信号通路,正向通路
I
2
C总线接口引脚驱动该缓冲的总线,并从相反的信号路径
缓冲的总线输入,以驱动我
2
C总线接口。因而这些路径是:
感觉到我的电压状态
2
C总线引脚Sx的(或SY )和发送这种状态引脚
德克萨斯(泰分别) ,和
感应引脚RX( RY )的状态,并拉我
2
C总线引脚为低电平时的Rx ( Ry)为
低。
本次讨论的其余部分将只解决了'X'缓冲区的一面;在“Y”方
相同的。
在我
2
C总线引脚(SX )的设计与普通I接口
2
C总线。
逻辑阈值电压电平上的我
2
C总线是独立的IC电源的V
CC
.
最大余
2
C总线供电电压为15 V ,并保证接收器的静态电流
3毫安。
接收的逻辑电平被从电源电压V确定
CC
芯片。逻辑
LOW低于V的42 %
CC
和逻辑HIGH为高于V的58%
CC
(与典型的开关
半V的门槛
CC
).
TX是没有ESD保护二极管V的集电极开路输出
CC
。它可以被连接
通过一个上拉电阻到电源电压超过Ⅴ的
CC
的,只要在15伏不能
超标。它比普通的我一个更大的电流吸收能力
2
C总线的设备,是
可吸收大于30mA的静态电流,并且典型100毫安动态下拉
能力为好。
逻辑低电平只传送到的Tx时,在我的电压
2
C总线引脚(SX )低于
0.6 V逻辑低电平时接收将导致我
2
C总线( Sx的)被拉到一个逻辑低电平
按照我
2
C总线的要求(最高1.5 V ,5 V应用),但不低
足以被环回至与Tx输出,并导致缓冲器锁存低电平。
最小低电平这种芯片可以在我实现
2
C总线通过一个低于Rx为典型
0.8 V.
如果电源电压V
CC
失败,那么既没有我
2
C总线,也不TX输出将保持低电平。
其集电极开路CON组fi guration允许它们被上拉至额定最大的
15 V ,即使没有V
CC
目前。在SX和接收也存在没有输入CON组fi guration
加载外部信号甚至当V
CC
不存在。
任何信号引脚的有效输入电容,它的作用,对总线的上升时间测量,
小于7 pF适用于所有的总线电压和电源电压,包括V
CC
= 0 V.
备注:
两个或更多个Sx的或SY I / O的不能互连。该设计P82B96
不支持这种配置。双向I
2
C总线信号不允许任何
方向控制引脚,因此,反而略有不同的逻辑低电压电平用于Sx的/ SY
为了避免锁定此缓冲区。 A'常规I
2
C总线低“应用在P82B96的接收/ RY
将传播到Sx / SY作为“缓冲低”与稍高的电压电平。如果这
P82B96_6
NXP B.V. 2008保留所有权利。
产品数据表
牧师06 - 2008年1月31日
4 28
恩智浦半导体
P82B96
双路双向总线缓冲器
特殊的“缓冲低”被施加到另一个P82B96的Sx的/ SY该第二P82B96将
不承认它作为一个“常规I
2
C总线低“ ,不会就传播到它的tx /泰输出。
P82B96的Sx的/ SY侧可以不连接到依赖于特殊的类似缓冲器
逻辑阈值,它们的操作中,例如PCA9511 , PCA9515或PCA9518 。该
SX / SY侧仅供以及与,正常的I兼容
2
C总线逻辑电压
我的水平
2
C总线主从芯片,甚至发送/接收第二P82B96如果信号
所需。与Tx / Rx和泰/ RY I / O引脚使用标准I
2
所有的C总线的逻辑电平
I
2
C总线的部分。有
no
在Tx / Rx和泰/ RY我的互连限制/ O
引脚到其他P82B96s ,例如在星形或点对多点CON组fi guration用Tx / Rx和
在公用总线和Sx的/ SY侧连接到线路卡奴泰/ RY I / O引脚
设备。欲了解更多详细信息,请参阅
应用笔记AN255 。
8.极限值
表4 。
极限值
按照绝对最大额定值系统( IEC 60134 ) 。
电压相对于针脚GND 。
符号
V
CC
V
Sx
V
Tx
V
Rx
I
n
P
合计
T
j
T
英镑
T
AMB
参数
电源电压
电压引脚Sx的
电压的Tx引脚
电压引脚接收
目前的任何引脚
总功耗
结温
储存温度
环境温度
操作
工作范围
P82B96TD/S410
条件
V
CC
到GND
I
2
C总线的SDA或SCL
缓冲输出
接收输入
民
0.3
0.3
0.3
0.3
-
-
40
55
40
最大
+18
+18
+18
+18
250
300
+125
+125
+85
单位
V
V
V
V
mA
mW
°C
°C
°C
P82B96_6
NXP B.V. 2008保留所有权利。
产品数据表
牧师06 - 2008年1月31日
5 28