2005年11月
修订版1.7
输入频率和调制速率
产品型号
P1819
P1819
输入频率范围
20MHz至40MHz的
输出频率范围
20MHz至40MHz的
调制速率
输入频率/ 512
价差偏离的选择
产品型号
P1819A
SR的
0
1
0
1
0
1
0
1
NA
D·
NA
价差偏离
-2.50 % (下)
-3.50 % (下)
-1.25 % (下)
-1.75 % (下)
± 1.25 % ( CENTER )
± 1.75 % ( CENTER )
± 0.625 % ( CENTER )
± 0.875 % ( CENTER )
-1.25 % (下)
± 0.625 % ( CENTER )
-2.5 % (下)
± 1.25 % ( CENTER )
-1.75 % (下)
± 0.875 % ( CENTER )
-3.5 % (下)
± 1.75 % ( CENTER )
-2.5 % (下)
P1819B
NA
P1819C
NA
P1819D
NA
0
1
0
1
0
1
0
1
NA
P1819E
P1819F
NA
P1819G
NA
P1819H
P1819Q
NA
NA
绝对最大额定值
符号
V
DD
, V
IN
T
英镑
T
A
T
s
T
J
T
DV
储存温度
工作温度
马克斯。焊接温度( 10秒)
结温
静电放电电压
(按照JEDEC STD22- A114 -B )
参数
电压的任何引脚对地
等级
-0.5到+7.0
-65到+125
0到70
260
150
2
单位
V
°C
°C
°C
°C
KV
注:上述参数仅是不是暗示了使用功能。暴露在绝对最大额定值为长时间可能会影响
器件的可靠性。
笔记簿液晶面板降低EMI IC
注意:本文档中的信息如有更改,恕不另行通知。
3 9
2005年11月
修订版1.7
DC电气特性
(试验条件:所有参数都在室温下测量( + 25℃) ,除非另有说明)
P1819
符号
V
IL
V
IH
I
IL
I
IH
I
XOL
I
XOH
V
OL
V
OH
I
CC
I
DD
V
DD
t
ON
Z
OUT
输入低电压
输入高电压
参数
民
VSS - 0.3
2.0
-60.0
-
2.0
-
-
2.5
7.1
f
IN - 分
-
3.0
-
-
典型值
-
-
-
-
-
-
-
-
-
4.5
3.3
0.18
50
最大
0.8
V
DD
+ 0.3
-20.0
1.0
12.0
12.0
0.4
-
26.9
f
IN - 最大
-
3.6
-
-
单位
V
V
A
A
mA
mA
V
V
mA
mA
V
mS
低输入电流(输入D_C , PD # , SRS )
输入高电流
X
OUT
输出低电平电流@ 0.4V ,V
DD
= 3.3V
X
OUT
高输出电流@ 2.5V ,V
DD
= 3.3V
输出低电压V
DD
= 3.3V ,我
OL
= 20mA下
输出高电压V
DD
= 3.3V ,我
OH
= 20mA下
动态电源电流正常模式
3.3V和25PF探头负载
静态电源电流待机模式
工作电压
上电时间(通电后第一个锁定时钟周期)
时钟输出阻抗
AC电气特性
符号
f
IN
f
OUT
t
LH
*
t
HL
*
t
JC
t
D
参数
民
20
20
-
-
-200
45
典型值
-
-
0.66
0.65
-
50
最大
40
40
-
-
200
55
单位
兆赫
兆赫
nS
nS
pS
%
输入频率
输出频率
输出上升时间
0.8V至2.0V测
输出下降时间
从2.0V至0.8V测
抖动(周期循环)
输出占空比
*t
LH
和T
HL
被测量成为15pF的电容性负载
笔记簿液晶面板降低EMI IC
注意:本文档中的信息如有更改,恕不另行通知。
4 9
生产
2003年3月
P1818/19/20/21/22
低功耗移动VGA EMI降低IC
特点
FCC批准EMI衰减的方法
提供了多达15分贝降低EMI
产生低的EMI扩频时钟和一个
输入频率的非扩展的参考时钟
优化的频率范围为10兆赫到160
兆赫
P1818 : 10至20兆赫
P1819 : 2040兆赫
P1820 : 40至80 MHz
p1821完成: 1040兆赫
P1822 :80至160兆赫
内置环路滤波器减少了外部元件
和电路板空间
可选价差期权:向下传播和岑
器传播
低的固有周期到周期抖动
八流传%的选择: +/- 0.625 %至-3.5 %
3.3V工作电压
CMOS / TTL兼容的输入和输出
低功耗CMOS设计
支持笔记本VGA等LCD时序
控制器应用
掉电功能的移动应用
产品可用于工业级温度
范围内。
提供8引脚SOIC和TSSOP
产品说明
该P18xx是一个多功能的扩展频谱频率
调制器专门用于宽范围的输入的设计
时钟频率从10到160兆赫(见输入频率
频率和调制率选择) 。该P18xx
从晶体产生的EMI降低时钟,
陶瓷谐振器,或者系统时钟。该P18xx - A到
P18xx -H提供了价差期权的不同组合
和百分比偏差(见价差偏离Selec-
系统蒸发散) 。这些组合包括向下蔓延,
传播中心和百分比偏差范围
± 0.625 %至-3.50 % 。
该P18xx减少电磁干扰(EMI)
在时钟源,使系统范围的EMI
降低所有下游时钟和数据
相关的信号。该P18xx允许显著系统
储蓄通过减少电路板的数目成本
层,铁氧体磁珠,屏蔽,以及其它无源
那些传统上需要通过EMI组件
的规定。
该P18xx调制一个单锁相环的输出
以“传播”合成时钟的带宽,
从而减小的峰值幅度的
谐波。这导致显著降低系统
电磁干扰相比,典型的窄带信号
由振荡器和最时钟发生器产生。
降低电磁干扰,提高信号的带宽
所谓的“扩频时钟发生器” 。
该P18xx采用最高效和最优化
调制方式批准通过了FCC ,是
通过使用专有的全数字化的方法来实现。
应用
该P18xx主要面向EMI管理
在移动图形内存和LVDS接口
芯片组和高速数字应用,如
个人计算机的外围设备,消费电子产品,并
嵌入式控制器系统。
半导体联盟
2575奥古斯丁驱动圣克拉拉, CA 95054 电话: 408.855.4900 传真: 408.855.4999 www.alsc.com
注意:本文档中的信息如有更改,恕不另行通知。
P1818/19/20/21/22
输入频率和调制速率
产品型号
P1818
P1819
P1820
FRS=0
P1821
P1822
FRS=1
输入
频带
10兆赫至20兆赫
20兆赫至40兆赫
40 MHz到80 MHz
10兆赫至20兆赫
20兆赫至40兆赫
80 MHz至160 MHz的
产量
频带
10兆赫至20兆赫
20兆赫至40兆赫
40 MHz到80 MHz
10兆赫至20兆赫
20兆赫至40兆赫
80 MHz至160 MHz的
调制速率
输入频率/ 256
输入频率/ 512
输入频率/ 2048
输入频率/ 256
输入频率/ 512
输入频率/ 3584
价差偏离选择
产品型号
1
P1818
2
/19/20/21A
P1818/19/20/21B
P1818/19/20/21C
P1818/19/20/21D
P1818/19/20E
P1818/19/20F
P1818/19/20G
P1818
2
/19/20H
SR的
0
1
0
1
0
1
0
1
不适用
不适用
不适用
不适用
0
0
1
1
0
0
1
1
SR0
不适用
不适用
不适用
不适用
不适用
不适用
不适用
不适用
0
1
0
1
0
1
0
1
D·
不适用
不适用
不适用
不适用
0
1
0
1
0
1
0
1
不适用
价差偏离
-2.50 % (下)
-3.50 % (下)
-1.25 % (下)
-1.75 % (下)
+/- 1.25 % (中心)
+/- 1.75 % (中心)
+/- 0.625 % (中心)
+/- 0.875 % (中心)
-1.25 % (下)
+/- 0.625 % (中心)
-2.5 % (下)
+/- 1.25 % (中心)
-1.75 % (下)
+/- 0.875 % (中心)
-3.5 % (下)
+/- 1.75 % (中心)
-1.25 % (下)
-2.50 % (下)
-1.75 % (下)
-3.50 % (下)
+/- 0.625 % (中心)
+/- 1.25 % (中心)
+/- 0.875 % (中心)
+/- 1.75 % (中心)
P1822A
不适用
P1822B
1.
A
通过
H
代表传播偏差,期权和调制速率的各种组合。
2.参考频率与偏差( P1818A和P1818H ) 。
2003年3月
低功耗移动VGA EMI降低IC
注意:本文档中的信息如有更改,恕不另行通知。
3 8
P1818/19/20/21/22
频率与偏差( P1818A和P1818H )
偏差P1818A
频率
SRS = 1
10兆赫
15兆赫
20兆赫
-4.4%
-1.8%
-0.8%
SRS = 0
-3.3%
-1.26%
-0.6%
D_C = 1
-4.4%
-1.8%
-0.8%
D_C = 0
±2.2%
±0.9%
±0.4%
偏差P1818H
引脚说明
针
数
1
2
3
名字
XIN
VSS
SR的
TYPE
I
P
I
描述
连接到外部产生的时钟信号或晶体。
接地连接。连接到系统地。
传播范围选择。用数字逻辑输入选择频率devi-
通报BULLETIN (见传播偏差选择) 。该引脚具有内部上拉
电阻。
用于选择向下的数字逻辑输入( LOW)或中心( HIGH )传播
选项(参见传播偏差选择) 。该引脚具有内部
上拉电阻。
扩频时钟输出(见输入频率和调制
速度选择和传播的偏差选择) 。
非调制的输入频率的参考时钟输出。
频率范围内选择。用数字逻辑输入选择输入频率
昆西范围(见输入频率和调制率选择) 。
该引脚具有内部上拉电阻。
关断控制引脚。拉低,使掉电模式。这
引脚具有内部上拉电阻。
连接到+ 3.3V
连接到晶体。无连接,如果外部生成的时钟信号
使用。
调制速率选择。用数字逻辑输入选择调制
率(见传播偏差选择) 。该引脚具有内部上拉
电阻。
3
1
D·
I
4
5
5/6
1
MODOUT
REF
FRS
O
O
I
6
1
7
8
8
1
PD #
VDD
XOUT
太太
I
P
I
I
1.请参考图1的引脚分配。
2003年3月
低功耗移动VGA EMI降低IC
注意:本文档中的信息如有更改,恕不另行通知。
4 8