2007年2月
版本1.1
低功耗移动VGA EMI降低IC
特点
FCC批准EMI衰减的方法。
产生的低EMI的扩频时钟
输入频率。
优化的频率范围为60 175MHz的。
内置环路滤波器减少了外部元件
和电路板空间。
四种可选传播范围。
低固有周期到周期抖动。
3.3V工作电压范围。
TTL或CMOS兼容输入和输出。
超低功耗CMOS设计。
3.17毫安@ 3.3V , 10MHz的| 6.20毫安@ 5.0V , 10MHz的
4.28毫安@ 3.3V , 14MHz | 7.50毫安@ 5.0V , 14MHz
5.50毫安@ 3.3V , 20MHz的| 9.50毫安@ 5.0V , 20MHz的
P1817A/B
往下流的时钟和数据相关的信号。本P1817
可显著降低系统成本,通过减少
的电路板的层数目铁氧体磁珠,屏蔽和
那些传统上需要与其他被动元件
通过EMI法规。
在P1817调制单个PLL的输出,以
“散布”合成时钟的带宽,并且更
重要的是,
降低
该
PEAK
振幅
of
ITS
谐波。这导致显著降低系统的EMI
相比所产生的典型的窄频带信号
振荡器和大多数频率发生器。降低EMI
通过提高信号的带宽被称为“蔓延
频谱时钟发生器“ 。
在P1817采用最高效和最优化
调制
廓
批准
by
该
FCC
和
is
在一个专有的全数字方法实现的。
支持笔记本VGA等LCD时序
控制器应用。
SSON / SBM引脚扩频开/关
和待机模式控制。
提供8引脚SOIC和TSSOP封装。
应用
在P1817的目标是实现笔记本电脑液晶显示器,
产品说明
该P1817是一款多功能的扩展频谱频率
调制器专门为输入时钟频率设计。
在P1817降低在电磁干扰(EMI)
时钟源,从而使整个系统的减少电磁干扰
SR0
SSON
VDD
并采用LVDS接口等显示器,PC外围设备
设备和嵌入式系统。
框图
调制
CLKXIN
频率
分频器
反馈
分频器
PLL
相
探测器
环
滤波器
VCO
产量
分频器
REF
MODOUT
VSS
PulseCore半导体公司
1715 S.巴斯科姆大道套房200 ,坎贝尔,CA 95008
联系电话: 408-879-9077
传真: 408-879-9018
www.pulsecoresemi.com
注意:本文档中的信息如有更改,恕不另行通知。
2007年2月
版本1.1
引脚配置
P1817A/B
CLKIN / XIN
VSS
SR0
SSON / SBM
1
2
8
7
XOUT
VDD
REF
MODOUT
P1817A/B
3
4
6
5
引脚说明
针#
1
2
3
4
5
6
7
8
引脚名称
CLKIN
VSS
SR0
SSON / SBM
MODOUT
REF
VDD
XOUT
TYPE
I
P
I
I
O
O
P
O
描述
连接到外部生成的时钟信号。把一部分进入待机模式,
禁止输入时钟信号,该引脚拉SSON / SBM (引脚5 )低。
参考
待机模式选择表。
接地连接。连接到系统地。
数字逻辑输入来选择传播范围。
是指扩频选择
表。
该引脚具有内部上拉电阻。
扩频开/关和待机模式控制。
请参阅待机模式选择
表。
该引脚具有内部上拉电阻。
扩频时钟输出和参考输出。
请参阅待机模式选择
表。
参考输出。
连接到+ 3.3V或5.0V 。
连接到晶体。没有连接,如果外部生成的时钟信号被使用。
低功耗移动VGA EMI降低IC
注意:本文档中的信息如有更改,恕不另行通知。
2 10
2007年2月
版本1.1
示意图笔记本VGA应用
P1817A/B
为60MHz到175MHz的像素时钟输入
从VGA芯片
0.1F
FB
VDD
1
P1817
CLKIN
NC
8
销8可连接或高或低,
或者它可以悬空。
领带SR0和SR1高/低
根据传播范围所需。
外部电阻器不需要对
拉这些引脚高。
引脚5 SSON悬空开启
扩频。将这个引脚拉低转蔓延
光谱OFF并且使待机模式。
2
VDD
SR0
7
3
VSS
SR1
6
4
MODOUT
SSON
5
注意:要设置P1817待机模式,禁止输入时钟(引脚1 CLKIN )和拉SSON (引脚5)低。
请参阅待机模式选择
表。
低功耗移动VGA EMI降低IC
注意:本文档中的信息如有更改,恕不另行通知。
4 10
2007年2月
版本1.1
绝对最大额定值
符号
VDD ,V
IN
T
英镑
T
A
T
DV
P1817A/B
参数
任一引脚电压相对于GND
储存温度
工作温度
静电放电电压
(按照JEDEC STD22- A114 -B )
等级
-0.5到+4.6
-65到+125
0到70
2
单位
V
°C
°C
KV
注意:这些仅仅是极限参数和功能操作不暗示。暴露在绝对最大额定值长时间会影响器件的
可靠性。
DC电气特性
符号
V
IL
V
IH
I
IL
I
IH
I
XOL
I
XOH
V
OL
V
OH
I
CC
I
DD
VDD
t
ON
Z
OUT
输入低电压
输入高电压
低输入电流(拉就投入SR0电阻, SR1和
SSON / SBM )
输入高电流
X
OUT
输出低电平电流@ 0.4V , VDD = 3.3V
X
OUT
高输出电流@ 2.5V , VDD = 3.3V
输出低电压VDD = 3.3V ,我
OL
= 20mA下
输出高电压VDD = 3.3V ,我
OH
= 20mA下
动态电源电流正常模式
3.3V和10pF的负载
静态电源电流待机模式
工作电压
上电时间(通电后第一个锁定时钟周期)
时钟输出阻抗
参数
民
GND - 0.3
2.0
-
-
-
-
-
2.5
8.46
-
2.7
-
-
典型值
-
-
-
-
3
3
-
-
12
0.6
3.3
0.18
50
最大
0.8
VDD + 0.3
-35
35
-
-
0.4
-
17.78
-
3.7
-
-
单位
V
V
A
A
mA
mA
V
V
mA
mA
V
mS
低功耗移动VGA EMI降低IC
注意:本文档中的信息如有更改,恕不另行通知。
5 10
2003年10月
1.0版
低功耗移动VGA EMI降低IC
特点
FCC批准EMI衰减的方法。
产生的低EMI的扩频时钟
输入频率。
优化的频率范围:
o
o
P1817A - 20至30MHz 。手术
P1817B - 10 20MHz的操作
P1817A/B
往下流的时钟和数据相关的信号。本P1817
可显著降低系统成本,通过减少
的电路板的层数目铁氧体磁珠,屏蔽和
那些传统上需要与其他被动元件
通过EMI法规。
在P1817调制单个PLL的输出,以
“散布”合成时钟的带宽,并且更
重要的是,
降低
该
PEAK
振幅
of
ITS
谐波。这导致显著降低系统的EMI
相比所产生的典型的窄频带信号
振荡器和大多数频率发生器。降低EMI
通过提高信号的带宽被称为“蔓延
频谱时钟发生器“ 。
在P1817采用最高效和最优化
调制
廓
批准
by
该
FCC
和
is
在一个专有的全数字方法实现的。
内置环路滤波器减少了外部元件
和电路板空间。
两个可选择的传播范围。
低固有周期到周期抖动。
3.3V或5V的工作电压范围。
TTL或CMOS兼容的输出。
超低功耗CMOS设计。
3.17毫安@ 3.3V , 10MHz的| 6.20mA@5.0V , 10MHz的
4.28毫安@ 3.3V , 14MHz | 7.50毫安@ 5.0V , 14MHz
5.50毫安@ 3.3V , 20MHz的| 9.50毫安@ 5.0V , 20MHz的
支持笔记本VGA等LCD时序
控制器应用。
SSON引脚扩频开/关和
待机模式控制。
提供8引脚SOIC和TSSOP封装。
应用
该P1817是针对对笔记本电脑的VGA芯片和
采用LVDS接口, PC周边等显示器
设备和嵌入式系统。
产品说明
该P1817是一款多功能的扩展频谱频率
调制器专门为输入时钟频率设计。
在P1817降低在电磁干扰(EMI)
时钟源,从而使整个系统的减少电磁干扰
SR0
SSON
框图
VDD
调制
XIN
水晶
振荡器
XOUT
频率
分频器
反馈
分频器
REF
相
探测器
环
滤波器
PLL
VCO
产量
分频器
MODOUT
VSS
半导体联盟
2575 ,奥古斯丁驱动器
加利福尼亚州圣克拉拉
联系电话: 408.855.4900
传真: 408.855.4999
www.alsc.com
注意:本文档中的信息如有更改,恕不另行通知。
2003年10月
1.0版
引脚配置
P1817A/B
XIN / CLKIN
VSS
SR0
SSON / SBM
1
2
3
4
8
7
6
5
XOUT
VDD
REF
MODOUT
P1817A/B
引脚说明
针#
1
2
3
4
5
6
7
8
引脚名称
XIN / CLKIN
VSS
SR0
SSON / SBM
MODOUT
REF
VDD
XOUT
TYPE
I
P
I
I
O
O
P
O
描述
连接到外部生成的时钟信号。把一部分进入待机状态
模式,禁止输入时钟信号,该引脚拉SSON / SBM (引脚4 )
低。
请参阅待机模式选型表。
接地连接。连接到系统地。
数字逻辑输入来选择传播范围。
是指扩频
选择表。
该引脚具有内部上拉电阻。
扩频开/关和待机模式控制。
请参阅待机模式
选择表。
扩频时钟输出和参考输出。
请参阅待机模式
选择表。
参考输出。
连接到+ 3.3V或5.0V 。
连接到晶体。没有连接,如果外部生成的时钟信号被使用。
低频EMI抑制
注意:本文档中的信息如有更改,恕不另行通知。
2 10
2003年10月
1.0版
待机模式选择
CLKIN
残
残
启用
启用
SSON / SBM
0
1
0
1
传播
SPECTRUM
不适用
不适用
关闭
On
MODOUT
残
残
参考
正常
PLL
残
自由运行
残
正常
P1817A/B
模式
待机
自由运行
缓冲输出
正常
传播范围选择, VDD = 5V
CLKIN频率
10兆赫
14.318MHz
15MHz
20MHz
SR0
1
0
1
0
1
0
1
0
传播范围
± 1.5%
± 1.9%
± 1.36%
± 1.64%
± 1.3%
± 1.5%
± 0.95%
± 1.125%
( CLKIN / 10 ) * 20.83KHz
调制速率
传播范围选择, VDD = 3.3V
CLKIN频率
10兆赫
14.318MHz
15MHz
20MHz
SR0
1
0
1
0
1
0
1
0
传播范围
± 1.5%
± 1.65%
± 1.4%
± 1.7%
± 1.37%
± 1.63%
± 1.1%
± 1.28%
( CLKIN / 10 ) * 20.83KHz
调制速率
低频EMI抑制
注意:本文档中的信息如有更改,恕不另行通知。
3 10
2003年10月
1.0版
P1817A/B
示意图笔记本VGA应用
1
2
P1817A/B
CLKIN /
XOUT
XIN
VSS
VDD
8
0.1F
7
铁素体
珠子
VDD
0
0
VDD
0
0
请使用上拉或下拉
电阻, 0Ω 。
VDD
3
SR0
SSON /
SBM
REF
6
4
MODOUT
5
10至20兆赫和20至32兆赫的EMI
降低时钟的输出。
拉销4低转扩频
关闭并启动待机模式
1
.
1
。要设置P1817待机模式,禁用输入时钟(引脚1 CLKIN ) ,和拉销4 SSON / SBM低。
低频EMI抑制
注意:本文档中的信息如有更改,恕不另行通知。
4 10
2003年10月
1.0版
绝对最大额定值
符号
V
DD
, V
IN
T
英镑
T
A
参数
任一引脚电压相对于GND
储存温度
工作温度
等级
-0.5 + 7.0
-65到+125
P1817A/B
单位
V
°C
0到70
°C
注意:这些仅仅是极限参数和功能操作不暗示。暴露在绝对最大
收视率长时间可能会影响器件的可靠性。
DC电气特性
符号
V
IL
V
IH
I
IL
I
IH
I
XOL
I
XOH
V
OL
V
OH
I
CC
I
DD
V
DD
t
ON
Z
OUT
输入低电压
输入高电压
低输入电流(拉对投入SR0电阻和
SSON / SBM )
输入大电流(输入SSON #下拉电阻)
X
OUT
输出低电流
X
OUT
输出高电流
输出低电压
输出高电压
动态电源电流
普通模式
@ 0.4V, V
DD
= 3.3V
@ 0.4V, V
DD
= 5.0V
@ 2.5V, V
DD
= 3.3V
@ 4.5V, V
DD
= 5.0V
V
DD
= 3.3V ,我
OL
= 20mA下
V
DD
= 5.0V ,我
OL
= 20mA下
V
DD
= 3.3V ,我
OH
= 20mA下
V
DD
= 5.0V ,我
OH
= 20mA下
普通模式
3.3V和10pF的负载
5.0V和10pF的负载
参数
民
GND - 0.3
2.0
-
-
-
-
-
-
-
-
2.5
4.5
f
IN-分钟
3.2
6.2
-
2.7
-
-
典型值
-
-
-
-
3
20
3
20
-
-
-
-
f
IN-典型值
-
-
0.6
3.3
0.18
50
最大
0.8
V
DD
+ 0.3
-35
35
-
-
-
-
0.4
-
-
-
f
IN -MAX
7.0
13.6
-
5.5
-
-
mA
V
mS
单位
V
V
A
A
mA
mA
V
V
mA
静态电源电流待机模式
工作电压
上电时间(通电后第一个锁定时钟周期)
时钟输出阻抗
低频EMI抑制
注意:本文档中的信息如有更改,恕不另行通知。
5 10