OPA
642
A
OPA
642
658
OP
OPA642
宽带,低失真,低增益
运算放大器连接器
特点
q
低失真: -95dBc在5MHz
q
增益+1带宽: 400MHz的
q
可在SOT23-5封装
q
高开环增益: 95分贝
q
高共模抑制比: 90分贝
q
快速12位SETTLING : 13ns ( 0.01 % )
q
低噪声: 2.7nV / √Hz的
q
高输出电流:
±
60mA
q
极低DIFF增益/相位误差:
0.007%/0.008
°
应用
q
ADC / DAC缓冲放大器
q
低失真IF放大器
q
高分辨率成像
q
医学影像
q
低噪声前置放大器
q
高CMR差分放大器
q
测试仪表
q
专业音响
描述
该OPA642提供速度和动态的电平
范围以前在单片运算放大器高不可攀。
采用单位增益稳定电压反馈architec-
TURE具有两个内部增益级,该OPA642实现
在很宽的极低的谐波失真
频率范围。 “经典”差分输入亲
志愿组织的高精度运算放大器都熟悉的好处,
如偏置电流消除和极低invert-
与宽带相比,目前荷兰国际集团电流噪声
反馈运算放大器。快速建立时间,出色的differ-
无穷区间的增益/相位性能,低电压噪声和
高输出电流驱动使OPA642的理想选择
大多数高动态范围的应用。
单位增益稳定,使OPA642特别
适用于低增益差分放大器,
跨阻放大器,对2视频线增益driv-
器,宽带集成和低失真ADC缓冲的
ERS 。其中,高收益或甚至更低的谐波失真
化是必需的,考虑OPA643 -更高GAIN-
带宽和OPA642的低噪声版本
+5V
5k
REFT
0.1F
+5V
1Vp-p
5MHz
CLK
2Vp-p
0.1F
24
100pF
–5V
402
10MSPS
类似物
输入
12-Bit
10MSPS
ADS804
OPA642
测
80分贝SFDR
5k
REFB
0.1F
402
高动态范围10MSPS数字化仪
国际空港工业园邮寄地址:PO Box 11400 ,图森,亚利桑那州85734 街道地址: 6730 S.图森大道,图森,亚利桑那州85706 电话: ( 520 ) 746-1111 TWX : 910-952-1111
互联网: http://www.burr-brown.com/图文传真: ( 800 ) 548-6133 (美国/加拿大)电缆: BBRCORP 电传: 066-6491 传真: ( 520 ) 889-1510 立即产品信息: ( 800 ) 548-6132
1993年的Burr-Brown公司
1
PDS-1190F
印刷, 1998年U.S.A.二月
OPA642
特定网络阳离子
电动
在T
A
= + 25 ° C,V
S
=
±5V,
R
L
= 100, R
F
= 402Ω ,除非另有说明。
F
= 25Ω为1的增益。
OPA642P ,U ,N
参数
失调电压
输入失调电压
平均漂移
电源抑制( PSR )
输入偏置电流
输入偏置电流
在规定的温度
输入失调电流
在规定的温度
噪音
输入电压噪声
噪声密度:F
≥
1MHz
集成的电压噪声,BW = 100Hz至100MHz的
输入偏置电流噪声密度
f
≥
1MHz
输入电压范围
共模输入范围
过温
共模抑制( CMR )
输入阻抗
迪FF erential
共模
开环增益
开环电压增益(A
OL
)
在规定的温度
频率响应
闭环响应
V
O
=
±2V,
R
L
= 100
80
80
±2.75
±2.5
65
条件
民
典型值
±1.5
4
85
25
0.1
最大
±4
73
45
70
2.0
3.0
OPA642PB , UB , NB
民
典型值
±0.5
2
95
T
T
T
T
最大
±1.0
单位
mV
μV/°C
dB
A
A
A
A
V
S
=
±4.5
to
±5.5V
V
CM
= 0V
V
CM
= 0V
65
T
T
T
T
2.7
27
2.8
±3.0
90
11 || 1
650 || 1
95
85
T
T
T
80
T
T
T
T
T
T
T
98
纳伏/赫兹÷
μVRMS
PA / ÷赫兹
V
V
dB
kΩ的|| pF的
kΩ的|| pF的
dB
dB
兆赫
兆赫
兆赫
兆赫
兆赫
V / μs的
V / μs的
ns
ns
ns
dBc的
%
度
V
V
V
V
mA
mA
V
V
mA
mA
°C
° C / W
° C / W
° C / W
° C / W
V
CM
=
±0.5V
增益= + 1V / V
增益= + 2V / V
增益= + 5V / V
增益= + 10V / V
G = +1 , 2V阶跃
G = +1 , 2V阶跃
G = 1 , 1V步骤
G = 1 , 1V步骤
G = 1 , 1V步骤
G = 1 , F = 5MHz时
V
O
= 2VP - P,R
L
= 100
V
O
= 0V至1.4V ,R
L
= 150
V
O
= 0V至1.4V ,R
L
= 150
空载
±3.0
R
L
= 100
±2.5
±40
±35
增益带宽积( GBP )
压摆率
(1)
在指定的最低温度
建立时间: 0.01 %
0.1%
1%
无杂散动态范围( SFDR )
差异。增益误差为3.58MHz的, G = + 2V / V
差异。在3.58MHz的, G = + 2V / V相位误差
产量
电压输出
在规定的温度
电压输出
在规定的温度
电流输出, + 25°C
在规定的温度
闭环输出电阻
电源
额定工作电压
工作电压范围
静态电流
在规定的温度
温度范围
规格: P,U ,N , PB , UB , NB
热阻
P, PB
8引脚DIP
U, UB
8引脚SO- 8
N, NB
5 -PIN SOT23-5
400
150
45
21
210
380
340
13
11.5
3.5
92
0.007
0.008
±3.5
T
±2.75
±60
0.01
±5
±20
T
±50
±40
T
T
T
T
T
T
T
T
T
T
95
T
T
T
T
T
±65
T
T
±5.5
±25
±26
+85
T
±16
T
T
T
T
T
T
T
T
为0.1MHz , G = + 1V / V
T
民
给T
最大
±4.5
环境
θ
JA
,结到环境
–40
100
125
150
T
T
表示相同规格为OPA642P , U, N。
注: (1)压摆率是从10 %至90%的输出电压的阶跃变化的速率。
OPA642
2
绝对最大额定值
供应................................................. .........................................
±6.0VDC
内部功耗
(1)
..................................见热分析
差分输入电压............................................... ...................
±1.2V
输入电压范围............................................... .............................
±V
S
存储温度范围: P, PB , U, UB , N, NB ..... -40 ° C至+ 125°C
焊接温度(焊接, 10秒) ........................................... ... + 300℃
(焊接, SO - 8 3S ) ....................................... + 260 °
结温(T
J
) ............................................................ +175°C
注: ( 1 )包装必须根据指定的降额
θ
T
J
必须遵守。
JA
。最大
引脚配置
顶视图
DIP/SO-8
NC
反相输入
非反相输入端
–V
S1
1
2
3
4
8
7
6
5
+V
S2(1)
+V
S1
产量
–V
S2(1)
静电
放电敏感度
静电放电可能会损害范围从per-
性能降低,完成设备故障。 Burr-
布朗公司建议所有集成电路
被处理和存储使用适当的ESD保护
的方法。
ESD损害的范围可以从细微的性能降解
重刑完成设备故障。精密集成电路
可能更容易受到损伤,因为非常小的
参数变化可能导致设备不能满足
公布的规格。
产量
1
5
+V
S
SOT23-5
–V
S
非反相输入端
2
3
4
反相输入
注: ( 1 )利用所有4个电源引脚建议,
虽然不是必需的。使用这四个引脚,而不是只销4和图7,将
降低电源阻抗,改善失真。
封装/订购信息
包
制图
数
(1)
182
182
331
331
006
006
温度
范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
包
记号
(2)
OPA642U
OPA642UB
A42
A42B
OPA642P
OPA642PB
订购
数
(3)
OPA642U
OPA642UB
OPA642N-250
OPA642N-3k
OPA642NB-250
OPA642NB-3k
OPA642P
OPA642PB
产品
OPA642U
OPA642UB
OPA642N
OPA642NB
OPA642P
OPA642PB
包
SO- 8表面贴装
SO- 8表面贴装
5 -PIN SOT23-5
5 -PIN SOT23-5
8引脚塑料DIP
8引脚塑料DIP
注: ( 1 )有关详细的图纸和维表,请参见数据资料的最后,还是的Burr-Brown IC数据手册附录C 。 (2) “B”级对SO -8和
DIP封装由8脚标有“B”的“B ”级的SOT23-5将标有“B”针脚3和近4 ( 3) SOT23-5仅适用于一7"
磁带和卷轴(如订购250件“ OPA642N - 250”将得到一个250块的磁带和卷轴。订货3000件“ OPA642N -3K ”将得到一个3000件
磁带和卷轴) 。请参考的Burr-Brown IC数据手册附录B进行详细的磁带和卷轴机械信息。
本文提供的信息被认为是可靠的;但是, BURR -BROWN承担不准确或遗漏不承担任何责任。 BURR -BROWN承担
对于使用这些信息,所有此类信息的使用不承担任何责任应完全由用户自己承担风险。价格和规格如有变更,
恕不另行通知。没有专利的权利或许可给任何此处所描述的电路被暗示或向任何第三方授予的。 BURR -BROWN没有授权或保证
任何Burr-Brown产品用于生命支持设备和/或系统。
3
OPA642