功能说明(续) :
该转换器由具有CS和WR同时为低电平启动。这台启动触发器(F / F)
将得到的“1 ”电平的复位8位的移位寄存器,复位中断( INTR )的F / F和输入了“1”的
给D触发器F / F1的,这是在8位的移位寄存器的输入端。内部时钟信号,然后传送
此“1”的Q输出端的F / F1的。与门,G1结合了这个“ 1”的输出与时钟信号,以提供
一复位信号到开始F / F 。如果置位信号不再存在(无论是WR或CS是一个“1”)的开始
F / F被复位, 8位的移位寄存器,然后可以有“1”的定时中,这将启动转换
流程。如果置位信号分别到仍然存在,该复位脉冲将没有效果(两个输出
开始的F / F的将暂时处于“1”电平)和8位的移位寄存器将继续保持
在复位模式。因此,该逻辑允许宽范围的CS和WR信号和转换器将启动
之后,这些信号中的至少一个返回高与内部时钟再提供一个复位信号
启动F / F 。
之后的“1”是通过8位的移位寄存器(它完成特区搜索)时钟显示为
在输入到D型锁存器,锁存器1,只要这个“1”的输出从移位寄存器中,与
门, G2 ,使新的数字字转移到三态输出锁存器。当锁定1
随后启用,将Q输出使高至低跳变引起的INTR F / F到
设置的。反相缓冲器随后向INTR输入信号。
请注意,对于外部时钟周期8的INTR F / F的设定控制仍然很低(作为内
时钟的运行
1
/
8
外部时钟的频率) 。如果输出的数据被连续地使能(CS
和RD都保持低电平),则INTR输出仍将信号转换结束时(由高到低
过渡) ,因为SET输入可以控制INTR F / F即使RESET的Q输出
输入是在该操作模式中为“1”电平恒定。因此,本INTR输出将保持低位运行
SET(设定)信号,这是8个周期,外部时钟频率(假设A / D转换是持续时间
此间隔期间没有启动) 。
当在自由运行或连续转换模式( INTR引脚连接到WR和CS有线
低) ,将启动F / F是由INTR信号的高电平至低电平转换SET 。这将重置SHIFT
寄存器这使得输入到D型锁存器,锁存器1 ,变为低电平。作为锁存使能输入
仍然存在,则Q输出变为高电平,然后使INTR F / F被复位。这将减少
所得INTR输出脉冲的宽度,以只有少数的传播延迟(约300纳秒) 。
当数据要被读出,两个CS和RD为低的组合将导致INTR F / F是
复位和三态输出锁存器将使得能够提供的8位数字输出。
引脚连接图
CS
RD
WR
CLK IN
INTR
V
IN
(+)
V
IN
(–)
A GND
V
REF
/2
1
2
3
4
5
6
7
8
9
20
V
CC
19
CLK
18
DB0 ( LSB )
17
DB1
16
DB2
15
DB3
14
DB4
13
DB5
12
DB6
11
DB7 (MSB)
GND
10