NT3967
TFT LCD源极驱动器
P
在说明
称号
D05 ~ D00
D15 ~ D10
D25 ~ D20
D35 ~ D30
D45 ~ D40
D55 ~ D50
REV1
REV2
CLK
V1 ~ V10
OUT1
OUT402
SHL
I / O
I
描述
数据输入。为6的6位数据, 2个像素,颜色数据( R,G, B)的
DX5 : MSB ; DX0 : LSB
I
I
I
I
O
I
控制D00 D25的数据是否被反转与否。
当“ REV1 ” = 1 ,这些数据将被反转。 EX 。 “00”
à
“ 3F ” , “ 07 ” →“ 38 ” , “ 15 ”A“ 2A” ,等等。
控制D30 D55的数据是否被反转与否,相同REV1 。
时钟输入;锁存数据到行锁定器在上升沿。
伽马校正的参考电压。这些引脚的电压必须AVSS< V10< V9<
V8<V7<V6 ; V5<V4<V3<V2<V1< AVDD
输出驱动信号;
DIO1
DIO2
LD
POL
AV
DD
AVSS
VCC
GND
DUMMY
选择向左或向右移位;
SHL =“1” : DIO1
→OUT1,2,3,4,5,6→OUT7,8,9,10,11,12--→OUT397,398,399,400,401,402=
DIO2
SHL =“0” : DIO1 = OUT1,2,3,4,5,6 ← OUT7,8,9,10,11,12 ← - ← OUT397,398,399,400,401,402 DIO2
SHL
DIO1
DIO2
移
1
输入
产量
右
0
产量
输入
左
I / O开始脉冲信号输入/输出
当SHL施加高( SHL = "1" ) ,在DIO1开始高脉冲锁存的上升沿
CLK 。然后该数据被连续地锁存到锁存器中在CLK的上升沿。毕竟
线锁存器被填充数据, 67个时钟,一个脉冲被移出穿过DIO2引脚在上升
在CLK的边缘。这个功能可以级联两个或多个设备进行的点大小扩大。在正常
应用中,所述第一设备的DIO2信号被连接到所述第二级的DIO1 ,所述
中的第二个DIO2被连接到第三的DIO1 ,依此类推,如菊花链。
相反,当SHL施加低,上DIO2起始脉冲输入端,并通过一个脉冲输出
DIO1.
*注:输入脉冲宽度DIO1 / 2可能会超过1个时钟周期。
我锁存输出的极性和开关的新数据来输出。
1.在上升沿锁存“ POL ”信号来控制输出的极性。
2.销还控制行寄存器切换的新的输入数据的开关
到输出。
*注:各LD可以切换的新数据到输出端,在任何时候,即使线数据是不
完全充满。
我极性选择器为点反转控制。可在LD的上升沿
“ POL ”值被锁定在“LD”的上升沿来控制偶数或奇数输出的极性。
“ POL = 1”表示,即使输出是正极性的电压范围从V1 V5中的,并
奇怪的输出负极性的电压范围从V6到V10的。另一方面,如果LD
接收到低电平“ POL ” ,即使输出负极性的和奇数输出的正
极性。
POL = 1 :即使输出范围从V1 V5
奇怪的输出范围从V6 V10
POL = 0 :即使输出范围从V6 V10
奇怪的输出范围从V1 V5
我的电源模拟电路
我接地引脚的模拟电路
我的电源数字电路
我接地引脚为数字电路
- 虚拟垫
1.0版
3
7,2001 DEC