NS32C201-10 NS32C201-15定时控制单元
初步
1988年5月
NS32C201-10 NS32C201-15定时控制单元
概述
该NS32C201定时控制单元( TCU )是一个24针的设备
采用美国国家半导体的microCMOS它的技术制造的亲
志愿组织的两相时钟系统控制逻辑和循环EX-
对于32000系列微处理器系列张力逻辑
TCU的输入时钟可以通过一个晶体或提供
外部时钟信号,其频率是所述系两次
统时钟频率
除了在两相时钟用于CPU和MMU
( PHI1和PHI2 ) ,还提供了两个系统时钟为gen-
系统内使用的全部擦除( FCLK和泰尔实验室) FCLK是一个快速
时钟的频率是一样的,输入时钟而
泰尔实验室是PHI1时钟的翻版
系统控制逻辑和循环扩展逻辑使
TCU通过提供极其精确的公交车非常有吸引力
控制信号,并允许在总线广泛控制
周期时序
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
特点
Y
Y
Y
4位输入( WAITn )使0精确规格来
15等待状态
周期保持系统和仲裁或内存
刷新
系统定时( FCLK泰尔实验室)和控制( RD和WR
DBE )输出
通用定时态输出( TSO )表示
标识的内部状态
外周循环,以适应较慢的MOS
外设
提供了'准备好'' ( RDY )输出为系列32000
处理器
同步系统复位产生的施密特
触发输入
相位同步的参照信号
高速CMOS技术
TTL兼容的输入
单5V电源
24脚双列直插式封装
振荡器为CPU时钟频率的两倍
2相全V
CC
摇摆时钟驱动器( PHI1和PHI2 )
框图
TL EE 8524 - 1
32000系列和TRI- STATE注册美国国家半导体公司的商标。
C
1995年全国半导体公司
TL EE 8524
RRD - B30M105印制在U S A
1 0功能说明
1 1电源和接地
该NS32C201需要一个单一的
a
5V电源AP-
合股引脚24(V
CC
)请参阅电气特性
在12脚( GND )逻辑地是公共引脚为
TCU
A 0 1
mF
陶瓷去耦电容必须连接
跨V
CC
和GND尽量靠近TCU越好
1 2晶体振荡器特性
该NS32C201有一个内部振荡器,需要CON-
晶体和偏置组件鑫nections和
XOUT所示
图1-1
重要的是,在晶体
和RC元件被安装在靠近
在XIN XOUT和V
CC
销保持印刷电路走线
长降到最低
典型的晶体规格
TYPE
AT切
公差
在25 C 0 005 %
稳定性
共鸣
电容
最大串联电阻
0 01 % 0 70℃
基本的(水货)
20 pF的
50X
1 3时钟
该NS32C201 TCU有四个时钟输出引脚PHI1
和PHI2时钟所需的系列32000 CPU的
这些时钟是不重叠的,如图
图1-2
TL EE 8524 - 4
水晶
频率
(兆赫)
6-12
12-18
18-24
24-30
R
(欧姆)
470
220
100
47
图1 2 PHI1和PHI2时钟信号
PHI1的每个上升沿定义在定时中过渡
CPU的状态
由于TCU产生各种时钟信号与极
短过渡定时建议的传导
器携带PHI1和PHI2越短越好它
同时建议只有32000系列CPU ,如果
所使用的MMU(存储器管理单元)可以连接
在PHI1和PHI2时钟
泰尔是运行在相同的频率的时钟信号
PHI1并与它紧密地平衡
FCLK是一个时钟, XIN输入这个频率运行
时钟的频率的两倍的泰尔时钟frequen-
PHI1 PHI2泰尔实验室CY之间的精确相位关系
和FLCK可以在第2节中找到
TL EE 8524- 3
图1-1晶体连接图
TL EE 8524 - 5
图1-3A推荐重置连接(非内存管理系统)
TL EE 8524 - 6
图1-3B推荐重置连接(内存管理系统)
3
1 0功能说明
(续)
1 4重置
该NS32C201 TCU提供的电路来满足复位
该系列的要求, 32000的CPU如果RESET输入
行RSTI被拉低的TCU声称RSTO这重置
该系列32000 CPU该复位输出,也可以使用
作为一个系统复位信号
图1-3A
说明复位
对于非内存管理系统的连接
科幻gure
1-3b
说明了一个内存MAN-复位连接
中年系统
1 5同步两个或更多的TCU
在上电复位(当RSTO低)的一个或多个的TCU会
与参考(主) TCU的同步
RWEN SYNC输入到从属的TCU (多个) ,用于同步的
nization奴隶TCU样本RWEN SYNC输入
在XIN的上升沿时RSTO低,泰尔实验室是
高(见
图1-5
)如果RWEN同步采样高
奴隶TCU的泰尔实验室阶段由一个XIN时钟偏移
周期
针对TCU同步两种可能的电路图示
in
图1-4A
和
1-4b
应当指出的是,当
RWEN SYNC为高电平时, RD和WR信号将三
状态上的从TCU
记
RWEN SYNC不应保持稳定的高复位期间其它 -
明智的时钟将被停止,该设备将不会退出复位时是RSTI
拉高
TL EE 8524 -7
图1-4A从TCU不使用RWEN在正常操作
TL EE 8524 - 8
图1-4b从TCU同时使用SYNC和RWEN
记
当两个或更多的TCU将要同步的所有的TCU应连接到一个外部时钟源有关的外部时钟细节在XIN
见开关规格在第2节
TL EE 8524 - 9
图1-5同步两个TCU的
4
1 0功能说明
(续)
TL EE 8524 - 10
图1-6同步的一个TCU到外部脉冲
除了同步两个或更多的TCU的RWEN
SYNC输入可用于' '修复' ' 1 TCU和相位
外部脉冲所用的脉冲必须高为
的泰尔实验室的状态只在一个上升XIN独立的边缘
在泰尔实验室状态下的上升XIN XIN的上升沿
边会很高
图1-6
示出了本SE-的定时
QUENCE
1 6总线周期
除了提供所需的所有时钟信号的
NS32C201 TCU提供的总线控制信号提供给系统
在TCU检测从CPU或MMU的ADS信号
启动一个总线周期的DDIN输入信号也被采样到
确定一个读或写周期是否要则将产生
ated除了RD和WR的其它信号被提供
DBE和曹DBE用于使能数据缓冲器的
DBE的前沿是在延迟半个时钟周期
读周期,以避免数据缓冲器和总线之间的冲突
CPU或MMU的这示于
图1-7
定时态输出( TSO )是一种通用的信号
可以使用由外部逻辑用于同步到
系统循环TSO处于状态T2的开始启动
并返回到高电平的状态T4的初
在CPU周期的TSO可用于栅极的CWAIT信号
当连续等待所需的另一种应用
TSO是接口电路的动态RAM的控制
笔记
1的CPU和TCU查看某些时序
荷兰国际集团国家(T -州)不同
为了清楚起见,提及的T状态
有时将随后
(TCU)或(CPU) (CPU)也im-
帘布层( MMU)的
2箭头表示当TCU
采样输入
3 RWEN假设较低( RD和
WR启用) ,除非指定昼夜温差
ferently
4为了清楚起见, T-国均
TCU和CPU如上图所示
图表(见注1 )
TL EE 8524 - 11
图1-7基本TCU周期(快速循环)
5