NJ88C25
引脚说明
PIN号
1
名字
PDA
描述
用作“精”的误差信号从样品和模拟输出保持相位比较器。电压
加为f
v
相位超前量(距离“M”计数器的输出) ;电压减小为f
r
(该
从引用计数)相位超前增加产量。输出是线性的只有一个狭窄的阶段
窗口中,通过增益(由RB的编程)来确定。在2型回路,该引脚为(V
DD
2V
SS
) / 2时,
系统处于锁定状态。
从用作“粗”的误差信号的相位/频率检测器的三态输出。
f
v
.
f
r
或f
v
龙头:正脉冲相对于所述偏压V点
BIAS
f
v
,
f
r
或f
r
龙头:负脉冲相对于所述偏压V点
BIAS
f
v
= f
r
在PDA窗口和相位误差:高阻抗。
该引脚是从' M'反输出开漏。
开漏锁定检测输出为低电平时,相位误差在PDA窗口(锁定) ;高
阻抗在所有其他时间。
输入到主计数器。它通常由一个分频器,这可能是交流耦合或驱动,
当一个完整的逻辑摆幅是可用的,可以是直流耦合的。
负电源(地) 。
正电源(通常为5V )
2
PDB
3
4
5
6
7
9,10
F
V
LD
F
IN
V
SS
V
DD
OSC IN /这些引脚组成一个片上参考振荡器,当一个串联谐振晶体跨接
OSC OUT他们。晶体和地面的每个端部之间也需要适当的值的电容器
提供必要的附加相移。加入OSC OUT和之间的220Ω电阻
水晶会提高稳定性。外部基准信号可以,可选地,可以应用到OSC中。
这可以是一个低电平信号, AC耦合,或者如果一个全逻辑摆动可用它可以是直流耦合的。
参考计数器的方案范围是3 2047 ,总的分频比为两倍
设定的号码。
BAND 0/1
数据
两个锁存器的输出,提供所述数据从“B”的寄存器的输出。
该输入信息是在相应的数据传送到内部数据锁存器读出时间
插槽。 DATA为高电平“1”和低电平“0” 。有哪些控制NJ88C25 4个数据字; MSB
首先在命令: 'A' ( 7位) , “M” ( 10位) , ] B' ( 2位)和“R” ( 11位) 。
数据在时钟的时钟波形的负跳变。如果小于30的负时钟
过渡已收到当使能线变低(即只有' B' , ' M'和'A'将一直
在主频) ,那么' R'计数器锁存器将保持不变,只有' M'和'A'将由转移
输入移位寄存器,计数器锁存器。这样做可以防止'R'计数器被破坏了
只有' B' , ' M'和'A'后,在时钟线上的任何毛刺已经被加载。如果30负跳有
被计数,则“R”计数器将被装入新的数据。
当ENABLE为低电平时,数据和时钟输入被禁止内部。当ENABLE为
高,数据和时钟输入被启用,并且数据可以被发送到器件。该数据是
从所述输入移位寄存器传送到计数器锁存器上的ENABLE的负跳变
输入和两个输入端的相位检测器被彼此同步。
该引脚允许一个外部电容器被并联连接在所述内部斜坡电容和
允许设备的进一步编程。 (该电容是从CAP连接到V
SS
).
模数控制输出,用于控制外部双模预置分频器。 MC将是低的开头
计数周期,直到'A'柜台完成其周期将维持低位。 MC接着高
直到“M”柜台完成其周期,在这点' A'和' M'计数器复位仍然很高。
这给出的总的分频比
MP
1
A,
哪里
P
和
P
11
代表双模预置分频器
值。在'A'计数器的项目范围是0-127 ,因此可以控制预分频器用
分频比直到并包括
4128/129.
在“M”计数器的编程范围为8-1023
而且,对于正确的操作,
M
& GT ;
A.
在每一个可能的渠道是必需的,最低总师
比
N
应该是:
N
& GT ;
P
2
2
P.
外部采样保持相位比较器的增益设定电阻应连接
该引脚和V之间
SS
.
外部保持电容应连接在此引脚和V之间
SS
.
8, 11
12
13
时钟
14
启用
15
16
帽
MC
17
18
RB
CH
3