集成电路
74F160A*,
74F161A,
74F162A*,
74F163A
4位二进制计数器
*停产的一部分。请参见第1节,第21页的停产产品列表。
产品speci fi cation
IC15数据手册
1996年01月29日
飞利浦
半导体
飞利浦半导体
产品speci fi cation
4位二进制计数器
74F161A , 74F163A
特点
同步计数和加载
两个计数使能输入为n位级联
正边沿触发时钟
异步主复位( 74F161A )
同步复位( 74F163A )
高速同步扩张
为130MHz的典型计数率
工业温度范围( -40 ° C至+ 85°C ),可
描述
4位二进制计数器具有内部先行进位,可以是
用于高速计数。同步操作被提供
具有所有触发器同时同步于所述正向
在时钟的边缘。时钟输入缓冲。
计数器的输出可预置为高电平或低电平。一
低水平的并行使能( PE)输入禁止计数
作用,并导致在D0 D3的输入端的数据被加载到
在时钟的正向边沿计数器(条件是
满足对PE的建立和保持要求) 。预设发生
不管级别的计数使能( CEP , CET )的投入。
低水平的主复位( MR)输入设置所有四个输出
触发器( Q 0 - Q 3)中的74F161A到低的水平,而不管
的水平CP , PE , CET和CEP输入(从而提供了一个
异步清零功能) 。对于74F163A ,明确功能
同步的。低水平的同步复位( SR )输入集合
到低的水平之后的下一个 - 触发器( Q 3 Q 0 )的所有四个输出
正向上的时钟跳变(CP)的输入端(假定
满足了SR的建立和保持时间的要求) 。此操作
发生不论水平的PE , CET和CEP的投入。该
同步复位功能使设计人员修改
只用一个外部NAND门的最大计数(参见图1) 。
的先行进简化了柜台的串行级联。
两个计数使能( CEP和CET)的输入必须是高数。
四,六级考试的输入前馈,使TC输出。在TC
输出从而使会产生一个持续时间的高输出脉冲
约等于Q0的高电平输出。该脉冲可
用于使下一个级联级(参见图2) 。在TC
输出进行解码的尖峰是由于内部种族
条件。因此,不推荐使用作为时钟或
异步复位触发器,寄存器或计数器。
TYPE
74F161A
74F163A
典型
f
最大
130MHz
典型电源电流
(总)
46mA
订购信息
订货编号
描述
16引脚塑料DIP
16引脚塑料SO
商用系列
V
CC
= 5V
±10%,
T
AMB
= 0 ° C至+ 70°C
N74F161AN , N74F163AN
N74F161AD , N74F163AD
工业温度范围
V
CC
= 5V
±10%,
T
AMB
= -40 ° C至+ 85°C
I74F161AN , I74F163AN
I74F161AD , I74F163AD
制图
数
SOT38-4
SOT109-1
输入和输出负载和扇出表
引脚
D0 – D3
CEP
CET
CP
PE
MR
SR
TC
Q0 – Q3
描述
数据输入
计数使能并行输入
计数使能涓流输入
时钟输入(上升沿)
同时使能输入(低电平有效)
异步主复位输入
(低电平有效)的74F161A
同步复位输入
(低电平有效)的74F163A
终端计数输出
FL IP- FL运算输出
74F ( U.L. ) HIGH / LOW
1.0/1.0
1.0/1.0
1.0/2.0
1.0/1.0
1.0/2.0
1.0/1.0
1.0/1.0
50/33
50/33
负载值高/低
20A/0.6mA
20A/0.6mA
20A/1.2mA
20A/0.6mA
20A/1.2mA
20A/0.6mA
20A/0.6mA
1.0mA/20mA
1.0mA/20mA
注意:
一( 1.0 )快速机组负荷的定义是: 20μA的高状态, 0.6毫安在低状态。
1996年01月29日
2
853–0347 16300
飞利浦半导体
产品speci fi cation
4位二进制计数器
74F161A , 74F163A
74F161A引脚配置
MR
CP
D0
D1
D2
D3
CEP
GND
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
V
CC
TC
Q0
Q1
Q2
Q3
CET
PE
74F163A引脚配置
SR
CP
D0
D1
D2
D3
CEP
GND
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
V
CC
TC
Q0
Q1
Q2
Q3
CET
PE
SF00656
SF00657
74F161A逻辑符号
3
4
5
6
74F163A逻辑符号
3
4
5
6
9
7
10
2
1
PE
CEP
CET
CP
MR
D0
D1
D2
D3
9
7
TC
15
10
2
PE
CEP
CET
CP
SR
D0
D1
D2
D3
TC
15
Q0
Q1
Q2
Q3
1
Q0
Q1
Q2
Q3
V
CC
= 16 PIN
GND = 8 PIN
14
13
12
11
V
CC
= 16 PIN
GND = 8 PIN
14
13
12
11
SF00658
SF00659
74F161A逻辑符号( IEEE / IEC )
1
9
7
10
2
R
M1
G3
G4
C2 /1,3,4+
CTR DIV 16
74F163A逻辑符号( IEEE / IEC )
1
9
7
10
2
2R
M1
G3
G4
C2 /1,3,4+
CTR DIV 16
3
4
5
6
1,2 D
14
13
12
11
15
3
4
5
6
1,2 D
14
13
12
11
15
4 CT = 15
4 CT = 15
SF00660
SF00661
1996年01月29日
3
飞利浦半导体
产品speci fi cation
4位二进制计数器
74F161A , 74F163A
74F163A模式选择 - 功能表
输入
SR
l
h
h
h
h
h
H
h
L
l
q
n
X
↑
(1)
(2)
=
=
=
=
=
=
=
=
=
CP
↑
↑
↑
↑
X
X
CEP
X
X
X
h
l
X
CET
X
X
X
h
X
l
PE
X
l
l
h
h
h
Dn
X
l
h
X
X
X
输出
Qn
L
L
H
算
q
n
q
n
TC
L
L
(2)
(2)
(2)
L
经营模式
复位(清)
并行加载
算
持有(做什么)
高电压电平
高电压等级一个设置之前低到高时钟跳变
低电压电平
低压一级建立之前低到高时钟跳变
小写字母表示引用的输出状态之前低到高时钟跳变
不在乎
低到高时钟转换
在TC输出为高电平时CET高,柜台是在终端计数( HHHH为74F161A )
在TC输出为高电平时CET高,柜台是在终端计数( HHHH为74F163A )
74F161A逻辑图
CP
MR
2
1
PE
CET
CEP
D0
9
10
7
3
,D R Q
CP
Q
14
Q0
D1
4
,D R Q
CP
Q
13
Q1
D2
5
,D R Q
CP
Q
12
Q2
D3
6
,D R Q
CP
Q
11
Q3
15
V
CC
= 16 PIN
GND = 8 PIN
TC
SF00662
1996年01月29日
5